Home | History | Annotate | Download | only in arm

Lines Matching refs:d15

163     vpush       {d8  -  d15}
249 vld1.16 d15,[r0],r6
263 vmlal.s16 q12,d15,d1[3]
264 vmlal.s16 q13,d15,d5[1]
265 vmlsl.s16 q14,d15,d7[1]
266 vmlsl.s16 q15,d15,d3[3]
321 vld1.16 d15,[r0],r6
337 vmlal.s16 q12,d15,d3[3]
338 vmlsl.s16 q13,d15,d4[3]
339 vmlsl.s16 q14,d15,d2[3]
340 vmlal.s16 q15,d15,d5[3]
395 vld1.16 d15,[r0],r6
406 vmlal.s16 q12,d15,d5[3]
407 vmlsl.s16 q13,d15,d1[1]
408 vmlal.s16 q14,d15,d3[1]
409 vmlsl.s16 q15,d15,d7[3]
463 vld1.16 d15,[r0],r6
472 vmlal.s16 q12,d15,d7[3]
473 vmlsl.s16 q13,d15,d7[1]
474 vmlal.s16 q14,d15,d6[3]
475 vmlsl.s16 q15,d15,d6[1]
509 vqrshrn.s32 d15,q12,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
522 vtrn.32 d14,d15
531 @ d15 =r2 28- 31 values
590 vld1.16 d15,[r0],r6
599 vmlsl.s16 q12,d15,d0[3]
600 vmlsl.s16 q13,d15,d3[1]
601 vmlsl.s16 q14,d15,d6[3]
602 vmlal.s16 q15,d15,d5[3]
663 vld1.16 d15,[r0],r6
675 vmlal.s16 q12,d15,d1[3]
676 vmlsl.s16 q13,d15,d6[3]
677 vmlsl.s16 q14,d15,d0[3]
678 vmlal.s16 q15,d15,d7[3]
738 vld1.16 d15,[r0],r6
747 vmlsl.s16 q12,d15,d3[3]
748 vmlal.s16 q13,d15,d0[1]
749 vmlsl.s16 q14,d15,d5[1]
750 vmlsl.s16 q15,d15,d6[1]
801 vld1.16 d15,[r0],r6
813 vmlal.s16 q12,d15,d5[3]
814 vmlsl.s16 q13,d15,d5[1]
815 vmlal.s16 q14,d15,d4[3]
816 vmlsl.s16 q15,d15,d4[1]
848 vqrshrn.s32 d15,q12,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
857 vtrn.32 d14,d15
910 vld1.16 d15,[r0],r6
921 vmlal.s16 q12,d15,d2[1]
922 vmlal.s16 q13,d15,d1[1]
923 vmlal.s16 q14,d15,d4[3]
924 vmlsl.s16 q15,d15,d7[3]
978 vld1.16 d15,[r0],r6
991 vmlal.s16 q12,d15,d0[3]
992 vmlal.s16 q13,d15,d7[1]
993 vmlsl.s16 q14,d15,d1[1]
994 vmlsl.s16 q15,d15,d6[1]
1048 vld1.16 d15,[r0],r6
1058 vmlal.s16 q12,d15,d1[3]
1059 vmlsl.s16 q13,d15,d2[3]
1060 vmlal.s16 q14,d15,d7[1]
1061 vmlal.s16 q15,d15,d4[1]
1114 vld1.16 d15,[r0],r6
1122 vmlal.s16 q12,d15,d3[3]
1123 vmlsl.s16 q13,d15,d3[1]
1124 vmlal.s16 q14,d15,d2[3]
1125 vmlsl.s16 q15,d15,d2[1]
1157 vqrshrn.s32 d15,q12,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
1166 vtrn.32 d14,d15
1220 vld1.16 d15,[r0],r6
1233 vmlsl.s16 q12,d15,d4[1]
1234 vmlsl.s16 q13,d15,d0[3]
1235 vmlsl.s16 q14,d15,d2[3]
1236 vmlsl.s16 q15,d15,d6[1]
1292 vld1.16 d15,[r0],r6
1305 vmlal.s16 q12,d15,d2[1]
1306 vmlal.s16 q13,d15,d5[1]
1307 vmlsl.s16 q14,d15,d3[1]
1308 vmlsl.s16 q15,d15,d4[1]
1363 vld1.16 d15,[r0],r6
1376 vmlsl.s16 q12,d15,d0[3]
1377 vmlal.s16 q13,d15,d4[3]
1378 vmlal.s16 q14,d15,d6[3]
1379 vmlsl.s16 q15,d15,d2[1]
1432 vld1.16 d15,[r0],r6
1443 vmlal.s16 q12,d15,d1[3]
1444 vmlsl.s16 q13,d15,d1[1]
1445 vmlal.s16 q14,d15,d0[3]
1446 vmlsl.s16 q15,d15,d0[1]
1478 vqrshrn.s32 d15,q12,#shift_stage1_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage1_idct)
1487 vtrn.32 d14,d15
1570 vld1.16 {d14,d15},[r1],r10
1583 vmlal.s16 q12,d15,d1[3]
1584 vmlal.s16 q13,d15,d5[1]
1585 vmlsl.s16 q14,d15,d7[1]
1586 vmlsl.s16 q15,d15,d3[3]
1635 vld1.16 {d14,d15},[r1],r10
1647 vmlal.s16 q12,d15,d3[3]
1648 vmlsl.s16 q13,d15,d4[3]
1649 vmlsl.s16 q14,d15,d2[3]
1650 vmlal.s16 q15,d15,d5[3]
1698 vld1.16 {d14,d15},[r1],r10
1710 vmlal.s16 q12,d15,d5[3]
1711 vmlsl.s16 q13,d15,d1[1]
1712 vmlal.s16 q14,d15,d3[1]
1713 vmlsl.s16 q15,d15,d7[3]
1760 vld1.16 {d14,d15},[r1],r10
1768 vmlal.s16 q12,d15,d7[3]
1769 vmlsl.s16 q13,d15,d7[1]
1770 vmlal.s16 q14,d15,d6[3]
1771 vmlsl.s16 q15,d15,d6[1]
1803 vqrshrn.s32 d15,q12,#shift_stage2_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage2_idct)
1813 vtrn.32 d14,d15
1865 vld1.16 {d14,d15},[r1],r10
1874 vmlsl.s16 q12,d15,d0[3]
1875 vmlsl.s16 q13,d15,d3[1]
1876 vmlsl.s16 q14,d15,d6[3]
1877 vmlal.s16 q15,d15,d5[3]
1931 vld1.16 {d14,d15},[r1],r10
1944 vmlal.s16 q12,d15,d1[3]
1945 vmlsl.s16 q13,d15,d6[3]
1946 vmlsl.s16 q14,d15,d0[3]
1947 vmlal.s16 q15,d15,d7[3]
1996 vld1.16 {d14,d15},[r1],r10
2007 vmlsl.s16 q12,d15,d3[3]
2008 vmlal.s16 q13,d15,d0[1]
2009 vmlsl.s16 q14,d15,d5[1]
2010 vmlsl.s16 q15,d15,d6[1]
2056 vld1.16 {d14,d15},[r1],r10
2066 vmlal.s16 q12,d15,d5[3]
2067 vmlsl.s16 q13,d15,d5[1]
2068 vmlal.s16 q14,d15,d4[3]
2069 vmlsl.s16 q15,d15,d4[1]
2101 vqrshrn.s32 d15,q12,#shift_stage2_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage2_idct)
2110 vtrn.32 d14,d15
2160 vld1.16 {d14,d15},[r1],r10
2168 vmlal.s16 q12,d15,d2[1]
2169 vmlal.s16 q13,d15,d1[1]
2170 vmlal.s16 q14,d15,d4[3]
2171 vmlsl.s16 q15,d15,d7[3]
2222 vld1.16 {d14,d15},[r1],r10
2234 vmlal.s16 q12,d15,d0[3]
2235 vmlal.s16 q13,d15,d7[1]
2236 vmlsl.s16 q14,d15,d1[1]
2237 vmlsl.s16 q15,d15,d6[1]
2285 vld1.16 {d14,d15},[r1],r10
2296 vmlal.s16 q12,d15,d1[3]
2297 vmlsl.s16 q13,d15,d2[3]
2298 vmlal.s16 q14,d15,d7[1]
2299 vmlal.s16 q15,d15,d4[1]
2344 vld1.16 {d14,d15},[r1],r10
2354 vmlal.s16 q12,d15,d3[3]
2355 vmlsl.s16 q13,d15,d3[1]
2356 vmlal.s16 q14,d15,d2[3]
2357 vmlsl.s16 q15,d15,d2[1]
2389 vqrshrn.s32 d15,q12,#shift_stage2_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage2_idct)
2398 vtrn.32 d14,d15
2449 vld1.16 {d14,d15},[r1],r10
2462 vmlsl.s16 q12,d15,d4[1]
2463 vmlsl.s16 q13,d15,d0[3]
2464 vmlsl.s16 q14,d15,d2[3]
2465 vmlsl.s16 q15,d15,d6[1]
2517 vld1.16 {d14,d15},[r1],r10
2530 vmlal.s16 q12,d15,d2[1]
2531 vmlal.s16 q13,d15,d5[1]
2532 vmlsl.s16 q14,d15,d3[1]
2533 vmlsl.s16 q15,d15,d4[1]
2581 vld1.16 {d14,d15},[r1],r10
2592 vmlsl.s16 q12,d15,d0[3]
2593 vmlal.s16 q13,d15,d4[3]
2594 vmlal.s16 q14,d15,d6[3]
2595 vmlsl.s16 q15,d15,d2[1]
2643 vld1.16 {d14,d15},[r1],r10
2653 vmlal.s16 q12,d15,d1[3]
2654 vmlsl.s16 q13,d15,d1[1]
2655 vmlal.s16 q14,d15,d0[3]
2656 vmlsl.s16 q15,d15,d0[1]
2688 vqrshrn.s32 d15,q12,#shift_stage2_idct @// r6 = (a1 - b1 + rnd) >> 7(shift_stage2_idct)
2699 vtrn.32 d14,d15
2717 vld1.16 {d14,d15},[r0]!
2741 @ d15=r3 1- 4 values
2760 vswp d15,d18
2785 vqmovun.s16 d15,q12
2792 vst1.8 {d14,d15},[r3],r7
2800 vld1.16 {d14,d15},[r0]!
2825 vswp d15,d18
2850 vqmovun.s16 d15,q12
2857 vst1.8 {d14,d15},[r3],r7
2864 vpop {d8 - d15}