Home | History | Annotate | Download | only in sunxi

Lines Matching refs:pin

41 /* So that we can use pin names in Kconfig and sunxi_name_to_gpio() */
51 printf("Error invalid soft i2c sda pin: '%s', err %d\n",
57 printf("Error requesting soft i2c sda pin: '%s', err %d\n",
64 printf("Error invalid soft i2c scl pin: '%s', err %d\n",
70 printf("Error requesting soft i2c scl pin: '%s', err %d\n",
268 unsigned int pin;
270 for (pin = SUNXI_GPC(0); pin <= SUNXI_GPC(19); pin++)
271 sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_NAND);
274 for (pin = SUNXI_GPC(20); pin <= SUNXI_GPC(22); pin++)
275 sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_NAND);
310 unsigned int pin;
316 for (pin = SUNXI_GPF(0); pin <= SUNXI_GPF(5); pin++) {
317 sunxi_gpio_set_cfgpin(pin, SUNXI_GPF_SDC0);
318 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
319 sunxi_gpio_set_drv(pin, 2);
330 for (pin = SUNXI_GPH(22); pin <= SUNXI_GPH(27); pin++) {
331 sunxi_gpio_set_cfgpin(pin, SUN4I_GPH_SDC1);
332 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
333 sunxi_gpio_set_drv(pin, 2);
337 for (pin = SUNXI_GPG(0); pin <= SUNXI_GPG(5); pin++) {
338 sunxi_gpio_set_cfgpin(pin, SUN4I_GPG_SDC1);
339 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
340 sunxi_gpio_set_drv(pin, 2);
345 for (pin = SUNXI_GPG(3); pin <= SUNXI_GPG(8); pin++) {
346 sunxi_gpio_set_cfgpin(pin, SUN5I_GPG_SDC1);
347 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
348 sunxi_gpio_set_drv(pin, 2);
352 for (pin = SUNXI_GPG(0); pin <= SUNXI_GPG(5); pin++) {
353 sunxi_gpio_set_cfgpin(pin, SUN6I_GPG_SDC1);
354 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
355 sunxi_gpio_set_drv(pin, 2);
360 for (pin = SUNXI_GPD(2); pin <= SUNXI_GPD(7); pin++) {
361 sunxi_gpio_set_cfgpin(pin, SUN8I_GPD_SDC1);
362 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
363 sunxi_gpio_set_drv(pin, 2);
367 for (pin = SUNXI_GPG(0); pin <= SUNXI_GPG(5); pin++) {
368 sunxi_gpio_set_cfgpin(pin, SUN8I_GPG_SDC1);
369 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
370 sunxi_gpio_set_drv(pin, 2);
381 for (pin = SUNXI_GPC(6); pin <= SUNXI_GPC(11); pin++) {
382 sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
383 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
384 sunxi_gpio_set_drv(pin, 2);
389 for (pin = SUNXI_GPE(4); pin <= SUNXI_GPD(9); pin++) {
390 sunxi_gpio_set_cfgpin(pin, SUN5I_GPE_SDC2);
391 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
392 sunxi_gpio_set_drv(pin, 2);
396 for (pin = SUNXI_GPC(6); pin <= SUNXI_GPC(15); pin++) {
397 sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
398 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
399 sunxi_gpio_set_drv(pin, 2);
405 for (pin = SUNXI_GPA(9); pin <= SUNXI_GPA(14); pin++) {
406 sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_SDC2);
407 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
408 sunxi_gpio_set_drv(pin, 2);
412 for (pin = SUNXI_GPC(6); pin <= SUNXI_GPC(15); pin++) {
413 sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
414 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
415 sunxi_gpio_set_drv(pin, 2);
424 for (pin = SUNXI_GPC(6); pin <= SUNXI_GPC(15); pin++) {
425 sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
426 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
427 sunxi_gpio_set_drv(pin, 2);
435 for (pin = SUNXI_GPC(5); pin <= SUNXI_GPC(6); pin++) {
436 sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
437 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
438 sunxi_gpio_set_drv(pin, 2);
441 for (pin = SUNXI_GPC(8); pin <= SUNXI_GPC(16); pin++) {
442 sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
443 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
444 sunxi_gpio_set_drv(pin, 2);
448 for (pin = SUNXI_GPC(6); pin <= SUNXI_GPC(16); pin++) {
449 sunxi_gpio_set_cfgpin(pin, SUNXI_GPC_SDC2);
450 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
451 sunxi_gpio_set_drv(pin, 2);
462 for (pin = SUNXI_GPI(4); pin <= SUNXI_GPI(9); pin++) {
463 sunxi_gpio_set_cfgpin(pin, SUNXI_GPI_SDC3);
464 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
465 sunxi_gpio_set_drv(pin, 2);
470 for (pin = SUNXI_GPA(9); pin <= SUNXI_GPA(14); pin++) {
471 sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_SDC3);
472 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
473 sunxi_gpio_set_drv(pin, 2);
477 for (pin = SUNXI_GPC(6); pin <= SUNXI_GPC(15); pin++) {
478 sunxi_gpio_set_cfgpin(pin, SUN6I_GPC_SDC3);
479 sunxi_gpio_set_pull(pin, SUNXI_GPIO_PULL_UP);
480 sunxi_gpio_set_drv(pin, 2);