/external/libhevc/common/arm64/ |
ihevc_neon_macros.s | 40 stp d10,d11,[sp,#-16]! 47 ldp d10,d11,[sp],#16
|
/external/llvm/test/MC/AArch64/ |
neon-scalar-shift-imm.s | 15 ushr d10, d17, #18 17 // CHECK: ushr d10, d17, #18 // encoding: [0x2a,0x06,0x6e,0x7f] 57 ursra d18, d10, #13 59 // CHECK: ursra d18, d10, #13 // encoding: [0x52,0x35,0x73,0x7f] 64 shl d7, d10, #12 66 // CHECK: shl d7, d10, #12 // encoding: [0x47,0x55,0x4c,0x5f] 110 sri d10, d12, #14 112 // CHECK: sri d10, d12, #14 // encoding: [0x8a,0x45,0x72,0x7f] 117 sli d10, d14, #12 119 // CHECK: sli d10, d14, #12 // encoding: [0xca,0x55,0x4c,0x7f [all...] |
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/AArch64/ |
neon-scalar-shift-imm.s | 15 ushr d10, d17, #18 17 // CHECK: ushr d10, d17, #18 // encoding: [0x2a,0x06,0x6e,0x7f] 57 ursra d18, d10, #13 59 // CHECK: ursra d18, d10, #13 // encoding: [0x52,0x35,0x73,0x7f] 64 shl d7, d10, #12 66 // CHECK: shl d7, d10, #12 // encoding: [0x47,0x55,0x4c,0x5f] 110 sri d10, d12, #14 112 // CHECK: sri d10, d12, #14 // encoding: [0x8a,0x45,0x72,0x7f] 117 sli d10, d14, #12 119 // CHECK: sli d10, d14, #12 // encoding: [0xca,0x55,0x4c,0x7f [all...] |
/external/llvm/test/MC/ARM/ |
vpush-vpop.s | 6 vpush {d8, d9, d10, d11, d12} 8 vpop {d8, d9, d10, d11, d12} 11 vpush.s8 {d8, d9, d10, d11, d12} 13 vpop.f32 {d8, d9, d10, d11, d12} 16 @ CHECK-THUMB: vpush {d8, d9, d10, d11, d12} @ encoding: [0x2d,0xed,0x0a,0x8b] 18 @ CHECK-THUMB: vpop {d8, d9, d10, d11, d12} @ encoding: [0xbd,0xec,0x0a,0x8b] 21 @ CHECK-ARM: vpush {d8, d9, d10, d11, d12} @ encoding: [0x0a,0x8b,0x2d,0xed] 23 @ CHECK-ARM: vpop {d8, d9, d10, d11, d12} @ encoding: [0x0a,0x8b,0xbd,0xec] 26 @ CHECK-THUMB: vpush {d8, d9, d10, d11, d12} @ encoding: [0x2d,0xed,0x0a,0x8b] 28 @ CHECK-THUMB: vpop {d8, d9, d10, d11, d12} @ encoding: [0xbd,0xec,0x0a,0x8b [all...] |
diagnostics-noneon.s | 4 vmov d5, d10
|
eh-directive-integrated-test.s | 40 .vsave {d8, d9, d10, d11, d12} 41 vpush {d8, d9, d10, d11, d12} 45 vpop {d8, d9, d10, d11, d12} 74 .vsave {d8, d9, d10, d11, d12} 75 vpush {d8, d9, d10, d11, d12} 79 vpop {d8, d9, d10, d11, d12}
|
directive-fpu-instrs.s | 16 fstmfdd sp!, {d8, d9, d10, d11, d12, d13, d14, d15}
|
neont2-dup-encoding.s | 22 vdup.8 q3, d10[0] 28 vdup.8 q3, d10[1] 35 @ CHECK: vdup.8 q3, d10[0] @ encoding: [0xb1,0xff,0x4a,0x6c] 41 @ CHECK: vdup.8 q3, d10[1] @ encoding: [0xb3,0xff,0x4a,0x6c]
|
/external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/ |
vpush-vpop.s | 6 vpush {d8, d9, d10, d11, d12} 8 vpop {d8, d9, d10, d11, d12} 11 vpush.s8 {d8, d9, d10, d11, d12} 13 vpop.f32 {d8, d9, d10, d11, d12} 16 @ CHECK-THUMB: vpush {d8, d9, d10, d11, d12} @ encoding: [0x2d,0xed,0x0a,0x8b] 18 @ CHECK-THUMB: vpop {d8, d9, d10, d11, d12} @ encoding: [0xbd,0xec,0x0a,0x8b] 21 @ CHECK-ARM: vpush {d8, d9, d10, d11, d12} @ encoding: [0x0a,0x8b,0x2d,0xed] 23 @ CHECK-ARM: vpop {d8, d9, d10, d11, d12} @ encoding: [0x0a,0x8b,0xbd,0xec] 26 @ CHECK-THUMB: vpush {d8, d9, d10, d11, d12} @ encoding: [0x2d,0xed,0x0a,0x8b] 28 @ CHECK-THUMB: vpop {d8, d9, d10, d11, d12} @ encoding: [0xbd,0xec,0x0a,0x8b [all...] |
diagnostics-noneon.s | 4 vmov d5, d10
|
eh-directive-integrated-test.s | 40 .vsave {d8, d9, d10, d11, d12} 41 vpush {d8, d9, d10, d11, d12} 45 vpop {d8, d9, d10, d11, d12} 74 .vsave {d8, d9, d10, d11, d12} 75 vpush {d8, d9, d10, d11, d12} 79 vpop {d8, d9, d10, d11, d12}
|
neont2-dup-encoding.s | 22 vdup.8 q3, d10[0] 28 vdup.8 q3, d10[1] 35 @ CHECK: vdup.8 q3, d10[0] @ encoding: [0xb1,0xff,0x4a,0x6c] 41 @ CHECK: vdup.8 q3, d10[1] @ encoding: [0xb3,0xff,0x4a,0x6c]
|
/external/swiftshader/third_party/LLVM/test/MC/ARM/ |
vpush-vpop.s | 6 vpush {d8, d9, d10, d11, d12} 8 vpop {d8, d9, d10, d11, d12} 11 @ CHECK-THUMB: vpush {d8, d9, d10, d11, d12} @ encoding: [0x2d,0xed,0x0a,0x8b] 13 @ CHECK-THUMB: vpop {d8, d9, d10, d11, d12} @ encoding: [0xbd,0xec,0x0a,0x8b] 16 @ CHECK-ARM: vpush {d8, d9, d10, d11, d12} @ encoding: [0x0a,0x8b,0x2d,0xed] 18 @ CHECK-ARM: vpop {d8, d9, d10, d11, d12} @ encoding: [0x0a,0x8b,0xbd,0xec]
|
neont2-dup-encoding.s | 22 vdup.8 q3, d10[0] 28 vdup.8 q3, d10[1] 35 @ CHECK: vdup.8 q3, d10[0] @ encoding: [0xb1,0xff,0x4a,0x6c] 41 @ CHECK: vdup.8 q3, d10[1] @ encoding: [0xb3,0xff,0x4a,0x6c]
|
/external/vixl/examples/aarch32/ |
pi.cc | 47 __ Vmov(I64, d10, 0); // d10 = 0.0; 60 __ Vadd(F64, d10, d10, d6); 74 __ Vadd(F64, d10, d10, d12); 76 __ Vsub(F64, d10, d10, d11); 77 __ Vmul(F64, d0, d10, d4);
|
/external/libavc/common/armv8/ |
ih264_neon_macros.s | 25 stp d10, d11, [sp, #-16]! 32 ldp d10, d11, [sp], #16
|
/external/libmpeg2/common/armv8/ |
impeg2_neon_macros.s | 42 stp d10, d11, [sp, #-16]! 49 ldp d10, d11, [sp], #16
|
/art/test/705-register-conflict/src/ |
Main.java | 29 double d8 = 0, d9 = 0, d10 = 0, d11 = 0, d12 = 0, d13 = 0, d14 = 0, d15 = 0; local 43 d10 = d9 + 1; 44 d11 = d10 + 1; 69 + d8 + d9 + d10 + d11 + d12 + d13 + d14 + d15
|
/external/libvpx/libvpx/vp8/common/arm/neon/ |
shortidct4x4llm_neon.c | 28 int16x4_t d2, d3, d4, d5, d10, d11, d12, d13; local 53 d10 = vqsub_s16(vget_low_s16(q3s16), vget_high_s16(q4s16)); // c1 57 d3 = vqadd_s16(d13, d10); 58 d4 = vqsub_s16(d13, d10); 82 d10 = vqsub_s16(vget_low_s16(q3s16), vget_high_s16(q4s16)); // c1 86 d3 = vqadd_s16(d13, d10); 87 d4 = vqsub_s16(d13, d10);
|
dequant_idct_neon.c | 26 int16x4_t d2, d3, d4, d5, d10, d11, d12, d13; local 73 d10 = vqsub_s16(vget_low_s16(q3), vget_high_s16(q4)); 77 d3 = vqadd_s16(d13, d10); 78 d4 = vqsub_s16(d13, d10); 101 d10 = vqsub_s16(vget_low_s16(q3), vget_high_s16(q4)); 105 d3 = vqadd_s16(d13, d10); 106 d4 = vqsub_s16(d13, d10);
|
/external/libhevc/common/arm/ |
ihevc_itrans_recon_32x32.s | 212 vld1.16 d10,[r0],r6 231 vmull.s16 q10,d10,d0[0] 235 vmull.s16 q11,d10,d0[0] 238 vmull.s16 q8,d10,d0[0] 241 vmull.s16 q9,d10,d0[0] 281 vld1.16 d10,[r0],r6 301 vmlal.s16 q10,d10,d2[0] 305 vmlal.s16 q11,d10,d6[0] 308 vmlsl.s16 q8,d10,d6[0] 311 vmlsl.s16 q9,d10,d2[0 [all...] |
ihevc_intra_pred_luma_vert.s | 210 vmov.i64 d10, #0x00000000000000ff 224 vbsl d10, d25, d16 235 vst1.8 {d10,d11}, [r5], r3 253 vmov.i64 d10, #0x00000000000000ff 265 vbsl d10, d25, d16 270 vst1.8 {d10,d11}, [r5], r3 275 vmov.i64 d10, #0x00000000000000ff 295 vbsl d10, d25, d16 300 vst1.8 {d10,d11}, [r5], r3 317 vmov.i64 d10, #0x00000000000000f [all...] |
/external/vixl/test/aarch32/ |
test-assembler-cond-dt-drt-drd-drn-drm-float-f32-only-a32.cc | 117 {{F32, d10, d8, d14}, false, al, "F32 d10 d8 d14", "F32_d10_d8_d14"}, 122 {{F32, d15, d10, d12}, false, al, "F32 d15 d10 d12", "F32_d15_d10_d12"}, 138 {{F32, d19, d10, d4}, false, al, "F32 d19 d10 d4", "F32_d19_d10_d4"}, 162 {{F32, d23, d31, d10}, false, al, "F32 d23 d31 d10", "F32_d23_d31_d10"}, 168 {{F32, d20, d10, d2}, false, al, "F32 d20 d10 d2", "F32_d20_d10_d2"} [all...] |
test-assembler-cond-dt-drt-drd-drn-drm-float-f32-only-t32.cc | 117 {{F32, d10, d8, d14}, false, al, "F32 d10 d8 d14", "F32_d10_d8_d14"}, 122 {{F32, d15, d10, d12}, false, al, "F32 d15 d10 d12", "F32_d15_d10_d12"}, 138 {{F32, d19, d10, d4}, false, al, "F32 d19 d10 d4", "F32_d19_d10_d4"}, 162 {{F32, d23, d31, d10}, false, al, "F32 d23 d31 d10", "F32_d23_d31_d10"}, 168 {{F32, d20, d10, d2}, false, al, "F32 d20 d10 d2", "F32_d20_d10_d2"} [all...] |
/external/capstone/suite/MC/ARM/ |
neont2-dup-encoding.s.cs | 11 0xb1,0xff,0x4a,0x6c = vdup.8 q3, d10[0] 17 0xb3,0xff,0x4a,0x6c = vdup.8 q3, d10[1]
|