HomeSort by relevance Sort by last modified time
    Searched refs:d28 (Results 1 - 25 of 144) sorted by null

1 2 3 4 5 6

  /external/libavc/encoder/arm/
ih264e_evaluate_intra4x4_modes_a9q.s 159 vadd.i16 d28, d29, d28
161 vpaddl.u16 d28, d28 @
163 vpaddl.u32 d28, d28 @/
165 vmov.u32 r9, d28[0] @ vert
185 vadd.i16 d28, d29, d28
187 vpaddl.u16 d28, d28
    [all...]
ih264e_half_pel.s 109 vext.8 d28, d5, d6, #5 @//extract a[5] (column1,row1)
112 vaddl.u8 q7, d28, d5 @// a0 + a5 (column1,row1)
122 vext.8 d28, d5, d6, #2 @//extract a[2] (column1,row1)
125 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 (column1,row1)
135 vext.8 d28, d5, d6, #3 @//extract a[3] (column1,row1)
138 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 + 20a3 (column1,row1)
148 vext.8 d28, d5, d6, #1 @//extract a[1] (column1,row1)
151 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 (column1,row1)
161 vext.8 d28, d5, d6, #4 @//extract a[4] (column1,row1)
164 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 (column1,row1
    [all...]
ih264e_evaluate_intra_chroma_modes_a9q.s 135 vdup.16 d28, d14[0]
143 vdup.16 d28, d16[0]
151 vdup.16 d28, d16[3]
179 vabdl.u8 q11, d0, d28
215 vabal.u8 q11, d0, d28
314 vst1.32 {d28, d29} , [r2], r4 @4
330 vst1.32 {d28, d29} , [r2], r4 @0
331 vst1.32 {d28, d29} , [r2], r4 @1
332 vst1.32 {d28, d29} , [r2], r4 @2
333 vst1.32 {d28, d29} , [r2], r4 @
    [all...]
ih264e_evaluate_intra16x16_modes_a9q.s 187 vadd.i16 d28, d29, d28 @/HORZ
189 vpaddl.u16 d28, d28 @/HORZ
191 vpaddl.u32 d28, d28 @/HORZ
194 vmov.u32 r9, d28[0] @horz
267 vst1.32 {d28, d29} , [r2], r4 @9
  /external/llvm/test/MC/AArch64/
arm64-nv-cond.s 3 fcsel d28,d31,d31,nv
8 // CHECK: fcsel d28, d31, d31, nv // encoding: [0xfc,0xff,0x7f,0x1e]
  /external/swiftshader/third_party/llvm-7.0/llvm/test/MC/AArch64/
arm64-nv-cond.s 3 fcsel d28,d31,d31,nv
8 // CHECK: fcsel d28, d31, d31, nv // encoding: [0xfc,0xff,0x7f,0x1e]
  /external/boringssl/ios-arm/crypto/fipsmodule/
armv4-mont.S 233 vld1.32 {d28[0]}, [r2,:32]!
240 vzip.16 d28,d8
242 vmull.u32 q6,d28,d0[0]
243 vmull.u32 q7,d28,d0[1]
244 vmull.u32 q8,d28,d1[0]
246 vmull.u32 q9,d28,d1[1]
252 vmull.u32 q10,d28,d2[0]
254 vmull.u32 q11,d28,d2[1]
255 vmull.u32 q12,d28,d3[0]
257 vmull.u32 q13,d28,d3[1
    [all...]
  /external/boringssl/linux-arm/crypto/fipsmodule/
armv4-mont.S 230 vld1.32 {d28[0]}, [r2,:32]!
237 vzip.16 d28,d8
239 vmull.u32 q6,d28,d0[0]
240 vmull.u32 q7,d28,d0[1]
241 vmull.u32 q8,d28,d1[0]
243 vmull.u32 q9,d28,d1[1]
249 vmull.u32 q10,d28,d2[0]
251 vmull.u32 q11,d28,d2[1]
252 vmull.u32 q12,d28,d3[0]
254 vmull.u32 q13,d28,d3[1
    [all...]
  /art/test/705-register-conflict/src/
Main.java 31 double d24 = 0, d25 = 0, d26 = 0, d27 = 0, d28 = 0, d29 = 0, d30 = 0, d31 = 0; local
61 d28 = d27 + 1;
62 d29 = d28 + 1;
71 + d24 + d25 + d26 + d27 + d28 + d29 + d30 + d31;
  /external/llvm/test/MC/ARM/
pr22395-2.s 10 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
15 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
20 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
25 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
30 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
35 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
  /external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/
pr22395-2.s 10 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
15 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
20 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
25 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
30 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
35 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
  /external/libavc/common/arm/
ih264_inter_pred_filters_luma_horz_a9q.s 128 vext.8 d28, d5, d6, #5 @//extract a[5] (column1,row1)
131 vaddl.u8 q7, d28, d5 @// a0 + a5 (column1,row1)
136 vext.8 d28, d5, d6, #2 @//extract a[2] (column1,row1)
139 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 (column1,row1)
144 vext.8 d28, d5, d6, #3 @//extract a[3] (column1,row1)
147 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 + 20a3 (column1,row1)
152 vext.8 d28, d5, d6, #1 @//extract a[1] (column1,row1)
155 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 (column1,row1)
160 vext.8 d28, d5, d6, #4 @//extract a[4] (column1,row1)
163 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 (column1,row1
    [all...]
ih264_inter_pred_luma_horz_qpel_a9q.s 135 vext.8 d28, d5, d6, #5 @//extract a[5] (column1,row1)
138 vaddl.u8 q7, d28, d5 @// a0 + a5 (column1,row1)
143 vext.8 d28, d5, d6, #2 @//extract a[2] (column1,row1)
146 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 (column1,row1)
151 vext.8 d28, d5, d6, #3 @//extract a[3] (column1,row1)
154 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 + 20a3 (column1,row1)
159 vext.8 d28, d5, d6, #1 @//extract a[1] (column1,row1)
162 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 (column1,row1)
167 vext.8 d28, d5, d6, #4 @//extract a[4] (column1,row1)
170 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 (column1,row1
    [all...]
ih264_inter_pred_luma_bilinear_a9q.s 150 vqrshrun.s16 d28, q10, #1
158 vqrshrun.s16 d28, q8, #1
174 vqrshrun.s16 d28, q10, #1
186 vqrshrun.s16 d28, q8, #1
202 vqrshrun.s16 d28, q10, #1
217 vqrshrun.s16 d28, q8, #1
238 vqrshrun.s16 d28, q10, #1
246 vqrshrun.s16 d28, q8, #1
263 vqrshrun.s16 d28, q10, #1
268 vst1.8 {d28}, [r2], r5 @//Store dest row
    [all...]
ih264_inter_pred_chroma_a9q.s 127 vdup.u8 d28, r10
148 vmull.u8 q5, d0, d28
157 vmlal.u8 q6, d1, d28
175 vmull.u8 q5, d0, d28
182 vmlal.u8 q6, d1, d28
201 vmlal.u8 q2, d0, d28
216 vmull.u8 q2, d0, d28
232 vmull.u8 q2, d0, d28
240 vmull.u8 q4, d2, d28
  /external/vixl/test/aarch32/
test-assembler-cond-dt-drt-drd-drn-drm-float-not-f16-a32.cc 99 {{F64, d19, d28, d12}, false, al, "F64 d19 d28 d12", "F64_d19_d28_d12"},
103 {{F32, d22, d28, d12}, false, al, "F32 d22 d28 d12", "F32_d22_d28_d12"},
107 {{F64, d28, d29, d29}, false, al, "F64 d28 d29 d29", "F64_d28_d29_d29"},
108 {{F64, d26, d28, d26}, false, al, "F64 d26 d28 d26", "F64_d26_d28_d26"},
123 {{F64, d24, d16, d28}, false, al, "F64 d24 d16 d28", "F64_d24_d16_d28"}
    [all...]
test-assembler-cond-dt-drt-drd-drn-drm-float-not-f16-t32.cc 99 {{F64, d19, d28, d12}, false, al, "F64 d19 d28 d12", "F64_d19_d28_d12"},
103 {{F32, d22, d28, d12}, false, al, "F32 d22 d28 d12", "F32_d22_d28_d12"},
107 {{F64, d28, d29, d29}, false, al, "F64 d28 d29 d29", "F64_d28_d29_d29"},
108 {{F64, d26, d28, d26}, false, al, "F64 d26 d28 d26", "F64_d26_d28_d26"},
123 {{F64, d24, d16, d28}, false, al, "F64 d24 d16 d28", "F64_d24_d16_d28"}
    [all...]
test-assembler-cond-dt-drt-drd-drn-drm-float-f32-only-a32.cc 113 {{F32, d17, d6, d28}, false, al, "F32 d17 d6 d28", "F32_d17_d6_d28"},
134 {{F32, d14, d29, d28}, false, al, "F32 d14 d29 d28", "F32_d14_d29_d28"},
136 {{F32, d28, d21, d9}, false, al, "F32 d28 d21 d9", "F32_d28_d21_d9"},
139 {{F32, d19, d28, d20}, false, al, "F32 d19 d28 d20", "F32_d19_d28_d20"},
163 {{F32, d3, d19, d28}, false, al, "F32 d3 d19 d28", "F32_d3_d19_d28"}
    [all...]
test-assembler-cond-dt-drt-drd-drn-drm-float-f32-only-t32.cc 113 {{F32, d17, d6, d28}, false, al, "F32 d17 d6 d28", "F32_d17_d6_d28"},
134 {{F32, d14, d29, d28}, false, al, "F32 d14 d29 d28", "F32_d14_d29_d28"},
136 {{F32, d28, d21, d9}, false, al, "F32 d28 d21 d9", "F32_d28_d21_d9"},
139 {{F32, d19, d28, d20}, false, al, "F32 d19 d28 d20", "F32_d19_d28_d20"},
163 {{F32, d3, d19, d28}, false, al, "F32 d3 d19 d28", "F32_d3_d19_d28"}
    [all...]
  /external/libvpx/libvpx/vp8/common/arm/neon/
idct_blk_neon.c 70 int32x2_t d28, d29, d30, d31; local
77 d28 = d29 = d30 = d31 = vdup_n_s32(0);
100 d28 = vld1_lane_s32((const int32_t *)dst0, d28, 0);
102 d28 = vld1_lane_s32((const int32_t *)dst1, d28, 1);
201 vaddw_u8(vreinterpretq_u16_s16(q2tmp2.val[0]), vreinterpret_u8_s32(d28)));
209 d28 = vreinterpret_s32_u8(vqmovun_s16(q4));
216 vst1_lane_s32((int32_t *)dst0, d28, 0);
218 vst1_lane_s32((int32_t *)dst1, d28, 1)
    [all...]
  /art/test/658-fp-read-barrier/src/
Main.java 82 double d28 = main.field28; local
94 d25 + d26 + d27 + d28 + d29 + d30 + d31 + d32;
  /external/libhevc/common/arm/
ihevc_intra_pred_chroma_horz.s 201 vdup.8 d28,lr
211 @vsubl.u8 q12,d30,d28
225 @vsubl.u8 q12,d31,d28
286 vdup.8 d28,lr
292 vsubl.u8 q12,d30,d28
328 vdup.8 d28,lr
333 vsubl.u8 q12,d30,d28
ihevc_intra_pred_luma_horz.s 197 vdup.8 d28,lr
204 vsubl.u8 q12,d30,d28
218 vsubl.u8 q12,d31,d28
276 vdup.8 d28,lr
282 vsubl.u8 q12,d30,d28
318 vdup.8 d28,lr
323 vsubl.u8 q12,d30,d28
ihevc_inter_pred_chroma_vert_w16inp.s 220 vqshrn.s32 d28,q14,#6 @right shift
234 vqrshrun.s16 d28,q14,#6 @rounding shift
242 vst1.32 {d28[0]},[r9],r3 @stores the loaded value
271 vqshrn.s32 d28,q14,#6 @right shift
286 vqrshrun.s16 d28,q14,#6 @rounding shift
295 vst1.32 {d28[0]},[r9],r3 @stores the loaded value
319 vqshrn.s32 d28,q14,#6 @right shift
331 vqrshrun.s16 d28,q14,#6 @rounding shift
334 vst1.32 {d28[0]},[r9],r3 @stores the loaded value
ihevc_inter_pred_filters_luma_vert_w16inp.s 134 vdup.16 d28,d1[2] @coeffabs_6 = vdup_lane_u8(coeffabs, 6)@
164 vmlal.s16 q4,d6,d28 @mul_res1 = vmlal_u8(mul_res1, src_tmp3, coeffabs_6)@
180 vmlal.s16 q5,d7,d28 @mul_res2 = vmlal_u8(mul_res2, src_tmp4, coeffabs_6)@
193 vmlal.s16 q6,d16,d28
208 vmlal.s16 q7,d17,d28
233 vmlal.s16 q4,d6,d28 @mul_res1 = vmlal_u8(mul_res1, src_tmp3, coeffabs_6)@
249 vmlal.s16 q5,d7,d28 @mul_res2 = vmlal_u8(mul_res2, src_tmp4, coeffabs_6)@
274 vmlal.s16 q6,d16,d28
295 vmlal.s16 q7,d17,d28
316 vmlal.s16 q4,d6,d28 @mul_res1 = vmlal_u8(mul_res1, src_tmp3, coeffabs_6)
    [all...]

Completed in 276 milliseconds

1 2 3 4 5 6