HomeSort by relevance Sort by last modified time
    Searched refs:d10 (Results 126 - 150 of 255) sorted by null

1 2 3 4 56 7 8 91011

  /external/llvm/test/tools/llvm-readobj/ARM/
unwind.s 223 @ CHECK: 0xC9 0x84 ; pop {d8, d9, d10, d11, d12}
267 @ CHECK: 0xD7 ; pop {d8, d9, d10, d11, d12, d13, d14, d15}
273 @ CHECK: 0xBA ; pop {d8, d9, d10}
  /external/swiftshader/third_party/llvm-7.0/llvm/test/tools/llvm-readobj/ARM/
unwind.s 223 @ CHECK: 0xC9 0x84 ; pop {d8, d9, d10, d11, d12}
267 @ CHECK: 0xD7 ; pop {d8, d9, d10, d11, d12, d13, d14, d15}
273 @ CHECK: 0xBA ; pop {d8, d9, d10}
  /external/libavc/common/arm/
ih264_inter_pred_luma_horz_hpel_vert_qpel_a9q.s 320 vaddl.s16 q9, d10, d8
350 vmlsl.s16 q9, d10, d24
549 vaddl.s16 q9, d10, d8
580 vmlsl.s16 q9, d10, d24
782 vaddl.s16 q9, d10, d8
812 vmlsl.s16 q9, d10, d24
866 vmla.u16 d8, d10, d22
870 vmls.u16 d8, d10, d23
880 vmla.u16 d10, d12, d22
884 vmls.u16 d10, d12, d2
    [all...]
ih264_iquant_itrans_recon_a9.s 189 vtrn.16 d10, d11
191 vtrn.32 d10, d12
193 vadd.s16 d14, d10, d12 @x0 = q0 + q1;
195 vsub.s16 d15, d10, d12 @x1 = q0 - q1;
364 vtrn.16 d10, d11
366 vtrn.32 d10, d12
368 vadd.s16 d14, d10, d12 @x0 = q0 + q1;
370 vsub.s16 d15, d10, d12 @x1 = q0 - q1;
569 vqrshrn.s32 d10, q6, #0x6 @ D10 = c[i] = ((q[i] + 32) >> 6) where i = 40..4
    [all...]
ih264_weighted_pred_a9q.s 172 vld1.8 d10, [r0], r2 @load row 4 in source
177 vmovl.u8 q5, d10 @converting row 4 to 16-bit
194 vqmovun.s16 d10, q5 @saturating row 4 to unsigned 8-bit
200 vst1.8 d10, [r1], r3 @store row 4 in destination
223 vmovl.u8 q12, d10 @converting row 4L to 16-bit
255 vqmovun.s16 d10, q12 @saturating row 4L to unsigned 8-bit
429 vmovl.u8 q11, d10 @converting row 3L to 16-bit
459 vqmovun.s16 d10, q11 @saturating row 3L to unsigned 8-bit
ih264_intra_pred_luma_8x8_a9q.s 115 vld1.8 {d10[7]}, [r0] @ LOADING SRC[24] AGIN TO THE END FOR p'[ 15, -1 ] = ( p[ 14, -1 ] + 3 * p[ 15, -1 ] + 2 ) >> 2
127 vaddl.u8 q8, d6, d10
796 vst1.16 {d10[3]}, [r1], r3
802 vst1.16 {d10[2]}, [r1]!
816 vst1.16 {d10[0]}, [r1]!
914 vst1.8 {d10}, [r1], r3
1006 vtbl.u8 d12, {q2, q3}, d10
ih264_deblk_chroma_a9.s 121 vrshrn.u16 d10, q7, #2 @
126 vst2.8 {d10, d11}, [r4], r1 @
408 vmov.32 d10[0], r11
413 vmovl.u8 q5, d10
416 vsli.u16 d10, d10, #8
417 vmovl.u16 q5, d10
419 vtbl.8 d12, {d24}, d10
639 vqadd.u8 d10, d1, d7 @p0+|delta|
644 vbit d12, d10, d9 @p0 + delt
    [all...]
ih264_inter_pred_luma_vert_qpel_a9q.s 136 vaddl.u8 q7, d0, d10 @ temp = src[0_0] + src[5_0]
147 vaddl.u8 q9, d4, d10
161 vaddl.u8 q6, d8, d10
177 vaddl.u8 q6, d10, d0
196 vaddl.u8 q8, d10, d4 @ temp2 = src[1_0] + src[4_0]
  /external/libvpx/libvpx/vpx_dsp/arm/
loopfilter_16_neon.asm 52 vld1.u8 {d10}, [r8@64], r1 ; q2
176 vld1.8 {d10}, [r0@64], r1
206 vtrn.8 d10, d11
362 ; d10 q2
376 vabd.u8 d23, d10, d9 ; abs(q2 - q1)
377 vabd.u8 d24, d11, d10 ; abs(q3 - q2)
397 vabd.u8 d26, d8, d10 ; abs(q0 - q2)
520 vaddl.u8 q14, d7, d10
537 vaddl.u8 q14, d10, d11
553 vbif d23, d10, d16 ; t_oq2 |= q2 & ~(flat & mask
    [all...]
vpx_convolve8_vert_filter_type1_neon.asm 150 vqrshrun.s16 d10, q5, #6 ;sto_res = vqmovun_s16(sto_res_tmp);
168 vst1.8 {d10}, [r14], r6 ;vst1_u8(pu1_dst_tmp,sto_res);
245 vqrshrun.s16 d10, q5, #6 ;sto_res = vqmovun_s16(sto_res_tmp);
264 vst1.8 {d10}, [r14], r6 ;vst1_u8(pu1_dst_tmp,sto_res);
322 vqrshrun.s16 d10, q5, #6 ;sto_res = vqmovun_s16(sto_res_tmp);
333 vst1.8 {d10}, [r14], r6 ;vst1_u8(pu1_dst_tmp,sto_res);
vpx_convolve8_vert_filter_type2_neon.asm 151 vqrshrun.s16 d10, q5, #6 ;sto_res = vqmovun_s16(sto_res_tmp);
169 vst1.8 {d10}, [r14], r6 ;vst1_u8(pu1_dst_tmp,sto_res);
246 vqrshrun.s16 d10, q5, #6 ;sto_res = vqmovun_s16(sto_res_tmp);
265 vst1.8 {d10}, [r14], r6 ;vst1_u8(pu1_dst_tmp,sto_res);
322 vqrshrun.s16 d10, q5, #6 ;sto_res = vqmovun_s16(sto_res_tmp);
333 vst1.8 {d10}, [r14], r6 ;vst1_u8(pu1_dst_tmp,sto_res);
  /external/libhevc/common/arm/
ihevc_resi_trans.s 263 VSUBL.U8 q5,d2,d3 @ R1:[d10[3] d10[2] d10[1] d10[0]] => Row 1 of residue
265 VTRN.16 d10,d11 @ Transpose step 1
273 @ Columns are in C1:d10, C2:d11, C3:d12 and C4:d13
276 VADD.S16 d22,d10,d13 @ d22 = C1 + C4
282 VADD.S16 d16,d10,d11 @ d16 = C1 + C2
442 VLD2.8 {d8,d10},[r1],r4 @ Row 5 of prediction in d8
447 VLD2.8 {d10,d12},[r1],r4 @ Row 6 of prediction in d1
    [all...]
ihevc_intra_pred_luma_planar.s 270 vmovn.i16 d10, q5 @(4)
279 vst1.s8 d10, [r2], r3 @(4)str 8 values
446 vmovn.i16 d10, q5 @(4)
455 vst1.s8 d10, [r2], r3 @(4)str 8 values
525 vld1.s8 d10, [r14] @load src[2nt+1+col]
535 vmlal.u8 q6, d6, d10 @(nt-1-row) * src[2nt+1+col]
  /external/capstone/suite/MC/ARM/
neon-minmax-encoding.s.cs 5 0x0c,0xa6,0x0b,0xf3 = vmax.u8 d10, d11, d12
33 0x1c,0xa6,0x0b,0xf3 = vmin.u8 d10, d11, d12
neont2-minmax-encoding.s.cs 5 0x0b,0xff,0x0c,0xa6 = vmax.u8 d10, d11, d12
33 0x0b,0xff,0x1c,0xa6 = vmin.u8 d10, d11, d12
  /bionic/libc/arch-arm64/bionic/
setjmp.S 177 stp d10, d11, [x0, #(_JB_D10_D11 * 8)]
287 ldp d10, d11, [x0, #(_JB_D10_D11 * 8)]
  /external/boringssl/src/crypto/fipsmodule/aes/asm/
vpaes-armv8.pl     [all...]
  /external/u-boot/arch/arm/dts/
at91sam9n12ek.dts 202 d10 {
203 label = "d10";
  /external/boringssl/src/crypto/poly1305/
poly1305_arm_asm.S 216 # asm 2: vld1.8 {>z34=d10->z34=d11},[<input_1=r1]!
217 vld1.8 {d10-d11},[r1]!
403 # asm 2: vst1.8 {<z34=d10-<z34=d11},[<ptr=r1,: 128]
404 vst1.8 {d10-d11},[r1,: 128]
489 # asm 2: vmlal.u32 <r4=q15,<x01=d17,<z34=d10
490 vmlal.u32 q15,d17,d10
534 # asm 2: vmlal.u32 <r3=q4,<x01=d16,<z34=d10
535 vmlal.u32 q4,d16,d10
569 # asm 2: vld1.8 {>5z34=d10->5z34=d11},[<ptr=r2,: 128]
570 vld1.8 {d10-d11},[r2,: 128
    [all...]
  /external/libxaac/decoder/armv7/
ixheaacd_fft32x32_ld.s 118 VLD2.32 {d8[0], d10[0]}, [r5] , r1
129 VLD2.32 {d8[1], d10[1]}, [r6] , r1
513 VLD2.32 {d8[0], d10[0]}, [r5] , r1
524 VLD2.32 {d8[1], d10[1]}, [r6] , r1
703 VLD4.16 {q5, q6}, [r14], r12 @a_data1_r_l=d10 , a_data1_r_h=d11, a_data1_i_l=d12, a_data1_i_h=d13
706 VSHR.U16 d10, d10, #1 @a_data1.val[0]= vreinterpret_s16_u16(vshr_n_u16(vreinterpret_u16_s16(a_data1.val[0]), 1))@
710 VMULL.S16 q11, d10, d0 @prod_1r=vmull_s16(a_data1.val[0], cos_1)@
713 VMULL.S16 q12, d10, d1 @prod_1i=vmull_s16(a_data1.val[0], sin_1)@
799 VMOV.32 d10[0], r
    [all...]
  /external/boringssl/linux-aarch64/crypto/test/
trampoline-armv8.S 40 stp d10, d11, [sp, #32]
56 ldp d10, d11, [x1], #16
101 stp d10, d11, [x1], #16
121 ldp d10, d11, [sp, #32]
450 fmov d10, xzr
  /external/libmpeg2/common/arm/
impeg2_inter_pred.s 283 @// Registers Used : r12, r14, d0-d10, d12-d14, d16-d18, d20-d22
451 vld1.8 {d10, d11}, [r14], r2 @load row7
465 vext.8 d11, d10, d11, #1 @Extract pixels (1-8) of row7
490 vaddl.u8 q5, d10, d11 @operate row7
695 vld1.8 {d10, d11}, [r5]! @row2 src2
754 vld1.8 {d10, d11}, [r5]! @row3 & 4 src2
  /external/llvm/test/MC/ARM/
neon-vld-encoding.s 162 vld3.i32 {d6, d8, d10}, [r5]
172 vld3.16 {d9, d10, d11}, [r7]!
184 @ CHECK: vld3.32 {d6, d8, d10}, [r5] @ encoding: [0x8f,0x65,0x25,0xf4]
192 @ CHECK: vld3.16 {d9, d10, d11}, [r7]! @ encoding: [0x4d,0x94,0x27,0xf4]
282 vld2.32 {d10[ ],d11[ ]}, [r3]!
298 @ CHECK: vld2.32 {d10[], d11[]}, [r3]! @ encoding: [0x8d,0xad,0xa3,0xf4]
308 vld3.i32 {d6[0], d8[0], d10[0]}, [r5]
317 vld3.16 {d9[2], d10[2], d11[2]}, [r7]!
326 @ CHECK: vld3.32 {d6[0], d8[0], d10[0]}, [r5] @ encoding: [0x4f,0x6a,0xa5,0xf4]
333 @ CHECK: vld3.16 {d9[2], d10[2], d11[2]}, [r7]! @ encoding: [0x8d,0x96,0xa7,0xf4
    [all...]
  /external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/
neon-vld-encoding.s 162 vld3.i32 {d6, d8, d10}, [r5]
172 vld3.16 {d9, d10, d11}, [r7]!
184 @ CHECK: vld3.32 {d6, d8, d10}, [r5] @ encoding: [0x8f,0x65,0x25,0xf4]
192 @ CHECK: vld3.16 {d9, d10, d11}, [r7]! @ encoding: [0x4d,0x94,0x27,0xf4]
282 vld2.32 {d10[ ],d11[ ]}, [r3]!
298 @ CHECK: vld2.32 {d10[], d11[]}, [r3]! @ encoding: [0x8d,0xad,0xa3,0xf4]
308 vld3.i32 {d6[0], d8[0], d10[0]}, [r5]
317 vld3.16 {d9[2], d10[2], d11[2]}, [r7]!
326 @ CHECK: vld3.32 {d6[0], d8[0], d10[0]}, [r5] @ encoding: [0x4f,0x6a,0xa5,0xf4]
333 @ CHECK: vld3.16 {d9[2], d10[2], d11[2]}, [r7]! @ encoding: [0x8d,0x96,0xa7,0xf4
    [all...]
  /external/libvpx/config/arm-neon/vpx_dsp/arm/
vpx_convolve8_vert_filter_type1_neon.asm.S 157 vqrshrun.s16 d10, q5, #6 @sto_res = vqmovun_s16(sto_res_tmp);
175 vst1.8 {d10}, [r14], r6 @vst1_u8(pu1_dst_tmp,sto_res);
252 vqrshrun.s16 d10, q5, #6 @sto_res = vqmovun_s16(sto_res_tmp);
271 vst1.8 {d10}, [r14], r6 @vst1_u8(pu1_dst_tmp,sto_res);
329 vqrshrun.s16 d10, q5, #6 @sto_res = vqmovun_s16(sto_res_tmp);
340 vst1.8 {d10}, [r14], r6 @vst1_u8(pu1_dst_tmp,sto_res);

Completed in 1872 milliseconds

1 2 3 4 56 7 8 91011