HomeSort by relevance Sort by last modified time
    Searched refs:d15 (Results 51 - 75 of 278) sorted by null

1 23 4 5 6 7 8 91011>>

  /external/boringssl/src/crypto/test/asm/
trampoline-armv8.pl 63 // d8-d15 (64 bytes)
74 stp d14, d15, [sp, #64]
90 ldp d14, d15, [$state], #16
135 stp d14, d15, [$state], #16
155 ldp d14, d15, [sp, #64]
  /external/libhevc/common/arm/
ihevc_intra_pred_luma_dc.s 110 vpush {d8 - d15}
206 vshr.u16 d15, d14, #2 @final dst[0]'s value in d15[0]
245 vbsl d19, d15, d2 @first row with dst[0]
449 vshr.u16 d15, d14, #2 @final dst[0]'s value in d15[0]
477 vbsl d19, d15, d2 @first row with dst[0]
503 vpop {d8 - d15}
ihevc_inter_pred_filters_luma_horz.s 124 vpush {d8 - d15}
214 @vext.u8 d15,d12,d13,#3 @vector extract of src[0_3]
234 vld1.u32 {d15},[r4],r11
238 vmull.u8 q5,d15,d27 @mul_res = vmull_u8(src[0_3], coeffabs_3)@
279 vpop {d8 - d15}
338 vmlsl.u8 q10,d15,d29
391 vmlsl.u8 q11,d15,d29
436 vpop {d8 - d15}
487 vld1.u32 {d15},[r4],r11
490 vzip.32 d3,d15
    [all...]
ihevc_intra_pred_chroma_horz.s 102 vpush {d8 - d15}
193 vpop {d8 - d15}
270 vpop {d8 - d15}
316 vpop {d8 - d15}
348 vpop {d8 - d15}
ihevc_intra_pred_luma_horz.s 102 vpush {d8 - d15}
189 vpop {d8 - d15}
263 vpop {d8 - d15}
306 vpop {d8 - d15}
337 vpop {d8 - d15}
ihevc_intra_pred_chroma_mode_3_to_9.s 129 vpush {d8 - d15}
224 vtbl.8 d15, {d0,d1,d2,d3}, d9 @load from ref_main_idx + 1 (row 2)
233 vmlal.u8 q10, d15, d6 @mul (row 2)
270 vtbl.8 d15, {d0,d1,d2,d3}, d9 @load from ref_main_idx + 1 (row 6)
279 vmlal.u8 q10, d15, d6 @mul (row 6)
339 vmlal.u8 q10, d15, d6 @mul (row 6)
395 vtbl.8 d15, {d0,d1,d2,d3}, d9 @load from ref_main_idx + 1 (row 2)
407 vmlal.u8 q10, d15, d6 @mul (row 2)
453 vtbl.8 d15, {d0,d1,d2,d3}, d9 @load from ref_main_idx + 1 (row 6)
476 vmlal.u8 q10, d15, d6 @mul (row 6
    [all...]
  /external/libmpeg2/common/arm/
impeg2_idct.s 111 vpush {d8-d15}
192 vpop {d8-d15}
201 vpush {d8-d15}
310 vpop {d8-d15}
399 @// Row 7 First Half - D15 - y7
413 vpush {d8-d15}
468 vld1.16 d15, [r9]!
488 @// VLD1.16 D15,[r2]!
506 vmlal.s16 q12, d15, d1[3] @// b0 = y1 * cos1 + y3 * cos3 + y5 * sin3 + y7 * sin1(part of r0,r7)
507 vmlsl.s16 q13, d15, d1[1] @// b1 = y1 * cos3 - y3 * sin1 - y5 * cos1 - y7 * sin3(part of r1,r6
    [all...]
impeg2_inter_pred.s 420 vpush {d8-d15}
455 vld1.8 {d14, d15}, [r14], r2 @load row8
473 vext.8 d15, d14, d15, #1 @Extract pixels (1-8) of row8
494 vaddl.u8 q7, d14, d15 @operate row8
554 vpop {d8-d15}
652 @// Registers Used : r4, r5, r7, r14, d0-d15
671 vpush {d8-d15}
699 vld1.8 {d14, d15}, [r5]! @row4 src2
758 vld1.8 {d14, d15}, [r5]! @row7 & 8 src
    [all...]
  /external/capstone/suite/MC/ARM/
neont2-pairwise-encoding.s.cs 11 0xb8,0xff,0x8f,0x62 = vpaddl.u32 d6, d15
35 0x68,0xff,0x9f,0x5a = vpmin.u32 d21, d24, d15
39 0x26,0xef,0x8f,0x5a = vpmax.s32 d5, d22, d15
neon-minmax-encoding.s.cs 6 0x0f,0xd6,0x1e,0xf3 = vmax.u16 d13, d14, d15
13 0x0f,0xe6,0x1e,0xf3 = vmax.u16 d14, d14, d15
34 0x1f,0xd6,0x1e,0xf3 = vmin.u16 d13, d14, d15
41 0x1f,0xe6,0x1e,0xf3 = vmin.u16 d14, d14, d15
neont2-dup-encoding.s.cs 3 0x8f,0xee,0x30,0x2b = vdup.16 d15, r2
neont2-minmax-encoding.s.cs 6 0x1e,0xff,0x0f,0xd6 = vmax.u16 d13, d14, d15
13 0x1e,0xff,0x0f,0xe6 = vmax.u16 d14, d14, d15
34 0x1e,0xff,0x1f,0xd6 = vmin.u16 d13, d14, d15
41 0x1e,0xff,0x1f,0xe6 = vmin.u16 d14, d14, d15
neon-shift-encoding.s.cs 59 0x1f,0xf1,0x91,0xf2 = vsra.s16 d15, d15, #15 package
75 0x1f,0xf1,0x91,0xf3 = vsra.u16 d15, d15, #15 package
91 0x1f,0xf4,0x91,0xf3 = vsri.16 d15, d15, #15 package
107 0x1f,0xf5,0x9f,0xf3 = vsli.16 d15, d15, #15 package
195 0x0f,0xf5,0x08,0xf3 = vrshl.u8 d15, d15, d package
207 0x1f,0xf0,0x88,0xf2 = vshr.s8 d15, d15, #8 package
223 0x1f,0xf2,0x88,0xf2 = vrshr.s8 d15, d15, #8 package
    [all...]
  /external/libavc/common/arm/
ih264_inter_pred_chroma_a9q.s 116 vstmdb sp!, {d8-d15} @push neon registers to stack
168 vqrshrun.s16 d15, q6, #6
187 vqrshrun.s16 d15, q6, #6
250 vldmia sp!, {d8-d15} @ Restore neon registers that were saved
ih264_intra_pred_chroma_a9q.s 110 vpush {d8-d15}
127 vadd.u16 d15, d6, d7
130 vpadd.u32 d12, d12, d15
183 vpop {d8-d15}
388 vpush {d8-d15}
411 vpadd.s16 d15, d15
415 vpadd.s16 d15, d15
423 vmull.s16 q12, d15, d1
    [all...]
ih264_inter_pred_luma_horz_qpel_vert_qpel_a9q.s 118 vstmdb sp!, {d8-d15} @push neon registers to stack
256 vext.8 d15, d12, d13, #3
263 vmlal.u8 q5, d15, d30
275 vext.8 d15, d12, d13, #3
281 vmlal.u8 q5, d15, d30
310 vext.8 d15, d12, d13, #3
317 vmlal.u8 q5, d15, d30
329 vext.8 d15, d12, d13, #3
335 vmlal.u8 q5, d15, d30
349 vldmia sp!, {d8-d15} @ Restore neon registers that were save
    [all...]
  /external/libavc/encoder/arm/
ih264e_half_pel.s 93 vpush {d8-d15}
184 vpop {d8-d15}
261 vpush {d8-d15}
272 vld1.8 {d14, d15, d16}, [r0], r3
306 vmlsl.u8 q11, d15, d31 @// a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 (column2,row0)
406 vmlal.u8 q11, d15, d1 @// a0 + a5 + 20a2 + 20a3 (column2,row0)
510 vmlal.u8 q11, d15, d1 @// a0 + a5 + 20a2 (column2,row0)
    [all...]
ih264e_evaluate_intra_chroma_modes_a9q.s 97 vpush {d8-d15}
133 vqrshrn.u16 d15, q4, #2
137 vdup.16 d30, d15[0]
241 vadd.i16 d14, d15, d14 @/HORZ
341 vpop {d8-d15}
ime_distortion_metrics_a9q.s 91 vpush {d8-d15}
125 vpop {d8-d15}
183 vpush {d8-d15}
208 vpop {d8-d15}
267 vpush {d8-d15}
341 vpop {d8-d15}
372 vpush {d8-d15}
428 vpop {d8-d15}
460 vpush {d8-d15}
479 vld1.8 {d14, d15}, [r2], r4 @ load ref3 Row
    [all...]
  /external/v8/src/compiler/
c-linkage.cc 59 (1 << d14.code()) | (1 << d15.code())
77 (1 << d14.code()) | (1 << d15.code())
112 d14.bit() | d15.bit() | d16.bit() | d17.bit() | d18.bit() | d19.bit() | \
125 d14.bit() | d15.bit()
  /external/llvm/test/MC/ARM/
neon-shift-encoding.s 119 vsra.s16 d15, #15
136 @ CHECK: vsra.s16 d15, d15, #15 @ encoding: [0x1f,0xf1,0x91,0xf2]
155 vsra.u16 d15, #15
172 @ CHECK: vsra.u16 d15, d15, #15 @ encoding: [0x1f,0xf1,0x91,0xf3]
191 vsri.16 d15, #15
208 @ CHECK: vsri.16 d15, d15, #15 @ encoding: [0x1f,0xf4,0x91,0xf3]
227 vsli.16 d15, #1
    [all...]
  /external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/
neon-shift-encoding.s 119 vsra.s16 d15, #15
136 @ CHECK: vsra.s16 d15, d15, #15 @ encoding: [0x1f,0xf1,0x91,0xf2]
155 vsra.u16 d15, #15
172 @ CHECK: vsra.u16 d15, d15, #15 @ encoding: [0x1f,0xf1,0x91,0xf3]
191 vsri.16 d15, #15
208 @ CHECK: vsri.16 d15, d15, #15 @ encoding: [0x1f,0xf4,0x91,0xf3]
227 vsli.16 d15, #1
    [all...]
  /external/libvpx/config/arm-neon/vpx_dsp/arm/
loopfilter_16_neon.asm.S 42 vpush {d8-d15}
67 vld1.u8 {d15}, [r8,:64], r1 @ q7
127 vpop {d8-d15}
174 vpush {d8-d15}
199 vld1.8 {d15}, [r0,:64], r1
221 vtrn.8 d14, d15
294 vtrn.32 d23, d15
299 vtrn.16 d2, d15
304 vtrn.8 d3, d15
321 vst1.8 {d15}, [r0,:64], r
    [all...]
  /external/vixl/test/aarch32/
test-simulator-cond-dt-drt-drd-drn-drm-float-f64-a32.cc 417 {{F64, d14, d15, d9},
418 "F64 d14 d15 d9",
512 {{F64, d23, d23, d15},
513 "F64 d23 d23 d15",
542 {{F64, d28, d15, d11},
543 "F64 d28 d15 d11",
    [all...]
test-simulator-cond-dt-drt-drd-drn-drm-float-f64-t32.cc 417 {{F64, d14, d15, d9},
418 "F64 d14 d15 d9",
512 {{F64, d23, d23, d15},
513 "F64 d23 d23 d15",
542 {{F64, d28, d15, d11},
543 "F64 d28 d15 d11",
    [all...]

Completed in 370 milliseconds

1 23 4 5 6 7 8 91011>>