HomeSort by relevance Sort by last modified time
    Searched refs:d20 (Results 51 - 75 of 202) sorted by null

1 23 4 5 6 7 8 9

  /external/llvm/test/MC/ARM/
neon-vst-encoding.s 57 @ CHECK: vst2.16 {d18, d19, d20, d21}, [r0:128]! @ encoding: [0x6d,0x23,0x40,0xf4]
64 vst3.8 {d16, d18, d20}, [r0:64]
73 vst3.i32 {d16, d18, d20}, [r10], r5
78 vst3.8 {d16, d18, d20}, [r0:64]!
79 vst3.p16 {d20, d22, d24}, [r5]!
85 @ CHECK: vst3.8 {d16, d18, d20}, [r0:64] @ encoding: [0x1f,0x05,0x40,0xf4]
93 @ CHECK: vst3.32 {d16, d18, d20}, [r10], r5 @ encoding: [0x85,0x05,0x4a,0xf4]
97 @ CHECK: vst3.8 {d16, d18, d20}, [r0:64]! @ encoding: [0x1d,0x05,0x40,0xf4]
98 @ CHECK: vst3.16 {d20, d22, d24}, [r5]! @ encoding: [0x4d,0x45,0x45,0xf4]
107 vst4.32 {d16, d18, d20, d22}, [r8
    [all...]
neon-minmax-encoding.s 9 vmax.f32 d19, d20, d21
17 vmax.f32 d20, d21
41 @ CHECK: vmax.f32 d19, d20, d21 @ encoding: [0xa5,0x3f,0x44,0xf2]
48 @ CHECK: vmax.f32 d20, d20, d21 @ encoding: [0xa5,0x4f,0x44,0xf2]
71 vmin.f32 d19, d20, d21
79 vmin.f32 d20, d21
103 @ CHECK: vmin.f32 d19, d20, d21 @ encoding: [0xa5,0x3f,0x64,0xf2]
110 @ CHECK: vmin.f32 d20, d20, d21 @ encoding: [0xa5,0x4f,0x64,0xf2
    [all...]
neont2-minmax-encoding.s 11 vmax.f32 d19, d20, d21
19 vmax.f32 d20, d21
43 @ CHECK: vmax.f32 d19, d20, d21 @ encoding: [0x44,0xef,0xa5,0x3f]
50 @ CHECK: vmax.f32 d20, d20, d21 @ encoding: [0x44,0xef,0xa5,0x4f]
73 vmin.f32 d19, d20, d21
81 vmin.f32 d20, d21
105 @ CHECK: vmin.f32 d19, d20, d21 @ encoding: [0x64,0xef,0xa5,0x3f]
112 @ CHECK: vmin.f32 d20, d20, d21 @ encoding: [0x64,0xef,0xa5,0x4f
    [all...]
neont2-pairwise-encoding.s 43 vpadal.s16 d20, d9
56 @ CHECK: vpadal.s16 d20, d9 @ encoding: [0xf4,0xff,0x09,0x46]
73 vpmin.u16 d20, d25, d14
81 @ CHECK: vpmin.u16 d20, d25, d14 @ encoding: [0x59,0xff,0x9e,0x4a]
86 vpmax.s8 d3, d20, d17
94 @ CHECK: vpmax.s8 d3, d20, d17 @ encoding: [0x04,0xef,0xa1,0x3a]
  /external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/
neon-vst-encoding.s 57 @ CHECK: vst2.16 {d18, d19, d20, d21}, [r0:128]! @ encoding: [0x6d,0x23,0x40,0xf4]
64 vst3.8 {d16, d18, d20}, [r0:64]
73 vst3.i32 {d16, d18, d20}, [r10], r5
78 vst3.8 {d16, d18, d20}, [r0:64]!
79 vst3.p16 {d20, d22, d24}, [r5]!
85 @ CHECK: vst3.8 {d16, d18, d20}, [r0:64] @ encoding: [0x1f,0x05,0x40,0xf4]
93 @ CHECK: vst3.32 {d16, d18, d20}, [r10], r5 @ encoding: [0x85,0x05,0x4a,0xf4]
97 @ CHECK: vst3.8 {d16, d18, d20}, [r0:64]! @ encoding: [0x1d,0x05,0x40,0xf4]
98 @ CHECK: vst3.16 {d20, d22, d24}, [r5]! @ encoding: [0x4d,0x45,0x45,0xf4]
107 vst4.32 {d16, d18, d20, d22}, [r8
    [all...]
neon-minmax-encoding.s 9 vmax.f32 d19, d20, d21
17 vmax.f32 d20, d21
41 @ CHECK: vmax.f32 d19, d20, d21 @ encoding: [0xa5,0x3f,0x44,0xf2]
48 @ CHECK: vmax.f32 d20, d20, d21 @ encoding: [0xa5,0x4f,0x44,0xf2]
71 vmin.f32 d19, d20, d21
79 vmin.f32 d20, d21
103 @ CHECK: vmin.f32 d19, d20, d21 @ encoding: [0xa5,0x3f,0x64,0xf2]
110 @ CHECK: vmin.f32 d20, d20, d21 @ encoding: [0xa5,0x4f,0x64,0xf2
    [all...]
neont2-minmax-encoding.s 11 vmax.f32 d19, d20, d21
19 vmax.f32 d20, d21
43 @ CHECK: vmax.f32 d19, d20, d21 @ encoding: [0x44,0xef,0xa5,0x3f]
50 @ CHECK: vmax.f32 d20, d20, d21 @ encoding: [0x44,0xef,0xa5,0x4f]
73 vmin.f32 d19, d20, d21
81 vmin.f32 d20, d21
105 @ CHECK: vmin.f32 d19, d20, d21 @ encoding: [0x64,0xef,0xa5,0x3f]
112 @ CHECK: vmin.f32 d20, d20, d21 @ encoding: [0x64,0xef,0xa5,0x4f
    [all...]
neont2-pairwise-encoding.s 43 vpadal.s16 d20, d9
56 @ CHECK: vpadal.s16 d20, d9 @ encoding: [0xf4,0xff,0x09,0x46]
73 vpmin.u16 d20, d25, d14
81 @ CHECK: vpmin.u16 d20, d25, d14 @ encoding: [0x59,0xff,0x9e,0x4a]
86 vpmax.s8 d3, d20, d17
94 @ CHECK: vpmax.s8 d3, d20, d17 @ encoding: [0x04,0xef,0xa1,0x3a]
  /external/libavc/common/arm/
ih264_inter_pred_luma_horz_hpel_vert_hpel_a9q.s 164 vaddl.s16 q1, d20, d24 @// a0 + a5 (column1)
172 vmlal.s16 q1, d20, d0[0] @// a0 + a5 + 20a2 + 20a3 (column1)
183 vaddl.s16 q1, d20, d26 @// a0 + a5 (column2)
189 vmlal.s16 q1, d20, d0[0] @// a0 + a5 + 20a2 + 20a3 (column2)
194 vmlsl.s16 q1, d20, d1[0] @// a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 (column2)
196 vqrshrun.s32 d20, q1, #10
223 vaddl.s16 q3, d20, d24 @// a0 + a5 (column1)
231 vmlal.s16 q3, d20, d0[0] @// a0 + a5 + 20a2 + 20a3 (column1)
242 vaddl.s16 q3, d20, d26 @// a0 + a5 (column2)
248 vmlal.s16 q3, d20, d0[0] @// a0 + a5 + 20a2 + 20a3 (column2
    [all...]
  /external/capstone/suite/MC/ARM/
neon-minmax-encoding.s.cs 8 0xa5,0x3f,0x44,0xf2 = vmax.f32 d19, d20, d21 package
15 0xa5,0x4f,0x44,0xf2 = vmax.f32 d20, d20, d21 package
36 0xa5,0x3f,0x64,0xf2 = vmin.f32 d19, d20, d21 package
43 0xa5,0x4f,0x64,0xf2 = vmin.f32 d20, d20, d21 package
neont2-minmax-encoding.s.cs 8 0x44,0xef,0xa5,0x3f = vmax.f32 d19, d20, d21 package
15 0x44,0xef,0xa5,0x4f = vmax.f32 d20, d20, d21 package
36 0x64,0xef,0xa5,0x3f = vmin.f32 d19, d20, d21 package
43 0x64,0xef,0xa5,0x4f = vmin.f32 d20, d20, d21 package
  /external/swiftshader/third_party/LLVM/test/MC/ARM/
neont2-pairwise-encoding.s 43 vpadal.s16 d20, d9
56 @ CHECK: vpadal.s16 d20, d9 @ encoding: [0xf4,0xff,0x09,0x46]
73 vpmin.u16 d20, d25, d14
81 @ CHECK: vpmin.u16 d20, d25, d14 @ encoding: [0x59,0xff,0x9e,0x4a]
86 vpmax.s8 d3, d20, d17
94 @ CHECK: vpmax.s8 d3, d20, d17 @ encoding: [0x04,0xef,0xa1,0x3a]
  /external/libhevc/common/arm/
ihevc_intra_pred_luma_dc.s 253 vmov.i64 d20, #0x00000000000000ff @byte mask row 1 (prol)
257 vbsl d20, d3, d16 @row 1 (prol)
262 vst1.8 d20, [r2], r3 @store row 1 (prol)
268 vmov.i64 d20, #0x00000000000000ff @byte mask row 3 (prol)
274 vbsl d20, d3, d16 @row 3 (prol)
279 vst1.8 d20, [r2], r3 @store row 3 (prol)
284 vmov.i64 d20, #0x00000000000000ff @byte mask row 5 (prol)
290 vbsl d20, d3, d16 @row 5 (prol)
295 vst1.8 d20, [r2], r3 @store row 5 (prol)
303 vmov.i64 d20, #0x00000000000000ff @byte mask row 7 (prol
    [all...]
ihevc_weighted_pred_bi_default.s 197 vqadd.s16 d20,d8,d9 @vaddq_s32(i4_tmp2_t1, i4_tmp2_t2)
198 vqadd.s16 d19,d20,d0 @vaddq_s32(i4_tmp2_t1, tmp_lvl_shift_t)
199 vqshrun.s16 d20,q9,#7
208 vst1.32 {d20[0]},[r2]! @store pu1_dst i iteration
209 vst1.32 {d20[1]},[r14],r5 @store pu1_dst ii iteration
247 vqadd.s16 d20,d8,d9 @vaddq_s32(i4_tmp2_t1, i4_tmp2_t2)
248 vqadd.s16 d19,d20,d0 @vaddq_s32(i4_tmp2_t1, tmp_lvl_shift_t)
249 vqshrun.s16 d20,q9,#7
250 vst1.32 {d20[0]},[r2]! @store pu1_dst i iteration
251 vst1.32 {d20[1]},[r14],r5 @store pu1_dst ii iteratio
    [all...]
  /art/test/658-fp-read-barrier/src/
Main.java 74 double d20 = main.field20; local
93 d13 + d14 + d15 + d16 + d17 + d18 + d19 + d20 + d21 + d22 + d23 + d24 +
  /external/vixl/test/aarch32/
test-assembler-cond-dt-drt-drd-drn-drm-float-f32-only-a32.cc 123 {{F32, d6, d26, d20}, false, al, "F32 d6 d26 d20", "F32_d6_d26_d20"},
131 {{F32, d20, d12, d4}, false, al, "F32 d20 d12 d4", "F32_d20_d12_d4"},
135 {{F32, d20, d16, d11}, false, al, "F32 d20 d16 d11", "F32_d20_d16_d11"},
139 {{F32, d19, d28, d20}, false, al, "F32 d19 d28 d20", "F32_d19_d28_d20"},
147 {{F32, d17, d7, d20}, false, al, "F32 d17 d7 d20", "F32_d17_d7_d20"}
    [all...]
test-assembler-cond-dt-drt-drd-drn-drm-float-f32-only-t32.cc 123 {{F32, d6, d26, d20}, false, al, "F32 d6 d26 d20", "F32_d6_d26_d20"},
131 {{F32, d20, d12, d4}, false, al, "F32 d20 d12 d4", "F32_d20_d12_d4"},
135 {{F32, d20, d16, d11}, false, al, "F32 d20 d16 d11", "F32_d20_d16_d11"},
139 {{F32, d19, d28, d20}, false, al, "F32 d19 d28 d20", "F32_d19_d28_d20"},
147 {{F32, d17, d7, d20}, false, al, "F32 d17 d7 d20", "F32_d17_d7_d20"}
    [all...]
test-assembler-cond-dt-drt-drd-drn-drm-float-not-f16-a32.cc 113 {{F64, d9, d20, d30}, false, al, "F64 d9 d20 d30", "F64_d9_d20_d30"},
114 {{F64, d18, d12, d20}, false, al, "F64 d18 d12 d20", "F64_d18_d12_d20"},
150 {{F64, d20, d4, d8}, false, al, "F64 d20 d4 d8", "F64_d20_d4_d8"},
160 {{F64, d20, d25, d20}, false, al, "F64 d20 d25 d20", "F64_d20_d25_d20"}
    [all...]
test-assembler-cond-dt-drt-drd-drn-drm-float-not-f16-t32.cc 113 {{F64, d9, d20, d30}, false, al, "F64 d9 d20 d30", "F64_d9_d20_d30"},
114 {{F64, d18, d12, d20}, false, al, "F64 d18 d12 d20", "F64_d18_d12_d20"},
150 {{F64, d20, d4, d8}, false, al, "F64 d20 d4 d8", "F64_d20_d4_d8"},
160 {{F64, d20, d25, d20}, false, al, "F64 d20 d25 d20", "F64_d20_d25_d20"}
    [all...]
  /external/libavc/encoder/arm/
ih264e_evaluate_intra4x4_modes_a9q.s 137 vld1.32 {d20[0]}, [r0], r3
139 vld1.32 {d20[1]}, [r0], r3
157 vabdl.u8 q14, d4, d20
182 vabdl.u8 q14, d6, d20
219 vabdl.u8 q14, d8, d20
267 vabdl.u8 q14, d14, d20
296 vabdl.u8 q14, d16, d20
335 vabdl.u8 q14, d18, d20
372 vabdl.u8 q14, d8, d20
400 vabdl.u8 q14, d24, d20
    [all...]
  /external/libvpx/libvpx/vpx_dsp/arm/
loopfilter_8_neon.asm 237 vabd.u8 d20, d4, d5 ; m2 = abs(p2 - p1)
244 vmax.u8 d19, d19, d20 ; m1 = max(m1, m2)
245 vmax.u8 d20, d21, d22 ; m2 = max(m3, m4)
253 vmax.u8 d19, d19, d20
277 vmax.u8 d20, d20, d25 ; m2 = max(m2, m4)
284 vcge.u8 d20, d23, d20 ; flat
290 vand d20, d20, d19 ; flat & mas
    [all...]
  /external/libxaac/decoder/armv7/
ixheaacd_imdct_using_fft.s 179 VLD2.32 {d20[0], d22[0]}, [r5] , r1
190 VLD2.32 {d20[1], d22[1]}, [r6] , r1
311 VDUP.16 d20, r14
314 VMULL.u16 q4, d26, d20
315 VMULL.u16 q3, d28, d20
323 VQDMLAL.S16 q4, d27, d20
324 VQDMLAL.S16 q3, d29, d20
329 VMULL.u16 q13, d24, d20
330 VMULL.u16 q14, d2, d20
346 VQDMLAL.S16 q13, d25, d20
    [all...]
ixheaacd_sbr_imdct_using_fft.s 183 VLD2.32 {d20[0], d22[0]}, [r5] , r1
194 VLD2.32 {d20[1], d22[1]}, [r6] , r1
315 VDUP.16 d20, r14
318 VMULL.u16 q4, d26, d20
319 VMULL.u16 q3, d28, d20
327 VQDMLAL.S16 q4, d27, d20
328 VQDMLAL.S16 q3, d29, d20
333 VMULL.u16 q13, d24, d20
334 VMULL.u16 q14, d2, d20
350 VQDMLAL.S16 q13, d25, d20
    [all...]
  /external/libvpx/config/arm-neon/vpx_dsp/arm/
loopfilter_16_neon.asm.S 96 vst1.u8 {d20}, [r8,:64], r1 @ store op0
114 vst1.u8 {d20}, [r8,:64], r1 @ store oq0
254 vst3.8 {d18[0], d19[0], d20[0]}, [r8], r1
256 vst3.8 {d18[1], d19[1], d20[1]}, [r8], r1
258 vst3.8 {d18[2], d19[2], d20[2]}, [r8], r1
260 vst3.8 {d18[3], d19[3], d20[3]}, [r8], r1
262 vst3.8 {d18[4], d19[4], d20[4]}, [r8], r1
264 vst3.8 {d18[5], d19[5], d20[5]}, [r8], r1
266 vst3.8 {d18[6], d19[6], d20[6]}, [r8], r1
268 vst3.8 {d18[7], d19[7], d20[7]}, [r8], r
    [all...]
  /external/tensorflow/tensorflow/compiler/xla/service/gpu/
gpu_hlo_schedule_test.cc 260 // d20 d21 d22 -- layer 2
278 HloInstruction* d20 = local
285 builder.AddInstruction(CreateCanonicalDot(f32_2x2_, d20, d21));
299 EXPECT_NE(streams->StreamNumberForHlo(*d20),
301 EXPECT_NE(streams->StreamNumberForHlo(*d20),
316 const HloVec all_ops({d00, d10, d11, d20, d21, d22, d30, d31, d40});
330 if (op == d20 || op == d30 || op == d40) {
342 if (op != d00 && op != d10 && op != d20) {
362 if (op == d20 || op == d21 || op == d30 || op == d31 || op == d40) {
375 EXPECT_TRUE(order->ExecutesBefore(d20, op))
    [all...]

Completed in 458 milliseconds

1 23 4 5 6 7 8 9