HomeSort by relevance Sort by last modified time
    Searched refs:d11 (Results 1 - 25 of 37) sorted by null

1 2

  /external/webkit/WebKit/win/Interfaces/
IWebJavaScriptCollector.idl 35 uuid(E6A1D169-F44A-4d11-B55B-F0A406F47612),
  /frameworks/base/media/libstagefright/codecs/aacenc/src/asm/ARMV7/
R4R8First_v7.s 38 VLD1.I32 {d8, d9, d10, d11}, [r0]!
52 VSUB.S32 d7, d10, d11 @ r1 = buf[12] - buf[14]@i1 = buf[13] - buf[15]@
53 VADD.S32 d6, d10, d11 @ r2 = buf[12] + buf[14]@i2 = buf[13] + buf[15]@
67 VTRN.32 d11, d9
79 VSUB.S32 d4, d11, d9
80 VADD.S32 d5, d11, d9
134 VREV64.I32 d11, d11
135 VTRN.32 d9, d11
137 VREV64.I32 d11, d11
    [all...]
PrePostMDCT_v7.s 39 VLD2.I32 {d8, d9, d10, d11}, [r0] @ tr1 = *(buf0 + 0)@ ti2 = *(buf0 + 1)@
95 VLD2.I32 {d8, d9, d10, d11}, [r0] @ tr1 = *(zbuf1 + 0)@ ti1 = *(zbuf1 + 1)@
  /external/libvpx/vp8/common/arm/neon/
shortidct4x4llm_neon.asm 58 vqadd.s16 d11, d7, d8 ;d1
60 vqadd.s16 d2, d12, d11
63 vqsub.s16 d5, d12, d11
85 vqadd.s16 d11, d7, d8 ;d1
87 vqadd.s16 d2, d12, d11
90 vqsub.s16 d5, d12, d11
bilinearpredict16x16_neon.asm 52 vld1.u8 {d11, d12, d13}, [r0], r1
68 vmull.u8 q13, d11, d0
74 vext.8 d11, d11, d12, #1
79 vmlal.u8 q13, d11, d1
108 vld1.u8 {d11, d12, d13}, [r0], r1
138 vmull.u8 q1, d11, d0
143 vext.8 d11, d11, d12, #1 ;construct src_ptr[1]
146 vmlal.u8 q1, d11, d1 ;(src_ptr[0] * vp8_filter[1]
    [all...]
loopfiltersimpleverticaledge_neon.asm 43 vld4.8 {d10[0], d11[0], d12[0], d13[0]}, [r0], r1
45 vld4.8 {d10[1], d11[1], d12[1], d13[1]}, [r0], r1
47 vld4.8 {d10[2], d11[2], d12[2], d13[2]}, [r0], r1
49 vld4.8 {d10[3], d11[3], d12[3], d13[3]}, [r0], r1
50 vld4.8 {d10[4], d11[4], d12[4], d13[4]}, [r0], r1
51 vld4.8 {d10[5], d11[5], d12[5], d13[5]}, [r0], r1
52 vld4.8 {d10[6], d11[6], d12[6], d13[6]}, [r0], r1
53 vld4.8 {d10[7], d11[7], d12[7], d13[7]}, [r0], r1
81 vsubl.s8 q13, d9, d11
sixtappredict4x4_neon.asm 66 vext.8 d20, d10, d11, #5
70 vswp d11, d12
81 vzip.32 d10, d11
95 vzip.32 d10, d11
109 vzip.32 d10, d11
130 vext.8 d20, d10, d11, #5
134 vswp d11, d12
147 vzip.32 d10, d11
166 vzip.32 d10, d11
186 vzip.32 d10, d11
    [all...]
loopfilterverticaledge_uv_neon.asm 42 vld1.u8 {d11}, [r2], r1
193 vswp d12, d11
199 vst4.8 {d10[0], d11[0], d12[0], d13[0]}, [r0], r1
201 vst4.8 {d10[1], d11[1], d12[1], d13[1]}, [r0], r1
203 vst4.8 {d10[2], d11[2], d12[2], d13[2]}, [r0], r1
205 vst4.8 {d10[3], d11[3], d12[3], d13[3]}, [r0], r1
207 vst4.8 {d10[4], d11[4], d12[4], d13[4]}, [r0], r1
209 vst4.8 {d10[5], d11[5], d12[5], d13[5]}, [r0], r1
211 vst4.8 {d10[6], d11[6], d12[6], d13[6]}, [r0], r1
213 vst4.8 {d10[7], d11[7], d12[7], d13[7]}, [r0], r
    [all...]
loopfilterverticaledge_y_neon.asm 47 vld1.u8 {d11}, [r0], r1
190 vswp d12, d11
197 vst4.8 {d10[0], d11[0], d12[0], d13[0]}, [r0]
198 vst4.8 {d10[1], d11[1], d12[1], d13[1]}, [r2]
199 vst4.8 {d10[2], d11[2], d12[2], d13[2]}, [r3]
200 vst4.8 {d10[3], d11[3], d12[3], d13[3]}, [r12], r1
202 vst4.8 {d10[4], d11[4], d12[4], d13[4]}, [r12]
203 vst4.8 {d10[5], d11[5], d12[5], d13[5]}, [r0], r1
205 vst4.8 {d10[6], d11[6], d12[6], d13[6]}, [r0]
206 vst4.8 {d10[7], d11[7], d12[7], d13[7]}, [r2], r
    [all...]
sixtappredict8x4_neon.asm 75 vext.8 d30, d10, d11, #1
85 vext.8 d30, d10, d11, #4
95 vext.8 d30, d10, d11, #2
105 vext.8 d30, d10, d11, #5
115 vext.8 d30, d10, d11, #3
153 vext.8 d29, d10, d11, #1
165 vext.8 d29, d10, d11, #4
177 vext.8 d29, d10, d11, #2
189 vext.8 d29, d10, d11, #5
201 vext.8 d29, d10, d11, #
    [all...]
sixtappredict8x8_neon.asm 79 vext.8 d30, d10, d11, #1
89 vext.8 d30, d10, d11, #4
99 vext.8 d30, d10, d11, #2
109 vext.8 d30, d10, d11, #5
119 vext.8 d30, d10, d11, #3
166 vext.8 d29, d10, d11, #1
178 vext.8 d29, d10, d11, #4
190 vext.8 d29, d10, d11, #2
202 vext.8 d29, d10, d11, #5
214 vext.8 d29, d10, d11, #
    [all...]
sixtappredict16x16_neon.asm 71 vld1.u8 {d9, d10, d11}, [r0], r1
94 vext.8 d29, d10, d11, #1
110 vext.8 d29, d10, d11, #4
126 vext.8 d29, d10, d11, #5
142 vext.8 d29, d10, d11, #2
154 vext.8 d31, d10, d11, #3
180 vqrshrun.s16 d11, q13, #7
183 vst1.u8 {d9, d10, d11}, [lr]!
303 vld1.u8 {d9, d10, d11}, [r0], r1
316 vext.8 d23, d10, d11, #
    [all...]
bilinearpredict8x4_neon.asm 57 vext.8 d11, d10, d11, #1
63 vmlal.u8 q10, d11, d1
bilinearpredict8x8_neon.asm 83 vext.8 d11, d10, d11, #1
89 vmlal.u8 q10, d11, d1
loopfilterhorizontaledge_uv_neon.asm 42 vld1.u8 {d11}, [r2], r1 ; p1
182 vst1.u8 {d11}, [r2], r1 ; store v op1
  /external/libvpx/vp8/decoder/arm/neon/
dequant_dc_idct_neon.asm 66 vqadd.s16 d11, d7, d8 ;d1
68 vqadd.s16 d2, d12, d11
71 vqsub.s16 d5, d12, d11
97 vqadd.s16 d11, d7, d8 ;d1
99 vqadd.s16 d2, d12, d11
102 vqsub.s16 d5, d12, d11
dequant_idct_neon.asm 60 vqadd.s16 d11, d7, d8 ;d1
62 vqadd.s16 d2, d12, d11
65 vqsub.s16 d5, d12, d11
91 vqadd.s16 d11, d7, d8 ;d1
93 vqadd.s16 d2, d12, d11
96 vqsub.s16 d5, d12, d11
  /system/core/debuggerd/
vfp.S 17 fconstd d11, #11
  /external/libvpx/vp8/encoder/arm/neon/
vp8_subpixelvariance16x16_neon.asm 55 vld1.u8 {d11, d12, d13}, [r0], r1
71 vmull.u8 q13, d11, d0
77 vext.8 d11, d11, d12, #1
82 vmlal.u8 q13, d11, d1
111 vld1.u8 {d11, d12, d13}, [r0], r1
141 vmull.u8 q1, d11, d0
146 vext.8 d11, d11, d12, #1 ;construct src_ptr[1]
149 vmlal.u8 q1, d11, d1 ;(src_ptr[0] * Filter[1]
    [all...]
subtract_neon.asm 70 vsubl.u8 q13, d9, d11
109 vld1.8 {d11}, [r3]!
120 vsubl.u8 q13, d10, d11
145 vld1.8 {d11}, [r3]!
156 vsubl.u8 q13, d10, d11
fastfdct4x4_neon.asm 53 vsub.s16 d11, d6, d7 ;temp2 = a1 - b1
65 vadd.s16 d4, d11, d13 ;op[2] = ((temp2 * x_c2 )>>16) + temp2
82 vsub.s16 d11, d6, d7 ;temp2 = a1 - b1
95 vadd.s16 d4, d11, d13 ;c2 = ((temp2 * x_c2 )>>16) + temp2
fastfdct8x4_neon.asm 51 vadd.s16 d11, d4, d6 ;ip[1]+ip[2]
64 vadd.s16 d14, d10, d11 ;temp1 = a1 + b1
65 vsub.s16 d15, d10, d11 ;temp2 = a1 - b1
107 vadd.s16 d11, d4, d6 ;b1 = ip[4]+ip[8]
115 vadd.s16 d14, d10, d11 ;temp1 = a1 + b1
116 vsub.s16 d15, d10, d11 ;temp2 = a1 - b1
vp8_subpixelvariance16x16s_neon.asm 47 vld1.u8 {d8, d9, d10, d11}, [r0], r1
83 vmlal.s16 q10, d11, d11
164 vsubl.u8 q1, d9, d11
246 vld1.u8 {d8, d9, d10, d11}, [r0], r1
274 vsubl.u8 q10, d1, d11
311 vmlal.s16 q15, d11, d11
373 vld1.u8 {d8, d9, d10, d11}, [r0], r1
415 vld1.u8 {d8, d9, d10, d11}, [r0], r
    [all...]
vp8_subpixelvariance8x8_neon.asm 86 vext.8 d11, d10, d11, #1
92 vmlal.u8 q10, d11, d1
184 vmlal.s16 q10, d11, d11
  /external/v8/src/arm/
simulator-arm.h 114 d8, d9, d10, d11, d12, d13, d14, d15, enumerator in enum:assembler::arm::Simulator::Register

Completed in 871 milliseconds

1 2