/dalvik/vm/compiler/codegen/arm/armv5te-vfp/ |
CallingConvention.S | 27 vstmia r0, {d8-d15} 33 vldmia r0, {d8-d15}
|
/dalvik/vm/compiler/codegen/arm/armv7-a/ |
CallingConvention.S | 27 vstmia r0, {d8-d15} 33 vldmia r0, {d8-d15}
|
/dalvik/vm/compiler/codegen/arm/armv7-a-neon/ |
CallingConvention.S | 27 vstmia r0, {d8-d15} 33 vldmia r0, {d8-d15}
|
/frameworks/compile/libbcc/runtime/lib/arm/ |
restore_vfp_d8_d15_regs.S | 26 // Restore registers d8-d15 from stack 29 vldmia sp!, {d8-d15} // pop registers d8-d15 off stack
|
save_vfp_d8_d15_regs.S | 26 // Save registers d8-d15 onto stack 29 vstmdb sp!, {d8-d15} // push registers d8-d15 onto stack
|
/dalvik/vm/compiler/template/armv5te-vfp/ |
TEMPLATE_MEM_OP_DECODE.S | 10 vpush {d0-d15} @ save out all fp registers 17 vpop {d0-d15} @ restore all fp registers
|
TEMPLATE_RESTORE_STATE.S | 8 vldmia r0, {d0-d15}
|
TEMPLATE_SAVE_STATE.S | 21 vstmia r0, {d0-d15}
|
/frameworks/base/media/libstagefright/codecs/on2/h264dec/omxdl/arm_neon/vc/m4p10/src_gcc/ |
armVCM4P10_Interpolate_Chroma_s.S | 31 VPUSH {d8-d15} 50 VDUP.8 d15,r6 72 VMLAL.U8 q2,d3,d15 75 VMLAL.U8 q3,d17,d15 76 VMLAL.U8 q11,d19,d15 78 VMLAL.U8 q12,d1,d15 89 VPOP {d8-d15} 104 VMLAL.U8 q3,d1,d15 105 VMLAL.U8 q2,d3,d15 112 VPOP {d8-d15} [all...] |
omxVCM4P10_FilterDeblockingChroma_HorEdge_I_s.S | 17 VPUSH {d8-d15} 27 VMOV.I8 d15,#0x1 72 VPOP {d8-d15} 82 VPOP {d8-d15}
|
omxVCM4P10_FilterDeblockingLuma_HorEdge_I_s.S | 17 VPUSH {d8-d15} 27 VMOV.I8 d15,#0x1 102 VPOP {d8-d15}
|
armVCM4P10_InterpolateLuma_HalfVer4x4_unsafe_s.S | 29 VLD1.8 {d15},[r12],r1 43 VADDL.U8 q3,d10,d15
|
armVCM4P10_DeblockingLuma_unsafe_s.S | 22 VAND d19,d17,d15 27 VAND d19,d12,d15 60 VADD.I8 d19,d19,d15 62 VADD.I8 d19,d19,d15
|
omxVCM4P10_FilterDeblockingChroma_VerEdge_I_s.S | 17 VPUSH {d8-d15} 26 VMOV.I8 d15,#0x1 107 VPOP {d8-d15} 118 VPOP {d8-d15}
|
/bionic/libc/arch-arm/bionic/ |
_setjmp.S | 65 vstmia r1, {d8-d15} 87 vldmia r2, {d8-d15}
|
setjmp.S | 74 vstmia r1, {d8-d15} 110 vldmia r2, {d8-d15}
|
/external/libvpx/vp8/common/arm/neon/ |
loopfilter_neon.asm | 98 vld1.u8 {d15}, [r12], r1 ; q0 115 vst1.u8 {d15}, [r2], r1 ; store v oq0 156 vld1.u8 {d15}, [r2], r1 182 vswp d16, d15 193 vst4.8 {d14[0], d15[0], d16[0], d17[0]}, [r0], r1 194 vst4.8 {d14[1], d15[1], d16[1], d17[1]}, [r0], r1 195 vst4.8 {d14[2], d15[2], d16[2], d17[2]}, [r0], r1 196 vst4.8 {d14[3], d15[3], d16[3], d17[3]}, [r0], r1 197 vst4.8 {d14[4], d15[4], d16[4], d17[4]}, [r0], r1 198 vst4.8 {d14[5], d15[5], d16[5], d17[5]}, [r0], r [all...] |
loopfiltersimpleverticaledge_neon.asm | 132 vst2.8 {d14[0], d15[0]}, [r2] 133 vst2.8 {d14[1], d15[1]}, [r3], r1 135 vst2.8 {d14[2], d15[2]}, [r3] 136 vst2.8 {d14[3], d15[3]}, [r12], r1 138 vst2.8 {d14[4], d15[4]}, [r12] 139 vst2.8 {d14[5], d15[5]}, [r0], r1 141 vst2.8 {d14[6], d15[6]}, [r0] 142 vst2.8 {d14[7], d15[7]}, [r2]
|
bilinearpredict16x16_neon.asm | 94 vqrshrn.u16 d15, q8, #7 105 vst1.u8 {d14, d15, d16, d17}, [lr]! ;store result 113 vld1.u8 {d14, d15, d16}, [r0], r1 141 vmull.u8 q4, d15, d0 144 vext.8 d14, d14, d15, #1 150 vext.8 d15, d15, d16, #1 153 vmlal.u8 q4, d15, d1 160 vqrshrn.u16 d15, q14, #7 167 vst1.u8 {d14, d15, d16, d17}, [lr] [all...] |
/frameworks/base/media/libstagefright/codecs/on2/h264dec/omxdl/arm_neon/vc/m4p2/src/ |
omxVCM4P2_IDCT8x8blk_s.s | 42 M_START omxVCM4P2_IDCT8x8blk, r11, d15
|
/system/core/debuggerd/ |
vfp.S | 21 fconstd d15, #15
|
/external/llvm/test/MC/ARM/ |
neont2-pairwise-encoding.s | 20 vpaddl.u32 d6, d15 33 @ CHECK: vpaddl.u32 d6, d15 @ encoding: [0xb8,0xff,0x8f,0x62] 74 vpmin.u32 d21, d24, d15 82 @ CHECK: vpmin.u32 d21, d24, d15 @ encoding: [0x68,0xff,0x9f,0x5a] 88 vpmax.s32 d5, d22, d15 96 @ CHECK: vpmax.s32 d5, d22, d15 @ encoding: [0x26,0xef,0x8f,0x5a]
|
neont2-dup-encoding.s | 6 vdup.16 d15, r2 13 @ CHECK: vdup.16 d15, r2 @ encoding: [0x8f,0xee,0x30,0x2b]
|
/external/libvpx/vp8/encoder/arm/neon/ |
subtract_neon.asm | 85 vsubl.u8 q15, d13, d15 126 vld1.8 {d15}, [r3]! 135 vsubl.u8 q15, d14, d15 162 vld1.8 {d15}, [r3]! 171 vsubl.u8 q15, d14, d15
|
/external/libvpx/vp8/decoder/arm/neon/ |
dequant_idct_neon.asm | 33 vld1.32 {d15[0]}, [r2], r1 34 vld1.32 {d15[1]}, [r2] 111 vaddw.u8 q2, q2, d15
|