HomeSort by relevance Sort by last modified time
    Searched refs:d6 (Results 1 - 25 of 88) sorted by null

1 2 3 4

  /frameworks/compile/libbcc/runtime/lib/arm/
adddf3vfp.S 19 fmdrr d6, r0, r1 // move first param from r0/r1 pair into d6
21 faddd d6, d6, d7
22 fmrrd r0, r1, d6 // move result back to r0/r1 pair
muldf3vfp.S 19 fmdrr d6, r0, r1 // move first param from r0/r1 pair into d6
21 fmuld d6, d6, d7
22 fmrrd r0, r1, d6 // move result back to r0/r1 pair
subdf3vfp.S 19 fmdrr d6, r0, r1 // move first param from r0/r1 pair into d6
21 fsubd d6, d6, d7
22 fmrrd r0, r1, d6 // move result back to r0/r1 pair
divdf3vfp.S 19 fmdrr d6, r0, r1 // move first param from r0/r1 pair into d6
21 fdivd d5, d6, d7
eqdf2vfp.S 20 fmdrr d6, r0, r1 // load r0/r1 pair in double register
22 fcmpd d6, d7
gedf2vfp.S 20 fmdrr d6, r0, r1 // load r0/r1 pair in double register
22 fcmpd d6, d7
gtdf2vfp.S 20 fmdrr d6, r0, r1 // load r0/r1 pair in double register
22 fcmpd d6, d7
ledf2vfp.S 20 fmdrr d6, r0, r1 // load r0/r1 pair in double register
22 fcmpd d6, d7
ltdf2vfp.S 20 fmdrr d6, r0, r1 // load r0/r1 pair in double register
22 fcmpd d6, d7
nedf2vfp.S 20 fmdrr d6, r0, r1 // load r0/r1 pair in double register
22 fcmpd d6, d7
unorddf2vfp.S 20 fmdrr d6, r0, r1 // load r0/r1 pair in double register
22 fcmpd d6, d7
  /frameworks/base/media/libstagefright/codecs/on2/h264dec/omxdl/arm_neon/vc/m4p10/src_gcc/
omxVCM4P10_PredictIntra_4x4_s.S 120 VHADD.U8 d6,d3,d5
121 VRHADD.U8 d6,d6,d4
122 VST1.32 {d6[0]},[r3],r5
123 VEXT.8 d6,d6,d6,#1
124 VST1.32 {d6[0]},[r3],r5
125 VEXT.8 d6,d6,d6,#
    [all...]
armVCM4P10_TransformResidual4x4_s.S 20 VSUB.I16 d6,d0,d2
26 VADD.I16 d1,d6,d7
27 VSUB.I16 d2,d6,d7
33 VSUB.I16 d6,d0,d2
39 VADD.I16 d1,d6,d7
40 VSUB.I16 d2,d6,d7
omxVCM4P10_PredictIntra_16x16_s.S 120 VPADDL.U32 d6,d0
121 VRSHR.U64 d8,d6,#4
135 VADD.I64 d8,d7,d6
145 VST1.8 {d6,d7},[r3],r10
146 VST1.8 {d6,d7},[r8],r10
147 VST1.8 {d6,d7},[r3],r10
148 VST1.8 {d6,d7},[r8],r10
149 VST1.8 {d6,d7},[r3],r10
150 VST1.8 {d6,d7},[r8],r10
151 VST1.8 {d6,d7},[r3],r1
    [all...]
omxVCM4P10_InterpolateLuma_s.S 104 VRHADD.U8 d6,d6,d12
109 VST1.32 {d6[0]},[r12]
121 VRHADD.U8 d28,d28,d6
140 VRHADD.U8 d6,d6,d20
145 VST1.32 {d6[0]},[r12]
158 VRHADD.U8 d28,d28,d6
173 VST1.32 {d6[0]},[r12]
191 VRHADD.U8 d6,d6,d2
    [all...]
omxVCM4P10_TransformDequantLumaDCFromPair_s.S 23 VSUB.I16 d6,d0,d1
29 VSUB.I16 d2,d6,d7
31 VADD.I16 d3,d6,d7
37 VSUB.I16 d6,d0,d1
41 VSUB.I16 d2,d6,d7
42 VADD.I16 d3,d6,d7
omxVCM4P10_DequantTransformResidualFromPairAndAdd_s.S 40 VLD1.8 {d6},[r2]
41 VTBL.8 d8,{d6},d7
42 VTBL.8 d4,{d6},d9
60 VSUB.I16 d6,d0,d2
66 VADD.I16 d1,d6,d7
67 VSUB.I16 d2,d6,d7
73 VSUB.I16 d6,d0,d2
79 VADD.I16 d1,d6,d7
80 VSUB.I16 d2,d6,d7
omxVCM4P10_FilterDeblockingLuma_VerEdge_I_s.S 40 VLD1.8 {d6},[r0],r11
45 VZIP.8 d6,d9
51 VZIP.16 d6,d4
55 VTRN.32 d7,d6
59 VABD.U8 d19,d6,d4
76 VZIP.8 d7,d6
84 VZIP.16 d6,d29
87 VTRN.32 d6,d25
93 VST1.8 {d6},[r0],r11
armVCM4P10_InterpolateLuma_HalfDiagVerHor4x4_unsafe_s.S 27 VLD1.8 {d6,d7},[r0],r1
34 VMLAL.U8 q9,d6,d31
35 VMLAL.U8 q10,d6,d31
53 VADDL.U8 q12,d6,d16
54 VMLSL.U8 q11,d6,d30
99 VEXT.8 d29,d25,d6,#2
110 VQRSHRUN.S32 d6,q3,#10
114 VQMOVN.U16 d6,q3
omxVCM4P10_PredictIntraChroma_8x8_s.S 62 VMOV.I8 d6,#0x4
64 VSHR.U64 d6,d6,#32
65 VADD.I8 d6,d6,d5
67 VTBL.8 d4,{d1-d2},d6
130 VLD1.8 {d6[]},[r0],r10
156 VEXT.8 d9,d4,d6,#2
176 VDUP.16 q0,d6[0]
177 VDUP.16 q1,d6[1
    [all...]
armVCM4P10_InterpolateLuma_HalfVer4x4_unsafe_s.S 45 VMLS.I16 d6,d16,d30
49 VMLA.I16 d6,d18,d31
53 VQRSHRUN.S16 d6,q3,#5
  /external/kernel-headers/original/asm-generic/
xor.h 109 register long d0, d1, d2, d3, d4, d5, d6, d7; local
116 d6 = p1[6];
124 d6 ^= p2[6];
132 p1[6] = d6;
146 register long d0, d1, d2, d3, d4, d5, d6, d7; local
153 d6 = p1[6];
161 d6 ^= p2[6];
169 d6 ^= p3[6];
177 p1[6] = d6;
192 register long d0, d1, d2, d3, d4, d5, d6, d7 local
247 register long d0, d1, d2, d3, d4, d5, d6, d7; local
440 register long d0, d1, d2, d3, d4, d5, d6, d7; local
487 register long d0, d1, d2, d3, d4, d5, d6, d7; local
545 register long d0, d1, d2, d3, d4, d5, d6, d7; local
614 register long d0, d1, d2, d3, d4, d5, d6, d7; local
    [all...]
  /external/libvpx/vp8/encoder/arm/neon/
fastfdct8x4_neon.asm 39 ;transpose d2, d4, d6, d8. Then, d2=ip[0], d4=ip[1], d6=ip[2], d8=ip[3]
41 vtrn.32 d2, d6
47 vtrn.16 d6, d8
51 vadd.s16 d11, d4, d6 ;ip[1]+ip[2]
52 vsub.s16 d12, d4, d6 ;ip[1]-ip[2]
87 vadd.s16 d6, d15, d17 ;op[2] = ((temp2 * x_c2 )>>16) + temp2
95 ;transpose d2, d4, d6, d8. Then, d2=ip[0], d4=ip[4], d6=ip[8], d8=ip[12]
97 vtrn.32 d2, d6
    [all...]
vp8_subpixelvariance16x16_neon.asm 49 vld1.u8 {d5, d6, d7}, [r0], r1
68 vmull.u8 q10, d6, d0
75 vext.8 d5, d5, d6, #1
85 vext.8 d6, d6, d7, #1
90 vmlal.u8 q10, d6, d1
106 vld1.u8 {d5, d6, d7}, [r0], r1
121 vmull.u8 q12, d6, d0
126 vext.8 d5, d5, d6, #1
134 vext.8 d6, d6, d7, #
    [all...]
shortfdct_neon.asm 44 vmlal.s16 q11, d6, d0[2]
45 vmlal.s16 q12, d6, d1[2]
46 vmlal.s16 q13, d6, d2[2]
47 vmlal.s16 q14, d6, d3[2]
71 vmlal.s16 q4, d26, d6[0]
72 vmlal.s16 q5, d26, d6[1]
73 vmlal.s16 q6, d26, d6[2]
74 vmlal.s16 q7, d26, d6[3]

Completed in 195 milliseconds

1 2 3 4