Home | History | Annotate | Download | only in ARM

Lines Matching defs:D3

352                         unsigned &D1, unsigned &D2, unsigned &D3) {
357 D3 = TRI->getSubReg(Reg, ARM::dsub_3);
362 D3 = TRI->getSubReg(Reg, ARM::dsub_6);
368 D3 = TRI->getSubReg(Reg, ARM::dsub_7);
389 unsigned D0, D1, D2, D3;
390 GetDSubRegs(DstReg, RegSpc, TRI, D0, D1, D2, D3);
397 MIB.addReg(D3, RegState::Define | getDeadRegState(DstIsDead));
464 unsigned D0, D1, D2, D3;
465 GetDSubRegs(SrcReg, RegSpc, TRI, D0, D1, D2, D3);
472 MIB.addReg(D3, getUndefRegState(SrcIsUndef));
515 unsigned D0 = 0, D1 = 0, D2 = 0, D3 = 0;
521 GetDSubRegs(DstReg, RegSpc, TRI, D0, D1, D2, D3);
528 MIB.addReg(D3, RegState::Define | getDeadRegState(DstIsDead));
544 GetDSubRegs(MO.getReg(), RegSpc, TRI, D0, D1, D2, D3);
555 MIB.addReg(D3, SrcFlags);
594 unsigned D0, D1, D2, D3;
595 GetDSubRegs(SrcReg, SingleSpc, TRI, D0, D1, D2, D3);