Lines Matching defs:isT
7949 Bool isT, IRTemp condT )
7962 if (isT) {
7974 assign(initialRn, isT ? getIRegT(rN) : getIRegA(rN));
7977 assign(initialRm, isT ? getIRegT(rM) : getIRegA(rM));
8128 if (isT)
8136 if (isT)
8208 if (isT)
8216 if (isT)
8274 Bool isT
8288 if (!isT)
8295 if (!isT && INSN(31,25) == BITS7(1,1,1,1,0,0,1)) {
8299 if (isT && INSN(31,29) == BITS3(1,1,1)
8312 if (!isT && INSN(31,24) == BITS8(1,1,1,1,0,1,0,0)) {
8314 return dis_neon_load_or_store(INSN(31,0), isT, condT);
8316 if (isT && INSN(31,24) == BITS8(1,1,1,1,1,0,0,1)) {
8319 return dis_neon_load_or_store(reformatted, isT, condT);
8362 Bool isT
8373 if (isT) {
8385 if (isT) {
8417 isT ? getIRegT(regN) : getIRegA(regN),
8421 isT ? getIRegT(regM) : getIRegA(regM),
8425 if (isT)
8443 if (isT) {
8471 isT ? getIRegT(regN) : getIRegA(regN),
8474 isT ? getIRegT(regM) : getIRegA(regM),
8486 if (isT)
8505 if (isT) {
8535 assign( irt_regM, isT ? getIRegT(regM) : getIRegA(regM) );
8543 binop(Iop_And32, isT ? getIRegT(regN) : getIRegA(regN),
8546 if (isT)
8564 if (isT) {
8597 assign( irt_regN, isT ? getIRegT(regN) : getIRegA(regN) );
8605 if (isT)
8622 if (isT) {
8655 assign( irt_regN, isT ? getIRegT(regN) : getIRegA(regN) );
8663 if (isT)
8680 if (isT) {
8709 assign( irt_regN, isT ? getIRegT(regN) : getIRegA(regN) );
8725 if (isT)
8741 if (isT) {
8767 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
8768 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
8771 if (isT)
8790 if (isT) {
8816 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
8817 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
8820 if (isT)
8840 if (isT) {
8866 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
8867 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
8870 if (isT)
8890 if (isT) {
8916 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
8917 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
8920 if (isT)
8940 if (isT) {
8966 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
8967 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
8970 if (isT)
8989 if (isT) {
9015 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9016 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9019 if (isT)
9039 if (isT) {
9065 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9066 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9069 if (isT)
9089 if (isT) {
9115 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9116 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9119 if (isT)
9139 if (isT) {
9164 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9165 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9168 if (isT)
9184 if (isT) {
9209 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9210 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9213 if (isT)
9229 if (isT) {
9254 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9255 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9258 if (isT)
9274 if (isT) {
9299 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9300 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9303 if (isT)
9319 if (isT) {
9344 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9345 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9348 if (isT)
9364 if (isT) {
9389 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9390 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9393 if (isT)
9409 if (isT) {
9434 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9435 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9438 if (isT)
9454 if (isT) {
9479 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9480 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9483 if (isT)
9499 if (isT) {
9524 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
9525 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
9528 if (isT)
9552 if (isT) {
9580 assign( irt_regN, isT ? getIRegT(regN) : getIRegA(regN) );
9581 assign( irt_regM, isT ? getIRegT(regM) : getIRegA(regM) );
9605 if (isT)
9621 if (isT) {
9649 assign( irt_regN, isT ? getIRegT(regN) : getIRegA(regN) );
9650 assign( irt_regM, isT ? getIRegT(regM) : getIRegA(regM) );
9673 if (isT)
9689 if (isT) {
9715 assign( irt_regN, isT ? getIRegT(regN) : getIRegA(regN) );
9716 assign( irt_regM, isT ? getIRegT(regM) : getIRegA(regM) );
9747 if (isT)
9764 isT) {
9796 assign( irt_regN, isT ? getIRegT(regN) : getIRegA(regN) );
9798 assign( tmpM, isT ? getIRegT(regM) : getIRegA(regM) );
9816 if (isT)
9843 if (isT) {
9879 assign( irt_regN, isT ? getIRegT(regN) : getIRegA(regN) );
9880 assign( irt_regA, isT ? getIRegT(regA) : getIRegA(regA) );
9882 assign( tmpM, isT ? getIRegT(regM) : getIRegA(regM) );
9902 if (isT)
9933 if (isT) {
9967 isT ? getIRegT(regN) : getIRegA(regN),
9972 isT ? getIRegT(regM) : getIRegA(regM),
9976 assign( irt_regA, isT ? getIRegT(regA) : getIRegA(regA) );
9980 if (isT)
10003 if (isT) {
10033 isT ? getIRegT(regN) : getIRegA(regN),
10036 isT ? getIRegT(regM) : getIRegA(regM),
10040 assign( irt_regA, isT ? getIRegT(regA) : getIRegA(regA) );
10051 if (isT)
10076 if (isT) {
10140 isT ? getIRegT(regN) : getIRegA(regN),
10143 isT ? getIRegT(regM) : getIRegA(regM),
10146 if (isT)
10162 if (isT) {
10185 assign( irt_regN, isT ? getIRegT(regN) : getIRegA(regN) );
10188 assign( irt_regM, isT ? getIRegT(regM) : getIRegA(regM) );
10208 if (isT)
10226 if (isT) {
10249 IRExpr* rNe = isT ? getIRegT(rN) : getIRegA(rN);
10250 IRExpr* rMe = isT ? getIRegT(rM) : getIRegA(rM);
10252 : (isT ? getIRegT(rA) : getIRegA(rA));
10256 if (isT)
10278 if (isT) {
10303 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
10304 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
10307 if (isT)
10329 if (isT) {
10355 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
10356 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
10366 if (isT)
10388 if (isT) {
10413 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
10414 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
10417 if (isT)
10439 if (isT) {
10465 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
10466 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
10476 if (isT)
10498 if (isT) {
10523 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
10524 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
10527 if (isT)
10543 if (isT) {
10568 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
10569 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
10572 if (isT)
10588 if (isT) {
10613 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
10614 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
10617 if (isT)
10633 if (isT) {
10658 assign( rNt, isT ? getIRegT(regN) : getIRegA(regN) );
10659 assign( rMt, isT ? getIRegT(regM) : getIRegA(regM) );
10662 if (isT)
10916 Bool isT
10923 if (isT) {
10979 if (rN == 15 && (summary == 2 || summary == 3 || isT))
10994 if (isT)
11004 assign(rnT, align4if(isT ? getIRegT(rN) : getIRegA(rN),
11024 if (isT)
11044 if (isT)
11116 if (rN == 15 && (summary == 2 || summary == 3 || isT))
11131 if (isT)
11141 assign(rnT, align4if(isT ? getIRegT(rN) : getIRegA(rN),
11161 if (isT)
11181 if (isT)
11227 if (isT)
11245 isT ? getIRegT(rD) : getIRegA(rD), condT);
11258 if (rD == 15 || rN == 15 || (isT && (rD == 13 || rN == 13))) {
11264 isT ? getIRegT(rN) : getIRegA(rN),
11265 isT ? getIRegT(rD) : getIRegA(rD))),
11278 if (rD == 15 || rN == 15 || (isT && (rD == 13 || rN == 13))
11286 if (isT) {
11304 if (rM == 15 || rN == 15 || (isT && (rM == 13 || rN == 13))
11309 unop(Iop_ReinterpI32asF32, isT ? getIRegT(rN) : getIRegA(rN)),
11312 unop(Iop_ReinterpI32asF32, isT ? getIRegT(rM) : getIRegA(rM)),
11325 if (rM == 15 || rN == 15 || (isT && (rM == 13 || rN == 13))
11331 if (isT) {
11350 if (rT == 15 || (isT && rT == 13)) {
11359 isT ? getIRegT(rT) : getIRegA(rT))),
11370 isT ? getIRegT(rT) : getIRegA(rT))),
11380 isT ? getIRegT(rT) : getIRegA(rT)),
11398 if (rT == 15 || (isT && rT == 13)) {
11407 if (isT)
11421 if (isT)
11432 if (isT)
11485 if (rT == 15 || (isT && rT == 13) || size == 3 || (Q && (rD & 1))) {
11488 IRExpr* e = isT ? getIRegT(rT) : getIRegA(rT);
11540 if (isT)
11548 align4if(isT ? getIRegT(rN) : getIRegA(rN),
11865 if (rN == 15 && (summary == 2 || summary == 3 || isT))
11880 if (isT)
11890 assign(rnT, align4if(isT ? getIRegT(rN) : getIRegA(rN),
11910 if (isT)
11930 if (isT)
11974 if (isT)
11981 isT ? getIRegT(rD) : getIRegA(rD)),
12002 if (isT)
12010 align4if(isT ? getIRegT(rN) : getIRegA(rN),
12559 False/*!isT*/
14144 UInt isT = (insn >> 22) & 1;
14148 if (isT) {
14703 False/*!isT*/
14722 False/*!isT*/
18861 True/*isT*/
18874 &dres, insn32, condT, True/*isT*/
18887 True/*isT*/