Home | History | Annotate | Download | only in ARM

Lines Matching refs:CreateReg

1382     TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1408 TmpInst.addOperand(MCOperand::CreateReg(0));
1410 TmpInst.addOperand(MCOperand::CreateReg(0));
1419 TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1420 TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1445 TmpInst.addOperand(MCOperand::CreateReg(0));
1447 TmpInst.addOperand(MCOperand::CreateReg(0));
1612 TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1613 TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1616 TmpInst.addOperand(MCOperand::CreateReg(0));
1619 TmpInst.addOperand(MCOperand::CreateReg(0));
1637 TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1638 TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1642 TmpInst.addOperand(MCOperand::CreateReg(ARM::PC));
1643 TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(0).getReg()));
1644 TmpInst.addOperand(MCOperand::CreateReg(MI->getOperand(1).getReg()));
1649 TmpInst.addOperand(MCOperand::CreateReg(0));