Lines Matching full:vreg
194 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0
195 ; SI: BUFFER_STORE_DWORD [[VREG]],
330 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0
331 ; SI: BUFFER_STORE_DWORD [[VREG]],
342 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0
343 ; SI: BUFFER_STORE_DWORD [[VREG]],
354 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0
355 ; SI: BUFFER_STORE_DWORD [[VREG]],
366 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 1
367 ; SI: BUFFER_STORE_DWORD [[VREG]],
378 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], -1
379 ; SI: BUFFER_STORE_DWORD [[VREG]],
390 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 1
391 ; SI: BUFFER_STORE_DWORD [[VREG]],
402 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0x80
403 ; SI: BUFFER_STORE_DWORD [[VREG]],
414 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0x7f
415 ; SI: BUFFER_STORE_DWORD [[VREG]],
426 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 1
427 ; SI: BUFFER_STORE_DWORD [[VREG]],
438 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 1
439 ; SI: BUFFER_STORE_DWORD [[VREG]],
450 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0
451 ; SI: BUFFER_STORE_DWORD [[VREG]],
462 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 10
463 ; SI: BUFFER_STORE_DWORD [[VREG]],
474 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0
475 ; SI: BUFFER_STORE_DWORD [[VREG]],
486 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 1
487 ; SI: BUFFER_STORE_DWORD [[VREG]],
498 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 40
499 ; SI: BUFFER_STORE_DWORD [[VREG]],
510 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 10
511 ; SI: BUFFER_STORE_DWORD [[VREG]],
522 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0x7f
523 ; SI: BUFFER_STORE_DWORD [[VREG]],
534 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0x7f
535 ; SI: BUFFER_STORE_DWORD [[VREG]],
546 ; SI: V_MOV_B32_e32 [[VREG:v[0-9]+]], 0
547 ; SI: BUFFER_STORE_DWORD [[VREG]],