Lines Matching full:uncached_cpsr
315 env->uncached_cpsr = ARM_CPU_MODE_USR;
325 env->uncached_cpsr = ARM_CPU_MODE_SVC | CPSR_A | CPSR_F | CPSR_I;
329 env->uncached_cpsr &= ~CPSR_I;
524 return env->uncached_cpsr | (env->NF & 0x80000000) | (ZF << 30) |
555 if ((env->uncached_cpsr ^ val) & mask & CPSR_M) {
559 env->uncached_cpsr = (env->uncached_cpsr & ~mask) | (val & mask);
714 old_mode = env->uncached_cpsr & CPSR_M;
862 env->uncached_cpsr &= ~CPSR_IT;
904 && (env->uncached_cpsr & CPSR_M) != ARM_CPU_MODE_USR) {
920 && (env->uncached_cpsr & CPSR_M) != ARM_CPU_MODE_USR) {
958 if ((env->uncached_cpsr & CPSR_M) == ARM_CPU_MODE_SMC) {
972 (env->uncached_cpsr & CPSR_M) == ARM_CPU_MODE_SMC) {
992 env->uncached_cpsr = (env->uncached_cpsr & ~CPSR_M) | new_mode;
993 env->uncached_cpsr |= mask;
1497 || (env->uncached_cpsr & CPSR_M) == ARM_CPU_MODE_USR)
2017 || (env->uncached_cpsr & CPSR_M) == ARM_CPU_MODE_USR)
2275 if ((env->uncached_cpsr & CPSR_M) == mode) {
2284 if ((env->uncached_cpsr & CPSR_M) == mode) {
2313 return (env->uncached_cpsr & CPSR_I) != 0;
2318 return (env->uncached_cpsr & CPSR_F) != 0;
2366 env->uncached_cpsr |= CPSR_I;
2368 env->uncached_cpsr &= ~CPSR_I;
2380 env->uncached_cpsr |= CPSR_F;
2382 env->uncached_cpsr &= ~CPSR_F;