/external/llvm/test/CodeGen/ARM/ |
2009-11-13-VRRewriterCrash.ll | 42 %17 = fadd float %16, 0.000000e+00 ; <float> [#uses=1] 43 %18 = fadd float %17, undef ; <float> [#uses=1] 59 %34 = fadd float %32, %33 ; <float> [#uses=1] 61 %36 = fadd float %34, %35 ; <float> [#uses=1] 75 %50 = fadd float %48, %49 ; <float> [#uses=1] 77 %52 = fadd float %50, %51 ; <float> [#uses=1] 91 %66 = fadd float %64, %65 ; <float> [#uses=1] 93 %68 = fadd float %66, %67 ; <float> [#uses=1]
|
big-endian-vector-callee.ll | 9 %1 = fadd double %p, %p 35 %1 = fadd <2 x float> %p, %p 88 %3 = fadd double %2, %2 102 %3 = fadd double %2, %2 114 %1 = fadd <2 x float> %p, %p 116 %3 = fadd double %2, %2 130 %3 = fadd double %2, %2 144 %3 = fadd double %2, %2 158 %3 = fadd double %2, %2 183 %1 = fadd double %p, % [all...] |
2009-10-02-NEONSubregsBug.ll | 24 %15 = fadd <4 x float> %10, %14 ; <<4 x float>> [#uses=1] 26 %17 = fadd <4 x float> %15, zeroinitializer ; <<4 x float>> [#uses=1] 29 %20 = fadd <4 x float> %19, zeroinitializer ; <<4 x float>> [#uses=1] 33 %24 = fadd <4 x float> %20, %23 ; <<4 x float>> [#uses=1] 45 %36 = fadd <4 x float> %35, zeroinitializer ; <<4 x float>> [#uses=1] 49 %40 = fadd <4 x float> %36, %39 ; <<4 x float>> [#uses=1] 50 %41 = fadd <4 x float> %40, zeroinitializer ; <<4 x float>> [#uses=1]
|
crash-greedy.ll | 21 %add = fadd double undef, %mul 22 %add46 = fadd double undef, undef 23 %add75 = fadd double 0.000000e+00, undef 32 %add88 = fadd double 0.000000e+00, %mul86 36 %add103 = fadd double %add46, %mul101 39 %add121 = fadd double undef, %mul119 44 %add130 = fadd double %sub, %div129
|
/external/llvm/test/CodeGen/Thumb2/ |
2009-08-04-SubregLoweringBug.ll | 22 %0 = fadd float undef, undef ; <float> [#uses=1] 23 %1 = fadd float undef, 1.000000e+00 ; <float> [#uses=1]
|
inflate-regs.ll | 18 %a = fadd float %x, 1.0 37 %add = fadd float %0, 1.000000e+00
|
/external/llvm/test/CodeGen/X86/ |
2012-08-28-UnsafeMathCrash.ll | 12 %add = fadd float %f.1, 3.000000e+00 16 %add8 = fadd double %conv, 5.000000e-01
|
fp_load_fold.ll | 2 ; RUN: grep -i ST | not grep "fadd\|fsub\|fdiv\|fmul" 8 %R = fadd double %X, %Y ; <double> [#uses=1]
|
phys_subreg_coalesce.ll | 13 %4 = fadd double %1, %3 ; <double> [#uses=1] 21 %12 = fadd double %8, %11 ; <double> [#uses=1]
|
v2f32.ll | 9 %c = fadd float %a, %b 36 %Z = fadd <2 x float> %Q, %R 55 %C = fadd <2 x float> %B, %B 72 %C = fadd <2 x float> %A, %A 90 %C = fadd <2 x float> %B, %B 94 %D = fadd <2 x float> %C, %C
|
haddsub.ll | 12 %r = fadd <2 x double> %a, %b 24 %r = fadd <2 x double> %a, %b 36 %r = fadd <2 x double> %a, %b 48 %r = fadd <4 x float> %a, %b 60 %r = fadd <4 x float> %a, %b 72 %r = fadd <4 x float> %a, %b 84 %r = fadd <4 x float> %a, %b 96 %r = fadd <4 x float> %a, %b 108 %r = fadd <4 x float> %a, %b 120 %r = fadd <4 x float> %a, % [all...] |
/external/llvm/test/MC/AArch64/ |
dot-req.s | 28 fadd s0, sam, sam 34 // CHECK: fadd s0, s4, s4 // encoding: [0x80,0x28,0x24,0x1e]
|
/external/llvm/test/Transforms/InstCombine/ |
fpextend_x86.ll | 7 %wr = fadd x86_fp80 %wa, %wb 11 ; CHECK: fadd x86_fp80
|
phi-merge-gep.ll | 43 %30 = fadd float %26, %28 ; <float> [#uses=2] 44 %31 = fadd float %27, %29 ; <float> [#uses=2] 47 %34 = fadd float %24, %30 ; <float> [#uses=2] 48 %35 = fadd float %25, %31 ; <float> [#uses=2] 51 %38 = fadd float %34, %36 ; <float> [#uses=2] 52 %39 = fadd float %35, %37 ; <float> [#uses=2] 55 %42 = fadd float %38, %41 ; <float> [#uses=1] 58 %45 = fadd float %39, %40 ; <float> [#uses=1]
|
/external/llvm/test/Transforms/LoopVectorize/ |
float-reduction.ll | 6 ;CHECK: fadd fast <4 x float> 17 %add = fadd fast float %sum.04, %0
|
/external/llvm/lib/Target/Mips/ |
MicroMipsInstrFPU.td | 2 def FADD_S_MM : MMRel, ADDS_FT<"add.s", FGR32Opnd, II_ADD_S, 1, fadd>, 11 def FADD_MM : MMRel, ADDS_FT<"add.d", AFGR64Opnd, II_ADD_D, 1, fadd>, 131 def MADD_S_MM : MMRel, MADDS_FT<"madd.s", FGR32Opnd, II_MADD_S, fadd>, 135 def NMADD_S_MM : MMRel, NMADDS_FT<"nmadd.s", FGR32Opnd, II_NMADD_S, fadd>, 140 def MADD_D32_MM : MMRel, MADDS_FT<"madd.d", AFGR64Opnd, II_MADD_D, fadd>, 144 def NMADD_D32_MM : MMRel, NMADDS_FT<"nmadd.d", AFGR64Opnd, II_NMADD_D, fadd>,
|
/external/llvm/test/CodeGen/PowerPC/ |
fast-isel-load-store.ll | 63 %2 = fadd float %1, 1.0 72 %2 = fadd double %1, 1.0 73 ; ELF64: fadd 125 %1 = fadd float %v, 1.0 134 %1 = fadd double %v, 1.0 136 ; ELF64: fadd
|
/external/llvm/test/CodeGen/R600/ |
pv.ll | 51 %43 = fadd float %42, %30 55 %47 = fadd float %46, %33 59 %51 = fadd float %50, %36 63 %55 = fadd float %54, %39 67 %59 = fadd float %58, %43 71 %63 = fadd float %62, %47 75 %67 = fadd float %66, %51 79 %71 = fadd float %70, %55 83 %75 = fadd float %74, %59 87 %79 = fadd float %78, %6 [all...] |
/external/llvm/test/Transforms/SLPVectorizer/X86/ |
horizontal.ll | 42 %add6 = fadd fast float %mul2, %mul5 47 %add11 = fadd fast float %add6, %mul10 52 %add16 = fadd fast float %add11, %mul15 53 %add17 = fadd fast float %sum.032, %add16 109 %add8 = fadd fast float %mul3, %mul7 114 %add14 = fadd fast float %add8, %mul13 119 %add20 = fadd fast float %add14, %mul19 191 %add8 = fadd fast float %mul3, %mul7 196 %add14 = fadd fast float %add8, %mul13 201 %add20 = fadd fast float %add14, %mul1 [all...] |
rgb_phi.ll | 26 ;CHECK-NOT: fadd <3 x float> 50 %add4 = fadd float %R.030, %mul 55 %add9 = fadd float %G.031, %mul8 60 %add14 = fadd float %B.032, %mul13 72 %add16 = fadd float %add4, %add9 73 %add17 = fadd float %add16, %add14
|
/external/llvm/test/CodeGen/AArch64/ |
arm64-big-endian-bitconverts.ll | 9 %2 = fadd double %1, %1 34 %2 = fadd <2 x float> %1, %1 87 %4 = fadd double %3, %3 99 %4 = fadd double %3, %3 110 %2 = fadd <2 x float> %1, %1 112 %4 = fadd double %3, %3 125 %4 = fadd double %3, %3 138 %4 = fadd double %3, %3 151 %4 = fadd double %3, %3 173 %2 = fadd double %1, % [all...] |
arm64-big-endian-vector-caller.ll | 9 %2 = fadd double %1, %1 33 %2 = fadd <2 x float> %1, %1 83 %4 = fadd double %3, %3 95 %4 = fadd double %3, %3 105 %2 = fadd <2 x float> %1, %1 107 %4 = fadd double %3, %3 119 %4 = fadd double %3, %3 131 %4 = fadd double %3, %3 143 %4 = fadd double %3, %3 165 %2 = fadd double %1, % [all...] |
/external/llvm/test/ExecutionEngine/ |
test-interp-vec-shuffle.ll | 30 %a2_float = fadd <2 x float> zeroinitializer, <float 0.0, float 1.0> 31 %a3_float = fadd <3 x float> zeroinitializer, <float 0.0, float 1.0, float 2.0> 32 %a4_float = fadd <4 x float> zeroinitializer, <float 0.0, float 1.0, float 2.0, float 3.0> 33 %a8_float = fadd <8 x float> zeroinitializer, <float 0.0, float 1.0, float 2.0, float 3.0, float 4.0, float 5.0, float 6.0, float 7.0> 34 %a16_float = fadd <16 x float> zeroinitializer, <float 0.0, float 1.0, float 2.0, float 3.0, float 4.0, float 5.0, float 6.0, float 7.0, float 8.0, float 9.0, float 10.0, float 11.0, float 12.0, float 13.0, float 14.0, float 15.0> 36 %a2_double = fadd <2 x double> zeroinitializer, <double 0.0, double 1.0> 37 %a3_double = fadd <3 x double> zeroinitializer, <double 0.0, double 1.0, double 2.0> 38 %a4_double = fadd <4 x double> zeroinitializer, <double 0.0, double 1.0, double 2.0, double 3.0> 39 %a8_double = fadd <8 x double> zeroinitializer, <double 0.0, double 1.0, double 2.0, double 3.0, double 4.0, double 5.0, double 6.0, double 7.0> 40 %a16_double = fadd <16 x double> zeroinitializer, <double 0.0, double 1.0, double 2.0, double 3.0, double 4.0, double (…) [all...] |
/external/llvm/test/CodeGen/Mips/msa/ |
basic_operations_float.ll | 111 %2 = fadd <4 x float> %1, %1 112 ; MIPS32-DAG: fadd.w [[R2:\$w[0-9]+]], [[R1]], [[R1]] 129 %2 = fadd <4 x float> %1, %1 130 ; MIPS32-DAG: fadd.w $w0, [[R1]], [[R1]] 147 %2 = fadd <4 x float> %1, %1 148 ; MIPS32-DAG: fadd.w [[R2:\$w[0-9]+]], [[R1]], [[R1]] 166 %2 = fadd <4 x float> %1, %1 167 ; MIPS32-DAG: fadd.w [[R2:\$w[0-9]+]], [[R1]], [[R1]] 186 %2 = fadd <2 x double> %1, %1 187 ; MIPS32-DAG: fadd.d [[R2:\$w[0-9]+]], [[R1]], [[R1] [all...] |
bitcast.ll | 108 %3 = tail call <4 x float> @llvm.mips.fadd.w(<4 x float> %2, <4 x float> %2) 116 ; LITENDIAN: fadd.w [[R3:\$w[0-9]+]], [[R2]], [[R2]] 124 ; BIGENDIAN: fadd.w [[R4:\$w[0-9]+]], [[R3]], [[R3]] 159 %3 = tail call <2 x double> @llvm.mips.fadd.d(<2 x double> %2, <2 x double> %2) 167 ; LITENDIAN: fadd.d [[R3:\$w[0-9]+]], [[R2]], [[R2]] 176 ; BIGENDIAN: fadd.d [[R4:\$w[0-9]+]], [[R3]], [[R3]] 282 %3 = tail call <4 x float> @llvm.mips.fadd.w(<4 x float> %2, <4 x float> %2) 290 ; LITENDIAN: fadd.w [[R3:\$w[0-9]+]], [[R2]], [[R2]] 298 ; BIGENDIAN: fadd.w [[R4:\$w[0-9]+]], [[R3]], [[R3]] 332 %3 = tail call <2 x double> @llvm.mips.fadd.d(<2 x double> %2, <2 x double> %2 [all...] |