Lines Matching refs:t_reg
118 RegStorage t_reg = AllocTemp();
120 NewLIR3(slt_op, t_reg.GetReg(), src2.GetReg(), src1.GetReg());
122 NewLIR3(slt_op, t_reg.GetReg(), src1.GetReg(), src2.GetReg());
124 branch = NewLIR1(br_op, t_reg.GetReg());
125 FreeTemp(t_reg);
135 RegStorage t_reg = AllocTemp();
136 LoadConstant(t_reg, check_value);
137 branch = OpCmpBranch(cond, reg, t_reg, target);
138 FreeTemp(t_reg);
152 RegStorage t_reg = AllocTemp();
153 LoadConstant(t_reg, check_value);
154 branch = OpCmpBranch(cond, reg, t_reg, target);
155 FreeTemp(t_reg);
252 RegStorage t_reg = AllocTemp();
253 NewLIR3(kMipsAddiu, t_reg.GetReg(), rZERO, lit);
254 NewLIR2(kMipsDiv, reg1.GetReg(), t_reg.GetReg());
261 FreeTemp(t_reg);
345 RegStorage t_reg = AllocTemp();
346 OpRegRegImm(kOpLsl, t_reg, rl_src.reg, second_bit - first_bit);
347 OpRegRegReg(kOpAdd, rl_result.reg, rl_src.reg, t_reg);
348 FreeTemp(t_reg);
356 RegStorage t_reg = AllocTemp();
357 OpRegRegReg(kOpOr, t_reg, reg.GetLow(), reg.GetHigh());
358 GenDivZeroCheck(t_reg);
359 FreeTemp(t_reg);
409 RegStorage t_reg = AllocTemp();
410 OpRegRegReg(kOpAdd, t_reg, rl_src2.reg.GetHigh(), rl_src1.reg.GetHigh());
412 OpRegRegReg(kOpAdd, rl_result.reg.GetHigh(), rl_result.reg.GetHigh(), t_reg);
413 FreeTemp(t_reg);
430 RegStorage t_reg = AllocTemp();
431 NewLIR3(kMipsSltu, t_reg.GetReg(), rl_src1.reg.GetLowReg(), rl_src2.reg.GetLowReg());
434 OpRegRegReg(kOpSub, rl_result.reg.GetHigh(), rl_result.reg.GetHigh(), t_reg);
435 FreeTemp(t_reg);
475 RegStorage t_reg = AllocTemp();
476 NewLIR3(kMipsSltu, t_reg.GetReg(), rZERO, rl_result.reg.GetLowReg());
477 OpRegRegReg(kOpSub, rl_result.reg.GetHigh(), rl_result.reg.GetHigh(), t_reg);
478 FreeTemp(t_reg);