Home | History | Annotate | Download | only in Mips

Lines Matching full:declare

11 declare i32 @llvm.mips.extr.w(i64, i32) nounwind
29 declare i32 @llvm.mips.extr.r.w(i64, i32) nounwind
39 declare i32 @llvm.mips.extr.s.h(i64, i32) nounwind
49 declare i32 @llvm.mips.extr.rs.w(i64, i32) nounwind
83 declare i32 @llvm.mips.extp(i64, i32) nounwind
101 declare i32 @llvm.mips.extpdp(i64, i32) nounwind
121 declare i64 @llvm.mips.dpau.h.qbl(i64, <4 x i8>, <4 x i8>) nounwind readnone
133 declare i64 @llvm.mips.dpau.h.qbr(i64, <4 x i8>, <4 x i8>) nounwind readnone
145 declare i64 @llvm.mips.dpsu.h.qbl(i64, <4 x i8>, <4 x i8>) nounwind readnone
157 declare i64 @llvm.mips.dpsu.h.qbr(i64, <4 x i8>, <4 x i8>) nounwind readnone
169 declare i64 @llvm.mips.dpaq.s.w.ph(i64, <2 x i16>, <2 x i16>) nounwind
179 declare i64 @llvm.mips.dpaq.sa.l.w(i64, i32, i32) nounwind
191 declare i64 @llvm.mips.dpsq.s.w.ph(i64, <2 x i16>, <2 x i16>) nounwind
201 declare i64 @llvm.mips.dpsq.sa.l.w(i64, i32, i32) nounwind
213 declare i64 @llvm.mips.mulsaq.s.w.ph(i64, <2 x i16>, <2 x i16>) nounwind
225 declare i64 @llvm.mips.maq.s.w.phl(i64, <2 x i16>, <2 x i16>) nounwind
237 declare i64 @llvm.mips.maq.s.w.phr(i64, <2 x i16>, <2 x i16>) nounwind
249 declare i64 @llvm.mips.maq.sa.w.phl(i64, <2 x i16>, <2 x i16>) nounwind
261 declare i64 @llvm.mips.maq.sa.w.phr(i64, <2 x i16>, <2 x i16>) nounwind
271 declare i64 @llvm.mips.shilo(i64, i32) nounwind readnone
289 declare i64 @llvm.mips.mthlip(i64, i32) nounwind
299 declare i32 @llvm.mips.bposge32() nounwind readonly
309 declare i64 @llvm.mips.madd(i64, i32, i32) nounwind readnone
319 declare i64 @llvm.mips.maddu(i64, i32, i32) nounwind readnone
329 declare i64 @llvm.mips.msub(i64, i32, i32) nounwind readnone
339 declare i64 @llvm.mips.msubu(i64, i32, i32) nounwind readnone
349 declare i64 @llvm.mips.mult(i32, i32) nounwind readnone
359 declare i64 @llvm.mips.multu(i32, i32) nounwind readnone
373 declare <2 x i16> @llvm.mips.addq.ph(<2 x i16>, <2 x i16>) nounwind
387 declare <2 x i16> @llvm.mips.addq.s.ph(<2 x i16>, <2 x i16>) nounwind
397 declare i32 @llvm.mips.addq.s.w(i32, i32) nounwind
411 declare <4 x i8> @llvm.mips.addu.qb(<4 x i8>, <4 x i8>) nounwind
425 declare <4 x i8> @llvm.mips.addu.s.qb(<4 x i8>, <4 x i8>) nounwind
439 declare <2 x i16> @llvm.mips.subq.ph(<2 x i16>, <2 x i16>) nounwind
453 declare <2 x i16> @llvm.mips.subq.s.ph(<2 x i16>, <2 x i16>) nounwind
463 declare i32 @llvm.mips.subq.s.w(i32, i32) nounwind
477 declare <4 x i8> @llvm.mips.subu.qb(<4 x i8>, <4 x i8>) nounwind
491 declare <4 x i8> @llvm.mips.subu.s.qb(<4 x i8>, <4 x i8>) nounwind
501 declare i32 @llvm.mips.addsc(i32, i32) nounwind
511 declare i32 @llvm.mips.addwc(i32, i32) nounwind
521 declare i32 @llvm.mips.modsub(i32, i32) nounwind readnone
532 declare i32 @llvm.mips.raddu.w.qb(<4 x i8>) nounwind readnone
546 declare <2 x i16> @llvm.mips.muleu.s.ph.qbl(<4 x i8>, <2 x i16>) nounwind
560 declare <2 x i16> @llvm.mips.muleu.s.ph.qbr(<4 x i8>, <2 x i16>) nounwind
574 declare <2 x i16> @llvm.mips.mulq.rs.ph(<2 x i16>, <2 x i16>) nounwind
586 declare i32 @llvm.mips.muleq.s.w.phl(<2 x i16>, <2 x i16>) nounwind
598 declare i32 @llvm.mips.muleq.s.w.phr(<2 x i16>, <2 x i16>) nounwind
612 declare <4 x i8> @llvm.mips.precrq.qb.ph(<2 x i16>, <2 x i16>) nounwind readnone
624 declare <2 x i16> @llvm.mips.precrq.ph.w(i32, i32) nounwind readnone
636 declare <2 x i16> @llvm.mips.precrq.rs.ph.w(i32, i32) nounwind
650 declare <4 x i8> @llvm.mips.precrqu.s.qb.ph(<2 x i16>, <2 x i16>) nounwind
664 declare void @llvm.mips.cmpu.eq.qb(<4 x i8>, <4 x i8>) nounwind
666 declare i32 @llvm.mips.rddsp(i32) nounwind readonly
679 declare void @llvm.mips.cmpu.lt.qb(<4 x i8>, <4 x i8>) nounwind
692 declare void @llvm.mips.cmpu.le.qb(<4 x i8>, <4 x i8>) nounwind
704 declare i32 @llvm.mips.cmpgu.eq.qb(<4 x i8>, <4 x i8>) nounwind
716 declare i32 @llvm.mips.cmpgu.lt.qb(<4 x i8>, <4 x i8>) nounwind
728 declare i32 @llvm.mips.cmpgu.le.qb(<4 x i8>, <4 x i8>) nounwind
741 declare void @llvm.mips.cmp.eq.ph(<2 x i16>, <2 x i16>) nounwind
754 declare void @llvm.mips.cmp.lt.ph(<2 x i16>, <2 x i16>) nounwind
767 declare void @llvm.mips.cmp.le.ph(<2 x i16>, <2 x i16>) nounwind
782 declare <4 x i8> @llvm.mips.pick.qb(<4 x i8>, <4 x i8>) nounwind readonly
797 declare <2 x i16> @llvm.mips.pick.ph(<2 x i16>, <2 x i16>) nounwind readonly
811 declare <2 x i16> @llvm.mips.packrl.ph(<2 x i16>, <2 x i16>) nounwind readnone
824 declare <4 x i8> @llvm.mips.shll.qb(<4 x i8>, i32) nounwind
848 declare <2 x i16> @llvm.mips.shll.ph(<2 x i16>, i32) nounwind
872 declare <2 x i16> @llvm.mips.shll.s.ph(<2 x i16>, i32) nounwind
893 declare i32 @llvm.mips.shll.s.w(i32, i32) nounwind
914 declare <4 x i8> @llvm.mips.shrl.qb(<4 x i8>, i32) nounwind readnone
938 declare <2 x i16> @llvm.mips.shra.ph(<2 x i16>, i32) nounwind readnone
962 declare <2 x i16> @llvm.mips.shra.r.ph(<2 x i16>, i32) nounwind readnone
983 declare i32 @llvm.mips.shra.r.w(i32, i32) nounwind readnone
1004 declare <2 x i16> @llvm.mips.absq.s.ph(<2 x i16>) nounwind
1014 declare i32 @llvm.mips.absq.s.w(i32) nounwind
1025 declare i32 @llvm.mips.preceq.w.phl(<2 x i16>) nounwind readnone
1036 declare i32 @llvm.mips.preceq.w.phr(<2 x i16>) nounwind readnone
1049 declare <2 x i16> @llvm.mips.precequ.ph.qbl(<4 x i8>) nounwind readnone
1062 declare <2 x i16> @llvm.mips.precequ.ph.qbr(<4 x i8>) nounwind readnone
1075 declare <2 x i16> @llvm.mips.precequ.ph.qbla(<4 x i8>) nounwind readnone
1088 declare <2 x i16> @llvm.mips.precequ.ph.qbra(<4 x i8>) nounwind readnone
1101 declare <2 x i16> @llvm.mips.preceu.ph.qbl(<4 x i8>) nounwind readnone
1114 declare <2 x i16> @llvm.mips.preceu.ph.qbr(<4 x i8>) nounwind readnone
1127 declare <2 x i16> @llvm.mips.preceu.ph.qbla(<4 x i8>) nounwind readnone
1140 declare <2 x i16> @llvm.mips.preceu.ph.qbra(<4 x i8>) nounwind readnone
1152 declare <4 x i8> @llvm.mips.repl.qb(i32) nounwind readnone
1174 declare <2 x i16> @llvm.mips.repl.ph(i32) nounwind readnone
1194 declare i32 @llvm.mips.bitrev(i32) nounwind readnone
1204 declare i32 @llvm.mips.lbux(i8*, i32) nounwind readonly
1214 declare i32 @llvm.mips.lhx(i8*, i32) nounwind readonly
1224 declare i32 @llvm.mips.lwx(i8*, i32) nounwind readonly
1236 declare void @llvm.mips.wrdsp(i32, i32) nounwind