/external/chromium_org/third_party/mesa/src/src/gallium/drivers/radeon/ |
AMDGPUISelLowering.cpp | 72 return DAG.getNode(AMDGPUISD::RET_FLAG, DL, MVT::Other, Chain); 119 return DAG.getNode(AMDGPUISD::FRACT, DL, VT, Op.getOperand(1)); 121 return DAG.getNode(AMDGPUISD::MAD, DL, VT, Op.getOperand(1), 124 return DAG.getNode(AMDGPUISD::FMAX, DL, VT, Op.getOperand(1), 127 return DAG.getNode(AMDGPUISD::SMAX, DL, VT, Op.getOperand(1), 130 return DAG.getNode(AMDGPUISD::UMAX, DL, VT, Op.getOperand(1), 133 return DAG.getNode(AMDGPUISD::FMIN, DL, VT, Op.getOperand(1), 136 return DAG.getNode(AMDGPUISD::SMIN, DL, VT, Op.getOperand(1), 139 return DAG.getNode(AMDGPUISD::UMIN, DL, VT, Op.getOperand(1), 158 return DAG.getNode(AMDGPUISD::SMAX, DL, VT, Neg, Op.getOperand(1)) [all...] |
AMDGPUISelLowering.h | 100 namespace AMDGPUISD 128 } // End namespace AMDGPUISD 133 SI_FIRST = AMDGPUISD::LAST_AMDGPU_ISD_NUMBER,
|
AMDILISelLowering.cpp | 362 Nodes1 = DAG.getNode(AMDGPUISD::VBUILD, 481 AMDGPUISD::BRANCH_COND, 533 SDValue fq = DAG.getNode(AMDGPUISD::DIV_INF, DL, FLTTY, fa, fb); 542 SDValue fr = DAG.getNode(AMDGPUISD::MAD, DL, FLTTY, fqneg, fb, fa); 728 r20 = DAG.getNode(AMDGPUISD::UMUL, DL, OVT, r20, r1);
|
R600ISelLowering.cpp | 350 AMDGPUISD::BRANCH_COND, 379 return DAG.getNode(AMDGPUISD::BITALIGN, DL, VT,
|
SIISelLowering.cpp | 325 AMDGPUISD::BRANCH_COND,
|
/external/mesa3d/src/gallium/drivers/radeon/ |
AMDGPUISelLowering.cpp | 72 return DAG.getNode(AMDGPUISD::RET_FLAG, DL, MVT::Other, Chain); 119 return DAG.getNode(AMDGPUISD::FRACT, DL, VT, Op.getOperand(1)); 121 return DAG.getNode(AMDGPUISD::MAD, DL, VT, Op.getOperand(1), 124 return DAG.getNode(AMDGPUISD::FMAX, DL, VT, Op.getOperand(1), 127 return DAG.getNode(AMDGPUISD::SMAX, DL, VT, Op.getOperand(1), 130 return DAG.getNode(AMDGPUISD::UMAX, DL, VT, Op.getOperand(1), 133 return DAG.getNode(AMDGPUISD::FMIN, DL, VT, Op.getOperand(1), 136 return DAG.getNode(AMDGPUISD::SMIN, DL, VT, Op.getOperand(1), 139 return DAG.getNode(AMDGPUISD::UMIN, DL, VT, Op.getOperand(1), 158 return DAG.getNode(AMDGPUISD::SMAX, DL, VT, Neg, Op.getOperand(1)) [all...] |
AMDGPUISelLowering.h | 100 namespace AMDGPUISD 128 } // End namespace AMDGPUISD 133 SI_FIRST = AMDGPUISD::LAST_AMDGPU_ISD_NUMBER,
|
AMDILISelLowering.cpp | 362 Nodes1 = DAG.getNode(AMDGPUISD::VBUILD, 481 AMDGPUISD::BRANCH_COND, 533 SDValue fq = DAG.getNode(AMDGPUISD::DIV_INF, DL, FLTTY, fa, fb); 542 SDValue fr = DAG.getNode(AMDGPUISD::MAD, DL, FLTTY, fqneg, fb, fa); 728 r20 = DAG.getNode(AMDGPUISD::UMUL, DL, OVT, r20, r1);
|
R600ISelLowering.cpp | 350 AMDGPUISD::BRANCH_COND, 379 return DAG.getNode(AMDGPUISD::BITALIGN, DL, VT,
|
SIISelLowering.cpp | 325 AMDGPUISD::BRANCH_COND,
|
/external/llvm/lib/Target/R600/ |
AMDGPUISelLowering.cpp | 495 return DAG.getNode(AMDGPUISD::RET_FLAG, DL, MVT::Other, Chain); 723 if (I->getOpcode() != AMDGPUISD::REGISTER_LOAD && I->getOpcode() != ISD::LOAD) 796 return DAG.getNode(AMDGPUISD::FRACT, DL, VT, Op.getOperand(1)); 800 return DAG.getNode(AMDGPUISD::CLAMP, DL, VT, 815 return DAG.getNode(AMDGPUISD::DIV_SCALE, DL, VT, 820 return DAG.getNode(AMDGPUISD::DIV_FMAS, DL, VT, 824 return DAG.getNode(AMDGPUISD::DIV_FIXUP, DL, VT, 828 return DAG.getNode(AMDGPUISD::TRIG_PREOP, DL, VT, 832 return DAG.getNode(AMDGPUISD::RCP, DL, VT, Op.getOperand(1)); 835 return DAG.getNode(AMDGPUISD::RSQ, DL, VT, Op.getOperand(1)) [all...] |
AMDGPUISelDAGToDAG.cpp | 15 #include "AMDGPUISelLowering.h" // For AMDGPUISD 229 case AMDGPUISD::BUILD_VERTICAL_VECTOR: 281 if (Opc == AMDGPUISD::BUILD_VERTICAL_VECTOR) 387 case AMDGPUISD::REGISTER_LOAD: { 403 case AMDGPUISD::REGISTER_STORE: { 420 case AMDGPUISD::BFE_I32: 421 case AMDGPUISD::BFE_U32: { 441 bool Signed = Opc == AMDGPUISD::BFE_I32; 460 case AMDGPUISD::DIV_SCALE: {
|
SIISelLowering.cpp | 689 return DAG.getMemIntrinsicNode(AMDGPUISD::LOAD_CONSTANT, DL, 693 return LowerSampleIntrinsic(AMDGPUISD::SAMPLE, Op, DAG); 695 return LowerSampleIntrinsic(AMDGPUISD::SAMPLEB, Op, DAG); 697 return LowerSampleIntrinsic(AMDGPUISD::SAMPLED, Op, DAG); 699 return LowerSampleIntrinsic(AMDGPUISD::SAMPLEL, Op, DAG); 701 return DAG.getNode(AMDGPUISD::LOAD_INPUT, DL, VT, 737 return DAG.getMemIntrinsicNode(AMDGPUISD::TBUFFER_STORE_FORMAT, DL, 862 SDValue LoLoad = DAG.getNode(AMDGPUISD::REGISTER_LOAD, DL, MVT::i32, 875 SDValue HiLoad = DAG.getNode(AMDGPUISD::REGISTER_LOAD, DL, MVT::i32, [all...] |
R600ISelLowering.cpp | 613 return DAG.getNode(AMDGPUISD::EXPORT, SDLoc(Op), Op.getValueType(), Args); 763 return DAG.getNode(AMDGPUISD::TEXTURE_FETCH, DL, MVT::v4f32, TexArgs); 784 return DAG.getNode(AMDGPUISD::DOT4, DL, MVT::f32, Args); 826 return DAG.getNode(AMDGPUISD::RSQ_LEGACY, DL, VT, Op.getOperand(1)); [all...] |
AMDGPUISelLowering.h | 164 namespace AMDGPUISD { 243 } // End namespace AMDGPUISD
|