Lines Matching full:circ
10 ; r0 = memb(r1++#-1:circ(m0))
11 ; r3:2 = memd(r1++#-8:circ(m0))
12 ; r0 = memh(r1++#-2:circ(m0))
13 ; r0 = memub(r1++#-1:circ(m0))
14 ; r0 = memuh(r1++#-2:circ(m0))
15 ; r0 = memw(r1++#-4:circ(m0))
29 ; CHECK: memb(r{{[0-9]*.}}++{{.}}#-1:circ(m{{[0-1]}}))
30 %1 = call i8* @llvm.hexagon.circ.ldb(i8* %0, i8* %inputLR, i32 %or, i32 -1)
35 declare i8* @llvm.hexagon.circ.ldb(i8*, i8*, i32, i32) nounwind
48 ; CHECK: memd(r{{[0-9]*.}}++{{.}}#-8:circ(m{{[0-1]}}))
49 %2 = call i8* @llvm.hexagon.circ.ldd(i8* %0, i8* %1, i32 %or, i32 -8)
55 declare i8* @llvm.hexagon.circ.ldd(i8*, i8*, i32, i32) nounwind
67 ; CHECK: memh(r{{[0-9]*.}}++{{.}}#-2:circ(m{{[0-1]}}))
68 %2 = call i8* @llvm.hexagon.circ.ldh(i8* %0, i8* %1, i32 %or, i32 -2)
74 declare i8* @llvm.hexagon.circ.ldh(i8*, i8*, i32, i32) nounwind
85 ; CHECK: memub(r{{[0-9]*.}}++{{.}}#-1:circ(m{{[0-1]}}))
86 %1 = call i8* @llvm.hexagon.circ.ldub(i8* %0, i8* %inputLR, i32 %or, i32 -1)
91 declare i8* @llvm.hexagon.circ.ldub(i8*, i8*, i32, i32) nounwind
103 ; CHECK: memuh(r{{[0-9]*.}}++{{.}}#-2:circ(m{{[0-1]}}))
104 %2 = call i8* @llvm.hexagon.circ.lduh(i8* %0, i8* %1, i32 %or, i32 -2)
110 declare i8* @llvm.hexagon.circ.lduh(i8*, i8*, i32, i32) nounwind
123 ; CHECK: memw(r{{[0-9]*.}}++{{.}}#-4:circ(m{{[0-1]}}))
124 %2 = call i8* @llvm.hexagon.circ.ldw(i8* %0, i8* %1, i32 %or, i32 -4)
130 declare i8* @llvm.hexagon.circ.ldw(i8*, i8*, i32, i32) nounwind