Lines Matching full:circ
9 ; memb(r1++#-1:circ(m0)) = r3
10 ; memd(r1++#-8:circ(m0)) = r1:0
11 ; memh(r1++#-2:circ(m0)) = r3
12 ; memh(r1++#-2:circ(m0)) = r3.h
13 ; memw(r1++#-4:circ(m0)) = r0
27 ; CHECK: memb(r{{[0-9]*}}{{.}}++{{.}}#-1:circ(m{{[0-1]}}))
28 %1 = tail call i8* @llvm.hexagon.circ.stb(i8* %0, i32 0, i32 %or, i32 -1)
33 declare i8* @llvm.hexagon.circ.stb(i8*, i32, i32, i32) nounwind
44 ; CHECK: memd(r{{[0-9]*}}{{.}}++{{.}}#-8:circ(m{{[0-1]}}))
45 %1 = tail call i8* @llvm.hexagon.circ.std(i8* %0, i64 undef, i32 %or, i32 -8)
51 declare i8* @llvm.hexagon.circ.std(i8*, i64, i32, i32) nounwind
61 ; CHECK: memh(r{{[0-9]*}}{{.}}++{{.}}#-2:circ(m{{[0-1]}}))
62 %1 = tail call i8* @llvm.hexagon.circ.sth(i8* %0, i32 0, i32 %or, i32 -2)
68 declare i8* @llvm.hexagon.circ.sth(i8*, i32, i32, i32) nounwind
78 ; CHECK: memh(r{{[0-9]*}}{{.}}++{{.}}#-2:circ(m{{[0-1]}})){{ *}}={{ *}}r{{[0-9]*}}.h
79 %1 = tail call i8* @llvm.hexagon.circ.sthhi(i8* %0, i32 0, i32 %or, i32 -2)
85 declare i8* @llvm.hexagon.circ.sthhi(i8*, i32, i32, i32) nounwind
96 ; CHECK: memw(r{{[0-9]*}}{{.}}++{{.}}#-4:circ(m{{[0-1]}}))
97 %1 = tail call i8* @llvm.hexagon.circ.stw(i8* %0, i32 undef, i32 %or, i32 -4)
103 declare i8* @llvm.hexagon.circ.stw(i8*, i32, i32, i32) nounwind