Lines Matching full:movdqa
11 ; SSE2-NEXT: movdqa %xmm1, %xmm2
36 ; SSE2-NEXT: movdqa %xmm0, %xmm2
43 ; SSE2-NEXT: movdqa %xmm2, %xmm0
64 ; SSE2-NEXT: movdqa %xmm0, %xmm2
69 ; SSE2-NEXT: movdqa %xmm2, %xmm0
90 ; SSE2-NEXT: movdqa %xmm1, %xmm3
97 ; SSE2-NEXT: movdqa %xmm2, %xmm0
246 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [32768,32768,32768,32768,32768,32768,32768,32768]
247 ; SSE2-NEXT: movdqa %xmm0, %xmm3
274 ; SSE2-NEXT: movdqa %xmm0, %xmm2
301 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [32768,32768,32768,32768,32768,32768,32768,32768]
302 ; SSE2-NEXT: movdqa %xmm1, %xmm3
329 ; SSE2-NEXT: movdqa %xmm1, %xmm2
356 ; SSE2-NEXT: movdqa %xmm1, %xmm2
381 ; SSE2-NEXT: movdqa %xmm0, %xmm2
388 ; SSE2-NEXT: movdqa %xmm2, %xmm0
409 ; SSE2-NEXT: movdqa %xmm0, %xmm2
414 ; SSE2-NEXT: movdqa %xmm2, %xmm0
435 ; SSE2-NEXT: movdqa %xmm1, %xmm3
442 ; SSE2-NEXT: movdqa %xmm2, %xmm0
463 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
464 ; SSE2-NEXT: movdqa %xmm0, %xmm3
491 ; SSE2-NEXT: movdqa {{.*#+}} xmm3 = [2147483648,2147483648,2147483648,2147483648]
492 ; SSE2-NEXT: movdqa %xmm1, %xmm2
501 ; SSE2-NEXT: movdqa %xmm2, %xmm0
522 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
523 ; SSE2-NEXT: movdqa %xmm1, %xmm3
550 ; SSE2-NEXT: movdqa {{.*#+}} xmm3 = [2147483648,2147483648,2147483648,2147483648]
551 ; SSE2-NEXT: movdqa %xmm0, %xmm2
560 ; SSE2-NEXT: movdqa %xmm2, %xmm0
581 ; SSE2-NEXT: movdqa %xmm3, %xmm4
583 ; SSE2-NEXT: movdqa %xmm2, %xmm5
626 ; SSE2-NEXT: movdqa %xmm1, %xmm6
629 ; SSE2-NEXT: movdqa %xmm6, %xmm4
631 ; SSE2-NEXT: movdqa %xmm0, %xmm5
640 ; SSE2-NEXT: movdqa %xmm5, %xmm0
641 ; SSE2-NEXT: movdqa %xmm4, %xmm1
677 ; SSE2-NEXT: movdqa %xmm1, %xmm4
679 ; SSE2-NEXT: movdqa %xmm0, %xmm5
687 ; SSE2-NEXT: movdqa %xmm5, %xmm0
688 ; SSE2-NEXT: movdqa %xmm4, %xmm1
724 ; SSE2-NEXT: movdqa %xmm3, %xmm6
727 ; SSE2-NEXT: movdqa %xmm6, %xmm5
729 ; SSE2-NEXT: movdqa %xmm2, %xmm7
738 ; SSE2-NEXT: movdqa %xmm4, %xmm0
739 ; SSE2-NEXT: movdqa %xmm5, %xmm1
1023 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [32768,32768,32768,32768,32768,32768,32768,32768]
1024 ; SSE2-NEXT: movdqa %xmm1, %xmm5
1026 ; SSE2-NEXT: movdqa %xmm3, %xmm6
1029 ; SSE2-NEXT: movdqa %xmm0, %xmm5
1074 ; SSE2-NEXT: movdqa %xmm1, %xmm4
1078 ; SSE2-NEXT: movdqa %xmm0, %xmm5
1087 ; SSE2-NEXT: movdqa %xmm5, %xmm0
1088 ; SSE2-NEXT: movdqa %xmm4, %xmm1
1124 ; SSE2-NEXT: movdqa {{.*#+}} xmm5 = [32768,32768,32768,32768,32768,32768,32768,32768]
1125 ; SSE2-NEXT: movdqa %xmm3, %xmm6
1127 ; SSE2-NEXT: movdqa %xmm1, %xmm4
1130 ; SSE2-NEXT: movdqa %xmm2, %xmm6
1140 ; SSE2-NEXT: movdqa %xmm4, %xmm1
1176 ; SSE2-NEXT: movdqa %xmm3, %xmm4
1180 ; SSE2-NEXT: movdqa %xmm2, %xmm6
1224 ; SSE2-NEXT: movdqa %xmm3, %xmm4
1226 ; SSE2-NEXT: movdqa %xmm2, %xmm5
1269 ; SSE2-NEXT: movdqa %xmm1, %xmm6
1272 ; SSE2-NEXT: movdqa %xmm6, %xmm4
1274 ; SSE2-NEXT: movdqa %xmm0, %xmm5
1283 ; SSE2-NEXT: movdqa %xmm5, %xmm0
1284 ; SSE2-NEXT: movdqa %xmm4, %xmm1
1320 ; SSE2-NEXT: movdqa %xmm1, %xmm4
1322 ; SSE2-NEXT: movdqa %xmm0, %xmm5
1330 ; SSE2-NEXT: movdqa %xmm5, %xmm0
1331 ; SSE2-NEXT: movdqa %xmm4, %xmm1
1367 ; SSE2-NEXT: movdqa %xmm3, %xmm6
1370 ; SSE2-NEXT: movdqa %xmm6, %xmm5
1372 ; SSE2-NEXT: movdqa %xmm2, %xmm7
1381 ; SSE2-NEXT: movdqa %xmm4, %xmm0
1382 ; SSE2-NEXT: movdqa %xmm5, %xmm1
1418 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [2147483648,2147483648,2147483648,2147483648]
1419 ; SSE2-NEXT: movdqa %xmm1, %xmm5
1421 ; SSE2-NEXT: movdqa %xmm3, %xmm6
1424 ; SSE2-NEXT: movdqa %xmm0, %xmm5
1469 ; SSE2-NEXT: movdqa {{.*#+}} xmm6 = [2147483648,2147483648,2147483648,2147483648]
1470 ; SSE2-NEXT: movdqa %xmm3, %xmm4
1472 ; SSE2-NEXT: movdqa %xmm1, %xmm7
1476 ; SSE2-NEXT: movdqa %xmm7, %xmm5
1478 ; SSE2-NEXT: movdqa %xmm2, %xmm8
1489 ; SSE2-NEXT: movdqa %xmm4, %xmm0
1490 ; SSE2-NEXT: movdqa %xmm5, %xmm1
1526 ; SSE2-NEXT: movdqa {{.*#+}} xmm5 = [2147483648,2147483648,2147483648,2147483648]
1527 ; SSE2-NEXT: movdqa %xmm3, %xmm6
1529 ; SSE2-NEXT: movdqa %xmm1, %xmm4
1532 ; SSE2-NEXT: movdqa %xmm2, %xmm6
1542 ; SSE2-NEXT: movdqa %xmm4, %xmm1
1578 ; SSE2-NEXT: movdqa {{.*#+}} xmm6 = [2147483648,2147483648,2147483648,2147483648]
1579 ; SSE2-NEXT: movdqa %xmm1, %xmm4
1581 ; SSE2-NEXT: movdqa %xmm3, %xmm7
1585 ; SSE2-NEXT: movdqa %xmm7, %xmm5
1587 ; SSE2-NEXT: movdqa %xmm0, %xmm8
1598 ; SSE2-NEXT: movdqa %xmm4, %xmm0
1599 ; SSE2-NEXT: movdqa %xmm5, %xmm1
1635 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1640 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1661 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1668 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1689 ; SSE2-NEXT: movdqa %xmm0, %xmm2
1694 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1715 ; SSE2-NEXT: movdqa %xmm1, %xmm3
1722 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1871 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [32768,32768,32768,32768,32768,32768,32768,32768]
1872 ; SSE2-NEXT: movdqa %xmm0, %xmm3
1879 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1900 ; SSE2-NEXT: movdqa %xmm0, %xmm3
1907 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1928 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [32768,32768,32768,32768,32768,32768,32768,32768]
1929 ; SSE2-NEXT: movdqa %xmm1, %xmm3
1936 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1957 ; SSE2-NEXT: movdqa %xmm1, %xmm3
1964 ; SSE2-NEXT: movdqa %xmm2, %xmm0
1985 ; SSE2-NEXT: movdqa %xmm1, %xmm2
1990 ; SSE2-NEXT: movdqa %xmm2, %xmm0
2011 ; SSE2-NEXT: movdqa %xmm0, %xmm2
2018 ; SSE2-NEXT: movdqa %xmm2, %xmm0
2039 ; SSE2-NEXT: movdqa %xmm0, %xmm2
2044 ; SSE2-NEXT: movdqa %xmm2, %xmm0
2065 ; SSE2-NEXT: movdqa %xmm1, %xmm3
2072 ; SSE2-NEXT: movdqa %xmm2, %xmm0
2093 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
2094 ; SSE2-NEXT: movdqa %xmm0, %xmm3
2101 ; SSE2-NEXT: movdqa %xmm2, %xmm0
2122 ; SSE2-NEXT: movdqa {{.*#+}} xmm3 = [2147483648,2147483648,2147483648,2147483648]
2123 ; SSE2-NEXT: movdqa %xmm1, %xmm2
2132 ; SSE2-NEXT: movdqa %xmm2, %xmm0
2153 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
2154 ; SSE2-NEXT: movdqa %xmm1, %xmm3
2161 ; SSE2-NEXT: movdqa %xmm2, %xmm0
2182 ; SSE2-NEXT: movdqa {{.*#+}} xmm3 = [2147483648,2147483648,2147483648,2147483648]
2183 ; SSE2-NEXT: movdqa %xmm0, %xmm2
2192 ; SSE2-NEXT: movdqa %xmm2, %xmm0
2213 ; SSE2-NEXT: movdqa %xmm3, %xmm4
2215 ; SSE2-NEXT: movdqa %xmm2, %xmm5
2223 ; SSE2-NEXT: movdqa %xmm5, %xmm0
2224 ; SSE2-NEXT: movdqa %xmm4, %xmm1
2260 ; SSE2-NEXT: movdqa %xmm1, %xmm6
2263 ; SSE2-NEXT: movdqa %xmm6, %xmm4
2265 ; SSE2-NEXT: movdqa %xmm0, %xmm5
2274 ; SSE2-NEXT: movdqa %xmm5, %xmm0
2275 ; SSE2-NEXT: movdqa %xmm4, %xmm1
2311 ; SSE2-NEXT: movdqa %xmm1, %xmm4
2313 ; SSE2-NEXT: movdqa %xmm0, %xmm5
2321 ; SSE2-NEXT: movdqa %xmm5, %xmm0
2322 ; SSE2-NEXT: movdqa %xmm4, %xmm1
2358 ; SSE2-NEXT: movdqa %xmm3, %xmm6
2361 ; SSE2-NEXT: movdqa %xmm6, %xmm5
2363 ; SSE2-NEXT: movdqa %xmm2, %xmm7
2372 ; SSE2-NEXT: movdqa %xmm4, %xmm0
2373 ; SSE2-NEXT: movdqa %xmm5, %xmm1
2657 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [32768,32768,32768,32768,32768,32768,32768,32768]
2658 ; SSE2-NEXT: movdqa %xmm1, %xmm6
2660 ; SSE2-NEXT: movdqa %xmm3, %xmm5
2663 ; SSE2-NEXT: movdqa %xmm0, %xmm6
2673 ; SSE2-NEXT: movdqa %xmm4, %xmm0
2674 ; SSE2-NEXT: movdqa %xmm5, %xmm1
2710 ; SSE2-NEXT: movdqa %xmm1, %xmm4
2714 ; SSE2-NEXT: movdqa %xmm0, %xmm5
2723 ; SSE2-NEXT: movdqa %xmm5, %xmm0
2724 ; SSE2-NEXT: movdqa %xmm4, %xmm1
2760 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [32768,32768,32768,32768,32768,32768,32768,32768]
2761 ; SSE2-NEXT: movdqa %xmm3, %xmm6
2763 ; SSE2-NEXT: movdqa %xmm1, %xmm5
2766 ; SSE2-NEXT: movdqa %xmm2, %xmm6
2776 ; SSE2-NEXT: movdqa %xmm4, %xmm0
2777 ; SSE2-NEXT: movdqa %xmm5, %xmm1
2813 ; SSE2-NEXT: movdqa %xmm3, %xmm4
2817 ; SSE2-NEXT: movdqa %xmm2, %xmm5
2826 ; SSE2-NEXT: movdqa %xmm5, %xmm0
2827 ; SSE2-NEXT: movdqa %xmm4, %xmm1
2863 ; SSE2-NEXT: movdqa %xmm3, %xmm4
2865 ; SSE2-NEXT: movdqa %xmm2, %xmm5
2873 ; SSE2-NEXT: movdqa %xmm5, %xmm0
2874 ; SSE2-NEXT: movdqa %xmm4, %xmm1
2910 ; SSE2-NEXT: movdqa %xmm1, %xmm6
2913 ; SSE2-NEXT: movdqa %xmm6, %xmm4
2915 ; SSE2-NEXT: movdqa %xmm0, %xmm5
2924 ; SSE2-NEXT: movdqa %xmm5, %xmm0
2925 ; SSE2-NEXT: movdqa %xmm4, %xmm1
2961 ; SSE2-NEXT: movdqa %xmm1, %xmm4
2963 ; SSE2-NEXT: movdqa %xmm0, %xmm5
2971 ; SSE2-NEXT: movdqa %xmm5, %xmm0
2972 ; SSE2-NEXT: movdqa %xmm4, %xmm1
3008 ; SSE2-NEXT: movdqa %xmm3, %xmm6
3011 ; SSE2-NEXT: movdqa %xmm6, %xmm5
3013 ; SSE2-NEXT: movdqa %xmm2, %xmm7
3022 ; SSE2-NEXT: movdqa %xmm4, %xmm0
3023 ; SSE2-NEXT: movdqa %xmm5, %xmm1
3059 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [2147483648,2147483648,2147483648,2147483648]
3060 ; SSE2-NEXT: movdqa %xmm1, %xmm6
3062 ; SSE2-NEXT: movdqa %xmm3, %xmm5
3065 ; SSE2-NEXT: movdqa %xmm0, %xmm6
3075 ; SSE2-NEXT: movdqa %xmm4, %xmm0
3076 ; SSE2-NEXT: movdqa %xmm5, %xmm1
3112 ; SSE2-NEXT: movdqa {{.*#+}} xmm6 = [2147483648,2147483648,2147483648,2147483648]
3113 ; SSE2-NEXT: movdqa %xmm3, %xmm4
3115 ; SSE2-NEXT: movdqa %xmm1, %xmm7
3119 ; SSE2-NEXT: movdqa %xmm7, %xmm5
3121 ; SSE2-NEXT: movdqa %xmm2, %xmm8
3132 ; SSE2-NEXT: movdqa %xmm4, %xmm0
3133 ; SSE2-NEXT: movdqa %xmm5, %xmm1
3169 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [2147483648,2147483648,2147483648,2147483648]
3170 ; SSE2-NEXT: movdqa %xmm3, %xmm6
3172 ; SSE2-NEXT: movdqa %xmm1, %xmm5
3175 ; SSE2-NEXT: movdqa %xmm2, %xmm6
3185 ; SSE2-NEXT: movdqa %xmm4, %xmm0
3186 ; SSE2-NEXT: movdqa %xmm5, %xmm1
3222 ; SSE2-NEXT: movdqa {{.*#+}} xmm6 = [2147483648,2147483648,2147483648,2147483648]
3223 ; SSE2-NEXT: movdqa %xmm1, %xmm4
3225 ; SSE2-NEXT: movdqa %xmm3, %xmm7
3229 ; SSE2-NEXT: movdqa %xmm7, %xmm5
3231 ; SSE2-NEXT: movdqa %xmm0, %xmm8
3242 ; SSE2-NEXT: movdqa %xmm4, %xmm0
3243 ; SSE2-NEXT: movdqa %xmm5, %xmm1
3281 ; SSE2-NEXT: movdqa %xmm7, %xmm8
3283 ; SSE2-NEXT: movdqa %xmm6, %xmm9
3285 ; SSE2-NEXT: movdqa %xmm5, %xmm10
3287 ; SSE2-NEXT: movdqa %xmm4, %xmm11
3344 ; SSE2-NEXT: movdqa %xmm3, %xmm8
3345 ; SSE2-NEXT: movdqa %xmm2, %xmm9
3346 ; SSE2-NEXT: movdqa %xmm8, %xmm12
3349 ; SSE2-NEXT: movdqa %xmm12, %xmm3
3351 ; SSE2-NEXT: movdqa %xmm9, %xmm14
3353 ; SSE2-NEXT: movdqa %xmm14, %xmm2
3355 ; SSE2-NEXT: movdqa %xmm1, %xmm15
3357 ; SSE2-NEXT: movdqa %xmm15, %xmm10
3359 ; SSE2-NEXT: movdqa %xmm0, %xmm11
3374 ; SSE2-NEXT: movdqa %xmm11, %xmm0
3375 ; SSE2-NEXT: movdqa %xmm10, %xmm1
3419 ; SSE2-NEXT: movdqa %xmm3, %xmm8
3421 ; SSE2-NEXT: movdqa %xmm2, %xmm9
3423 ; SSE2-NEXT: movdqa %xmm1, %xmm10
3425 ; SSE2-NEXT: movdqa %xmm0, %xmm11
3439 ; SSE2-NEXT: movdqa %xmm11, %xmm0
3440 ; SSE2-NEXT: movdqa %xmm10, %xmm1
3441 ; SSE2-NEXT: movdqa %xmm9, %xmm2
3485 ; SSE2-NEXT: movdqa %xmm3, %xmm8
3486 ; SSE2-NEXT: movdqa %xmm2, %xmm9
3487 ; SSE2-NEXT: movdqa %xmm0, %xmm10
3488 ; SSE2-NEXT: movdqa %xmm7, %xmm12
3491 ; SSE2-NEXT: movdqa %xmm12, %xmm3
3493 ; SSE2-NEXT: movdqa %xmm6, %xmm13
3495 ; SSE2-NEXT: movdqa %xmm13, %xmm2
3497 ; SSE2-NEXT: movdqa %xmm5, %xmm14
3499 ; SSE2-NEXT: movdqa %xmm14, %xmm11
3501 ; SSE2-NEXT: movdqa %xmm4, %xmm15
3516 ; SSE2-NEXT: movdqa %xmm11, %xmm1
3872 ; SSE2-NEXT: movdqa {{.*#+}} xmm10 = [32768,32768,32768,32768,32768,32768,32768,32768]
3873 ; SSE2-NEXT: movdqa %xmm3, %xmm9
3875 ; SSE2-NEXT: movdqa %xmm7, %xmm8
3878 ; SSE2-NEXT: movdqa %xmm2, %xmm11
3880 ; SSE2-NEXT: movdqa %xmm6, %xmm9
3883 ; SSE2-NEXT: movdqa %xmm1, %xmm11
3885 ; SSE2-NEXT: movdqa %xmm5, %xmm12
3888 ; SSE2-NEXT: movdqa %xmm0, %xmm11
3947 ; SSE2-NEXT: movdqa %xmm3, %xmm8
3948 ; SSE2-NEXT: movdqa %xmm2, %xmm9
3949 ; SSE2-NEXT: movdqa %xmm1, %xmm10
3957 ; SSE2-NEXT: movdqa %xmm0, %xmm11
3972 ; SSE2-NEXT: movdqa %xmm11, %xmm0
4016 ; SSE2-NEXT: movdqa {{.*#+}} xmm11 = [32768,32768,32768,32768,32768,32768,32768,32768]
4017 ; SSE2-NEXT: movdqa %xmm7, %xmm9
4019 ; SSE2-NEXT: movdqa %xmm3, %xmm8
4022 ; SSE2-NEXT: movdqa %xmm6, %xmm10
4024 ; SSE2-NEXT: movdqa %xmm2, %xmm9
4027 ; SSE2-NEXT: movdqa %xmm5, %xmm12
4029 ; SSE2-NEXT: movdqa %xmm1, %xmm10
4032 ; SSE2-NEXT: movdqa %xmm4, %xmm12
4048 ; SSE2-NEXT: movdqa %xmm10, %xmm1
4049 ; SSE2-NEXT: movdqa %xmm9, %xmm2
4050 ; SSE2-NEXT: movdqa %xmm8, %xmm3
4094 ; SSE2-NEXT: movdqa %xmm7, %xmm8
4098 ; SSE2-NEXT: movdqa %xmm6, %xmm10
4101 ; SSE2-NEXT: movdqa %xmm5, %xmm11
4104 ; SSE2-NEXT: movdqa %xmm4, %xmm12
4162 ; SSE2-NEXT: movdqa %xmm7, %xmm8
4164 ; SSE2-NEXT: movdqa %xmm6, %xmm9
4166 ; SSE2-NEXT: movdqa %xmm5, %xmm10
4168 ; SSE2-NEXT: movdqa %xmm4, %xmm11
4225 ; SSE2-NEXT: movdqa %xmm3, %xmm8
4226 ; SSE2-NEXT: movdqa %xmm2, %xmm9
4227 ; SSE2-NEXT: movdqa %xmm8, %xmm12
4230 ; SSE2-NEXT: movdqa %xmm12, %xmm3
4232 ; SSE2-NEXT: movdqa %xmm9, %xmm14
4234 ; SSE2-NEXT: movdqa %xmm14, %xmm2
4236 ; SSE2-NEXT: movdqa %xmm1, %xmm15
4238 ; SSE2-NEXT: movdqa %xmm15, %xmm10
4240 ; SSE2-NEXT: movdqa %xmm0, %xmm11
4255 ; SSE2-NEXT: movdqa %xmm11, %xmm0
4256 ; SSE2-NEXT: movdqa %xmm10, %xmm1
4300 ; SSE2-NEXT: movdqa %xmm3, %xmm8
4302 ; SSE2-NEXT: movdqa %xmm2, %xmm9
4304 ; SSE2-NEXT: movdqa %xmm1, %xmm10
4306 ; SSE2-NEXT: movdqa %xmm0, %xmm11
4320 ; SSE2-NEXT: movdqa %xmm11, %xmm0
4321 ; SSE2-NEXT: movdqa %xmm10, %xmm1
4322 ; SSE2-NEXT: movdqa %xmm9, %xmm2
4366 ; SSE2-NEXT: movdqa %xmm3, %xmm8
4367 ; SSE2-NEXT: movdqa %xmm2, %xmm9
4368 ; SSE2-NEXT: movdqa %xmm0, %xmm10
4369 ; SSE2-NEXT: movdqa %xmm7, %xmm12
4372 ; SSE2-NEXT: movdqa %xmm12, %xmm3
4374 ; SSE2-NEXT: movdqa %xmm6, %xmm13
4376 ; SSE2-NEXT: movdqa %xmm13, %xmm2
4378 ; SSE2-NEXT: movdqa %xmm5, %xmm14
4380 ; SSE2-NEXT: movdqa %xmm14, %xmm11
4382 ; SSE2-NEXT: movdqa %xmm4, %xmm15
4397 ; SSE2-NEXT: movdqa %xmm11, %xmm1
4441 ; SSE2-NEXT: movdqa {{.*#+}} xmm10 = [2147483648,2147483648,2147483648,2147483648]
4442 ; SSE2-NEXT: movdqa %xmm3, %xmm9
4444 ; SSE2-NEXT: movdqa %xmm7, %xmm8
4447 ; SSE2-NEXT: movdqa %xmm2, %xmm11
4449 ; SSE2-NEXT: movdqa %xmm6, %xmm9
4452 ; SSE2-NEXT: movdqa %xmm1, %xmm11
4454 ; SSE2-NEXT: movdqa %xmm5, %xmm12
4457 ; SSE2-NEXT: movdqa %xmm0, %xmm11
4516 ; SSE2-NEXT: movdqa %xmm0, %xmm10
4517 ; SSE2-NEXT: movdqa {{.*#+}} xmm14 = [2147483648,2147483648,2147483648,2147483648]
4518 ; SSE2-NEXT: movdqa %xmm7, %xmm0
4520 ; SSE2-NEXT: movdqa %xmm3, %xmm12
4524 ; SSE2-NEXT: movdqa %xmm12, %xmm8
4526 ; SSE2-NEXT: movdqa %xmm6, %xmm9
4528 ; SSE2-NEXT: movdqa %xmm2, %xmm13
4531 ; SSE2-NEXT: movdqa %xmm13, %xmm9
4533 ; SSE2-NEXT: movdqa %xmm5, %xmm11
4535 ; SSE2-NEXT: movdqa %xmm1, %xmm15
4538 ; SSE2-NEXT: movdqa %xmm4, %xmm11
4542 ; SSE2-NEXT: movdqa %xmm15, %xmm11
4557 ; SSE2-NEXT: movdqa %xmm11, %xmm1
4558 ; SSE2-NEXT: movdqa %xmm9, %xmm2
4559 ; SSE2-NEXT: movdqa %xmm8, %xmm3
4603 ; SSE2-NEXT: movdqa {{.*#+}} xmm11 = [2147483648,2147483648,2147483648,2147483648]
4604 ; SSE2-NEXT: movdqa %xmm7, %xmm9
4606 ; SSE2-NEXT: movdqa %xmm3, %xmm8
4609 ; SSE2-NEXT: movdqa %xmm6, %xmm10
4611 ; SSE2-NEXT: movdqa %xmm2, %xmm9
4614 ; SSE2-NEXT: movdqa %xmm5, %xmm12
4616 ; SSE2-NEXT: movdqa %xmm1, %xmm10
4619 ; SSE2-NEXT: movdqa %xmm4, %xmm12
4635 ; SSE2-NEXT: movdqa %xmm10, %xmm1
4636 ; SSE2-NEXT: movdqa %xmm9, %xmm2
4637 ; SSE2-NEXT: movdqa %xmm8, %xmm3
4681 ; SSE2-NEXT: movdqa %xmm0, %xmm10
4682 ; SSE2-NEXT: movdqa {{.*#+}} xmm14 = [2147483648,2147483648,2147483648,2147483648]
4683 ; SSE2-NEXT: movdqa %xmm3, %xmm0
4685 ; SSE2-NEXT: movdqa %xmm7, %xmm12
4689 ; SSE2-NEXT: movdqa %xmm12, %xmm8
4691 ; SSE2-NEXT: movdqa %xmm2, %xmm9
4693 ; SSE2-NEXT: movdqa %xmm6, %xmm13
4696 ; SSE2-NEXT: movdqa %xmm13, %xmm9
4698 ; SSE2-NEXT: movdqa %xmm1, %xmm11
4700 ; SSE2-NEXT: movdqa %xmm5, %xmm15
4703 ; SSE2-NEXT: movdqa %xmm10, %xmm11
4707 ; SSE2-NEXT: movdqa %xmm15, %xmm11
4722 ; SSE2-NEXT: movdqa %xmm11, %xmm1
4723 ; SSE2-NEXT: movdqa %xmm9, %xmm2
4724 ; SSE2-NEXT: movdqa %xmm8, %xmm3
4768 ; SSE2-NEXT: movdqa {{.*#+}} xmm9 = [2147483648,0,2147483648,0]
4769 ; SSE2-NEXT: movdqa %xmm3, %xmm8
4771 ; SSE2-NEXT: movdqa %xmm7, %xmm10
4773 ; SSE2-NEXT: movdqa %xmm10, %xmm11
4781 ; SSE2-NEXT: movdqa %xmm2, %xmm10
4783 ; SSE2-NEXT: movdqa %xmm6, %xmm11
4785 ; SSE2-NEXT: movdqa %xmm11, %xmm12
4793 ; SSE2-NEXT: movdqa %xmm1, %xmm11
4795 ; SSE2-NEXT: movdqa %xmm5, %xmm12
4797 ; SSE2-NEXT: movdqa %xmm12, %xmm13
4805 ; SSE2-NEXT: movdqa %xmm0, %xmm11
4808 ; SSE2-NEXT: movdqa %xmm9, %xmm13
4832 ; SSE4-NEXT: movdqa %xmm0, %xmm8
4833 ; SSE4-NEXT: movdqa %xmm7, %xmm9
4835 ; SSE4-NEXT: movdqa %xmm6, %xmm10
4837 ; SSE4-NEXT: movdqa %xmm5, %xmm11
4839 ; SSE4-NEXT: movdqa %xmm4, %xmm0
4842 ; SSE4-NEXT: movdqa %xmm11, %xmm0
4844 ; SSE4-NEXT: movdqa %xmm10, %xmm0
4846 ; SSE4-NEXT: movdqa %xmm9, %xmm0
4891 ; SSE2-NEXT: movdqa %xmm7, %xmm8
4892 ; SSE2-NEXT: movdqa %xmm8, -{{[0-9]+}}(%rsp) # 16-byte Spill
4893 ; SSE2-NEXT: movdqa %xmm3, %xmm7
4894 ; SSE2-NEXT: movdqa %xmm2, %xmm3
4895 ; SSE2-NEXT: movdqa %xmm1, %xmm2
4896 ; SSE2-NEXT: movdqa %xmm0, %xmm9
4897 ; SSE2-NEXT: movdqa {{.*#+}} xmm10 = [2147483648,0,2147483648,0]
4899 ; SSE2-NEXT: movdqa %xmm7, %xmm0
4901 ; SSE2-NEXT: movdqa %xmm0, %xmm11
4910 ; SSE2-NEXT: movdqa %xmm12, %xmm8
4912 ; SSE2-NEXT: movdqa %xmm6, %xmm11
4914 ; SSE2-NEXT: movdqa %xmm3, %xmm13
4916 ; SSE2-NEXT: movdqa %xmm13, %xmm14
4924 ; SSE2-NEXT: movdqa %xmm5, %xmm11
4926 ; SSE2-NEXT: movdqa %xmm2, %xmm14
4928 ; SSE2-NEXT: movdqa %xmm14, %xmm15
4936 ; SSE2-NEXT: movdqa %xmm4, %xmm11
4939 ; SSE2-NEXT: movdqa %xmm10, %xmm14
4945 ; SSE2-NEXT: movdqa %xmm13, %xmm10
4949 ; SSE2-NEXT: movdqa %xmm15, %xmm11
4964 ; SSE2-NEXT: movdqa %xmm1, %xmm0
4965 ; SSE2-NEXT: movdqa %xmm11, %xmm1
4966 ; SSE2-NEXT: movdqa %xmm10, %xmm2
4967 ; SSE2-NEXT: movdqa %xmm8, %xmm3
4972 ; SSE4-NEXT: movdqa %xmm0, %xmm8
4973 ; SSE4-NEXT: movdqa %xmm3, %xmm9
4977 ; SSE4-NEXT: movdqa %xmm2, %xmm10
4980 ; SSE4-NEXT: movdqa %xmm1, %xmm11
4986 ; SSE4-NEXT: movdqa %xmm11, %xmm0
4988 ; SSE4-NEXT: movdqa %xmm10, %xmm0
4990 ; SSE4-NEXT: movdqa %xmm9, %xmm0
5043 ; SSE2-NEXT: movdqa {{.*#+}} xmm9 = [2147483648,0,2147483648,0]
5044 ; SSE2-NEXT: movdqa %xmm7, %xmm8
5046 ; SSE2-NEXT: movdqa %xmm3, %xmm10
5048 ; SSE2-NEXT: movdqa %xmm10, %xmm11
5056 ; SSE2-NEXT: movdqa %xmm6, %xmm10
5058 ; SSE2-NEXT: movdqa %xmm2, %xmm11
5060 ; SSE2-NEXT: movdqa %xmm11, %xmm12
5068 ; SSE2-NEXT: movdqa %xmm5, %xmm11
5070 ; SSE2-NEXT: movdqa %xmm1, %xmm12
5072 ; SSE2-NEXT: movdqa %xmm12, %xmm13
5080 ; SSE2-NEXT: movdqa %xmm4, %xmm11
5083 ; SSE2-NEXT: movdqa %xmm9, %xmm13
5107 ; SSE4-NEXT: movdqa %xmm0, %xmm8
5108 ; SSE4-NEXT: movdqa %xmm3, %xmm9
5110 ; SSE4-NEXT: movdqa %xmm2, %xmm10
5112 ; SSE4-NEXT: movdqa %xmm1, %xmm11
5116 ; SSE4-NEXT: movdqa %xmm11, %xmm0
5118 ; SSE4-NEXT: movdqa %xmm10, %xmm0
5120 ; SSE4-NEXT: movdqa %xmm9, %xmm0
5165 ; SSE2-NEXT: movdqa %xmm7, %xmm11
5166 ; SSE2-NEXT: movdqa %xmm11, -{{[0-9]+}}(%rsp) # 16-byte Spill
5167 ; SSE2-NEXT: movdqa %xmm3, %xmm7
5168 ; SSE2-NEXT: movdqa %xmm2, %xmm3
5169 ; SSE2-NEXT: movdqa %xmm1, %xmm2
5170 ; SSE2-NEXT: movdqa %xmm0, %xmm9
5171 ; SSE2-NEXT: movdqa {{.*#+}} xmm10 = [2147483648,0,2147483648,0]
5172 ; SSE2-NEXT: movdqa %xmm7, %xmm8
5174 ; SSE2-NEXT: movdqa %xmm11, %xmm0
5176 ; SSE2-NEXT: movdqa %xmm0, %xmm11
5185 ; SSE2-NEXT: movdqa %xmm12, %xmm8
5187 ; SSE2-NEXT: movdqa %xmm3, %xmm11
5189 ; SSE2-NEXT: movdqa %xmm6, %xmm13
5191 ; SSE2-NEXT: movdqa %xmm13, %xmm14
5199 ; SSE2-NEXT: movdqa %xmm2, %xmm11
5201 ; SSE2-NEXT: movdqa %xmm5, %xmm14
5203 ; SSE2-NEXT: movdqa %xmm14, %xmm15
5211 ; SSE2-NEXT: movdqa %xmm9, %xmm11
5214 ; SSE2-NEXT: movdqa %xmm10, %xmm14
5220 ; SSE2-NEXT: movdqa %xmm13, %xmm10
5224 ; SSE2-NEXT: movdqa %xmm15, %xmm11
5239 ; SSE2-NEXT: movdqa %xmm1, %xmm0
5240 ; SSE2-NEXT: movdqa %xmm11, %xmm1
5241 ; SSE2-NEXT: movdqa %xmm10, %xmm2
5242 ; SSE2-NEXT: movdqa %xmm8, %xmm3
5247 ; SSE4-NEXT: movdqa %xmm0, %xmm8
5248 ; SSE4-NEXT: movdqa %xmm7, %xmm9
5252 ; SSE4-NEXT: movdqa %xmm6, %xmm10
5255 ; SSE4-NEXT: movdqa %xmm5, %xmm11
5258 ; SSE4-NEXT: movdqa %xmm4, %xmm12
5262 ; SSE4-NEXT: movdqa %xmm11, %xmm0
5264 ; SSE4-NEXT: movdqa %xmm10, %xmm0
5266 ; SSE4-NEXT: movdqa %xmm9, %xmm0
5319 ; SSE2-NEXT: movdqa {{.*#+}} xmm9 = [2147483648,2147483648,2147483648,2147483648]
5320 ; SSE2-NEXT: movdqa %xmm3, %xmm8
5322 ; SSE2-NEXT: movdqa %xmm7, %xmm10
5324 ; SSE2-NEXT: movdqa %xmm10, %xmm11
5332 ; SSE2-NEXT: movdqa %xmm2, %xmm10
5334 ; SSE2-NEXT: movdqa %xmm6, %xmm11
5336 ; SSE2-NEXT: movdqa %xmm11, %xmm12
5344 ; SSE2-NEXT: movdqa %xmm1, %xmm11
5346 ; SSE2-NEXT: movdqa %xmm5, %xmm12
5348 ; SSE2-NEXT: movdqa %xmm12, %xmm13
5356 ; SSE2-NEXT: movdqa %xmm0, %xmm11
5359 ; SSE2-NEXT: movdqa %xmm9, %xmm13
5383 ; SSE4-NEXT: movdqa %xmm0, %xmm8
5384 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
5385 ; SSE4-NEXT: movdqa %xmm3, %xmm10
5387 ; SSE4-NEXT: movdqa %xmm7, %xmm9
5390 ; SSE4-NEXT: movdqa %xmm2, %xmm11
5392 ; SSE4-NEXT: movdqa %xmm6, %xmm10
5395 ; SSE4-NEXT: movdqa %xmm1, %xmm12
5397 ; SSE4-NEXT: movdqa %xmm5, %xmm11
5400 ; SSE4-NEXT: movdqa %xmm8, %xmm12
5405 ; SSE4-NEXT: movdqa %xmm11, %xmm0
5407 ; SSE4-NEXT: movdqa %xmm10, %xmm0
5409 ; SSE4-NEXT: movdqa %xmm9, %xmm0
5468 ; SSE2-NEXT: movdqa %xmm7, %xmm8
5469 ; SSE2-NEXT: movdqa %xmm8, -{{[0-9]+}}(%rsp) # 16-byte Spill
5470 ; SSE2-NEXT: movdqa %xmm3, %xmm7
5471 ; SSE2-NEXT: movdqa %xmm2, %xmm3
5472 ; SSE2-NEXT: movdqa %xmm1, %xmm2
5473 ; SSE2-NEXT: movdqa %xmm0, %xmm9
5474 ; SSE2-NEXT: movdqa {{.*#+}} xmm10 = [2147483648,2147483648,2147483648,2147483648]
5476 ; SSE2-NEXT: movdqa %xmm7, %xmm0
5478 ; SSE2-NEXT: movdqa %xmm0, %xmm11
5487 ; SSE2-NEXT: movdqa %xmm12, %xmm8
5489 ; SSE2-NEXT: movdqa %xmm6, %xmm11
5491 ; SSE2-NEXT: movdqa %xmm3, %xmm13
5493 ; SSE2-NEXT: movdqa %xmm13, %xmm14
5501 ; SSE2-NEXT: movdqa %xmm5, %xmm11
5503 ; SSE2-NEXT: movdqa %xmm2, %xmm14
5505 ; SSE2-NEXT: movdqa %xmm14, %xmm15
5513 ; SSE2-NEXT: movdqa %xmm4, %xmm11
5516 ; SSE2-NEXT: movdqa %xmm10, %xmm14
5522 ; SSE2-NEXT: movdqa %xmm13, %xmm10
5526 ; SSE2-NEXT: movdqa %xmm15, %xmm11
5541 ; SSE2-NEXT: movdqa %xmm1, %xmm0
5542 ; SSE2-NEXT: movdqa %xmm11, %xmm1
5543 ; SSE2-NEXT: movdqa %xmm10, %xmm2
5544 ; SSE2-NEXT: movdqa %xmm8, %xmm3
5549 ; SSE4-NEXT: movdqa %xmm0, %xmm9
5550 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
5551 ; SSE4-NEXT: movdqa %xmm7, %xmm10
5553 ; SSE4-NEXT: movdqa %xmm3, %xmm8
5558 ; SSE4-NEXT: movdqa %xmm6, %xmm11
5560 ; SSE4-NEXT: movdqa %xmm2, %xmm10
5564 ; SSE4-NEXT: movdqa %xmm5, %xmm13
5566 ; SSE4-NEXT: movdqa %xmm1, %xmm11
5570 ; SSE4-NEXT: movdqa %xmm4, %xmm13
5576 ; SSE4-NEXT: movdqa %xmm11, %xmm0
5578 ; SSE4-NEXT: movdqa %xmm10, %xmm0
5580 ; SSE4-NEXT: movdqa %xmm8, %xmm0
5647 ; SSE2-NEXT: movdqa {{.*#+}} xmm9 = [2147483648,2147483648,2147483648,2147483648]
5648 ; SSE2-NEXT: movdqa %xmm7, %xmm8
5650 ; SSE2-NEXT: movdqa %xmm3, %xmm10
5652 ; SSE2-NEXT: movdqa %xmm10, %xmm11
5660 ; SSE2-NEXT: movdqa %xmm6, %xmm10
5662 ; SSE2-NEXT: movdqa %xmm2, %xmm11
5664 ; SSE2-NEXT: movdqa %xmm11, %xmm12
5672 ; SSE2-NEXT: movdqa %xmm5, %xmm11
5674 ; SSE2-NEXT: movdqa %xmm1, %xmm12
5676 ; SSE2-NEXT: movdqa %xmm12, %xmm13
5684 ; SSE2-NEXT: movdqa %xmm4, %xmm11
5687 ; SSE2-NEXT: movdqa %xmm9, %xmm13
5711 ; SSE4-NEXT: movdqa %xmm0, %xmm8
5712 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
5713 ; SSE4-NEXT: movdqa %xmm7, %xmm10
5715 ; SSE4-NEXT: movdqa
5718 ; SSE4-NEXT: movdqa %xmm6, %xmm11
5720 ; SSE4-NEXT: movdqa %xmm2, %xmm10
5723 ; SSE4-NEXT: movdqa %xmm5, %xmm12
5725 ; SSE4-NEXT: movdqa %xmm1, %xmm11
5728 ; SSE4-NEXT: movdqa %xmm4, %xmm12
5733 ; SSE4-NEXT: movdqa %xmm11, %xmm0
5735 ; SSE4-NEXT: movdqa %xmm10, %xmm0
5737 ; SSE4-NEXT: movdqa %xmm9, %xmm0
5796 ; SSE2-NEXT: movdqa %xmm7, %xmm11
5797 ; SSE2-NEXT: movdqa %xmm11, -{{[0-9]+}}(%rsp) # 16-byte Spill
5798 ; SSE2-NEXT: movdqa %xmm3, %xmm7
5799 ; SSE2-NEXT: movdqa %xmm2, %xmm3
5800 ; SSE2-NEXT: movdqa %xmm1, %xmm2
5801 ; SSE2-NEXT: movdqa %xmm0, %xmm9
5802 ; SSE2-NEXT: movdqa {{.*#+}} xmm10 = [2147483648,2147483648,2147483648,2147483648]
5803 ; SSE2-NEXT: movdqa %xmm7, %xmm8
5805 ; SSE2-NEXT: movdqa %xmm11, %xmm0
5807 ; SSE2-NEXT: movdqa %xmm0, %xmm11
5816 ; SSE2-NEXT: movdqa %xmm12, %xmm8
5818 ; SSE2-NEXT: movdqa %xmm3, %xmm11
5820 ; SSE2-NEXT: movdqa %xmm6, %xmm13
5822 ; SSE2-NEXT: movdqa %xmm13, %xmm14
5830 ; SSE2-NEXT: movdqa %xmm2, %xmm11
5832 ; SSE2-NEXT: movdqa %xmm5, %xmm14
5834 ; SSE2-NEXT: movdqa %xmm14, %xmm15
5842 ; SSE2-NEXT: movdqa %xmm9, %xmm11
5845 ; SSE2-NEXT: movdqa %xmm10, %xmm14
5851 ; SSE2-NEXT: movdqa %xmm13, %xmm10
5855 ; SSE2-NEXT: movdqa %xmm15, %xmm11
5870 ; SSE2-NEXT: movdqa %xmm1, %xmm0
5871 ; SSE2-NEXT: movdqa %xmm11, %xmm1
5872 ; SSE2-NEXT: movdqa %xmm10, %xmm2
5873 ; SSE2-NEXT: movdqa %xmm8, %xmm3
5878 ; SSE4-NEXT: movdqa %xmm0, %xmm9
5879 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
5880 ; SSE4-NEXT: movdqa %xmm3, %xmm10
5882 ; SSE4-NEXT: movdqa %xmm7, %xmm8
5887 ; SSE4-NEXT: movdqa %xmm2, %xmm11
5889 ; SSE4-NEXT: movdqa %xmm6, %xmm10
5893 ; SSE4-NEXT: movdqa %xmm1, %xmm13
5895 ; SSE4-NEXT: movdqa %xmm5, %xmm11
5899 ; SSE4-NEXT: movdqa %xmm9, %xmm13
5905 ; SSE4-NEXT: movdqa %xmm11, %xmm0
5907 ; SSE4-NEXT: movdqa %xmm10, %xmm0
5909 ; SSE4-NEXT: movdqa %xmm8, %xmm0
5976 ; SSE2-NEXT: movdqa %xmm3, %xmm8
5977 ; SSE2-NEXT: movdqa %xmm7, %xmm3
5979 ; SSE2-NEXT: movdqa %xmm6, %xmm9
5981 ; SSE2-NEXT: movdqa %xmm5, %xmm10
5983 ; SSE2-NEXT: movdqa %xmm4, %xmm11
5997 ; SSE2-NEXT: movdqa %xmm11, %xmm0
5998 ; SSE2-NEXT: movdqa %xmm10, %xmm1
5999 ; SSE2-NEXT: movdqa %xmm9, %xmm2
6043 ; SSE2-NEXT: movdqa %xmm2, %xmm8
6044 ; SSE2-NEXT: movdqa %xmm3, %xmm12
6047 ; SSE2-NEXT: movdqa %xmm12, %xmm9
6049 ; SSE2-NEXT: movdqa %xmm8, %xmm14
6051 ; SSE2-NEXT: movdqa %xmm14, %xmm2
6053 ; SSE2-NEXT: movdqa %xmm1, %xmm15
6055 ; SSE2-NEXT: movdqa %xmm15, %xmm10
6057 ; SSE2-NEXT: movdqa %xmm0, %xmm11
6072 ; SSE2-NEXT: movdqa %xmm11, %xmm0
6073 ; SSE2-NEXT: movdqa %xmm10, %xmm1
6074 ; SSE2-NEXT: movdqa %xmm9, %xmm3
6118 ; SSE2-NEXT: movdqa %xmm3, %xmm8
6120 ; SSE2-NEXT: movdqa %xmm2, %xmm9
6122 ; SSE2-NEXT: movdqa %xmm1, %xmm10
6124 ; SSE2-NEXT: movdqa %xmm0, %xmm11
6138 ; SSE2-NEXT: movdqa %xmm11, %xmm0
6139 ; SSE2-NEXT: movdqa %xmm10, %xmm1
6140 ; SSE2-NEXT: movdqa %xmm9, %xmm2
6184 ; SSE2-NEXT: movdqa %xmm2, %xmm8
6185 ; SSE2-NEXT: movdqa %xmm0, %xmm10
6186 ; SSE2-NEXT: movdqa %xmm7, %xmm12
6189 ; SSE2-NEXT: movdqa %xmm12, %xmm9
6191 ; SSE2-NEXT: movdqa %xmm6, %xmm13
6193 ; SSE2-NEXT: movdqa %xmm13, %xmm2
6195 ; SSE2-NEXT: movdqa %xmm5, %xmm14
6197 ; SSE2-NEXT: movdqa %xmm14, %xmm11
6199 ; SSE2-NEXT: movdqa %xmm4, %xmm15
6214 ; SSE2-NEXT: movdqa %xmm11, %xmm1
6215 ; SSE2-NEXT: movdqa %xmm9, %xmm3
6571 ; SSE2-NEXT: movdqa %xmm0, %xmm11
6572 ; SSE2-NEXT: movdqa {{.*#+}} xmm0 = [32768,32768,32768,32768,32768,32768,32768,32768]
6573 ; SSE2-NEXT: movdqa %xmm3, %xmm9
6575 ; SSE2-NEXT: movdqa %xmm7, %xmm8
6578 ; SSE2-NEXT: movdqa %xmm2, %xmm10
6580 ; SSE2-NEXT: movdqa %xmm6, %xmm9
6583 ; SSE2-NEXT: movdqa %xmm1, %xmm12
6585 ; SSE2-NEXT: movdqa %xmm5, %xmm10
6588 ; SSE2-NEXT: movdqa %xmm11, %xmm12
6604 ; SSE2-NEXT: movdqa %xmm10, %xmm1
6605 ; SSE2-NEXT: movdqa %xmm9, %xmm2
6606 ; SSE2-NEXT: movdqa %xmm8, %xmm3
6650 ; SSE2-NEXT: movdqa %xmm3, %xmm8
6651 ; SSE2-NEXT: movdqa %xmm2, %xmm9
6652 ; SSE2-NEXT: movdqa %xmm1, %xmm10
6660 ; SSE2-NEXT: movdqa %xmm0, %xmm11
6675 ; SSE2-NEXT: movdqa %xmm11, %xmm0
6719 ; SSE2-NEXT: movdqa %xmm0, %xmm11
6720 ; SSE2-NEXT: movdqa {{.*#+}} xmm0 = [32768,32768,32768,32768,32768,32768,32768,32768]
6721 ; SSE2-NEXT: movdqa %xmm7, %xmm9
6723 ; SSE2-NEXT: movdqa %xmm3, %xmm8
6726 ; SSE2-NEXT: movdqa %xmm6, %xmm10
6728 ; SSE2-NEXT: movdqa %xmm2, %xmm9
6731 ; SSE2-NEXT: movdqa %xmm5, %xmm12
6733 ; SSE2-NEXT: movdqa %xmm1, %xmm10
6736 ; SSE2-NEXT: movdqa %xmm4, %xmm12
6752 ; SSE2-NEXT: movdqa %xmm10, %xmm1
6753 ; SSE2-NEXT: movdqa %xmm9, %xmm2
6754 ; SSE2-NEXT: movdqa %xmm8, %xmm3
6798 ; SSE2-NEXT: movdqa %xmm3, %xmm8
6799 ; SSE2-NEXT: movdqa %xmm2, %xmm9
6800 ; SSE2-NEXT: movdqa %xmm1, %xmm10
6801 ; SSE2-NEXT: movdqa %xmm7, %xmm3
6805 ; SSE2-NEXT: movdqa %xmm6, %xmm2
6808 ; SSE2-NEXT: movdqa %xmm5, %xmm1
6811 ; SSE2-NEXT: movdqa %xmm4, %xmm11
6826 ; SSE2-NEXT: movdqa %xmm11, %xmm0
6870 ; SSE2-NEXT: movdqa %xmm3, %xmm8
6871 ; SSE2-NEXT: movdqa %xmm7, %xmm3
6873 ; SSE2-NEXT: movdqa %xmm6, %xmm9
6875 ; SSE2-NEXT: movdqa %xmm5, %xmm10
6877 ; SSE2-NEXT: movdqa %xmm4, %xmm11
6891 ; SSE2-NEXT: movdqa %xmm11, %xmm0
6892 ; SSE2-NEXT: movdqa %xmm10, %xmm1
6893 ; SSE2-NEXT: movdqa %xmm9, %xmm2
6937 ; SSE2-NEXT: movdqa %xmm2, %xmm8
6938 ; SSE2-NEXT: movdqa %xmm3, %xmm12
6941 ; SSE2-NEXT: movdqa %xmm12, %xmm9
6943 ; SSE2-NEXT: movdqa %xmm8, %xmm14
6945 ; SSE2-NEXT: movdqa %xmm14, %xmm2
6947 ; SSE2-NEXT: movdqa %xmm1, %xmm15
6949 ; SSE2-NEXT: movdqa %xmm15, %xmm10
6951 ; SSE2-NEXT: movdqa %xmm0, %xmm11
6966 ; SSE2-NEXT: movdqa %xmm11, %xmm0
6967 ; SSE2-NEXT: movdqa %xmm10, %xmm1
6968 ; SSE2-NEXT: movdqa %xmm9, %xmm3
7012 ; SSE2-NEXT: movdqa %xmm3, %xmm8
7014 ; SSE2-NEXT: movdqa %xmm2, %xmm9
7016 ; SSE2-NEXT: movdqa %xmm1, %xmm10
7018 ; SSE2-NEXT: movdqa %xmm0, %xmm11
7032 ; SSE2-NEXT: movdqa %xmm11, %xmm0
7033 ; SSE2-NEXT: movdqa %xmm10, %xmm1
7034 ; SSE2-NEXT: movdqa %xmm9, %xmm2
7078 ; SSE2-NEXT: movdqa %xmm2, %xmm8
7079 ; SSE2-NEXT: movdqa %xmm0, %xmm10
7080 ; SSE2-NEXT: movdqa %xmm7, %xmm12
7083 ; SSE2-NEXT: movdqa %xmm12, %xmm9
7085 ; SSE2-NEXT: movdqa %xmm6, %xmm13
7087 ; SSE2-NEXT: movdqa %xmm13, %xmm2
7089 ; SSE2-NEXT: movdqa %xmm5, %xmm14
7091 ; SSE2-NEXT: movdqa %xmm14, %xmm11
7093 ; SSE2-NEXT: movdqa %xmm4, %xmm15
7108 ; SSE2-NEXT: movdqa %xmm11, %xmm1
7109 ; SSE2-NEXT: movdqa %xmm9, %xmm3
7153 ; SSE2-NEXT: movdqa %xmm0, %xmm11
7154 ; SSE2-NEXT: movdqa {{.*#+}} xmm0 = [2147483648,2147483648,2147483648,2147483648]
7155 ; SSE2-NEXT: movdqa %xmm3, %xmm9
7157 ; SSE2-NEXT: movdqa %xmm7, %xmm8
7160 ; SSE2-NEXT: movdqa %xmm2, %xmm10
7162 ; SSE2-NEXT: movdqa %xmm6, %xmm9
7165 ; SSE2-NEXT: movdqa %xmm1, %xmm12
7167 ; SSE2-NEXT: movdqa %xmm5, %xmm10
7170 ; SSE2-NEXT: movdqa %xmm11, %xmm12
7186 ; SSE2-NEXT: movdqa %xmm10, %xmm1
7187 ; SSE2-NEXT: movdqa %xmm9, %xmm2
7188 ; SSE2-NEXT: movdqa %xmm8, %xmm3
7232 ; SSE2-NEXT: movdqa %xmm0, %xmm10
7233 ; SSE2-NEXT: movdqa {{.*#+}} xmm14 = [2147483648,2147483648,2147483648,2147483648]
7234 ; SSE2-NEXT: movdqa %xmm7, %xmm0
7236 ; SSE2-NEXT: movdqa %xmm3, %xmm12
7240 ; SSE2-NEXT: movdqa %xmm12, %xmm8
7242 ; SSE2-NEXT: movdqa %xmm6, %xmm9
7244 ; SSE2-NEXT: movdqa %xmm2, %xmm13
7247 ; SSE2-NEXT: movdqa %xmm13, %xmm9
7249 ; SSE2-NEXT: movdqa %xmm5, %xmm11
7251 ; SSE2-NEXT: movdqa %xmm1, %xmm15
7254 ; SSE2-NEXT: movdqa %xmm4, %xmm11
7258 ; SSE2-NEXT: movdqa %xmm15, %xmm11
7273 ; SSE2-NEXT: movdqa %xmm11, %xmm1
7274 ; SSE2-NEXT: movdqa %xmm9, %xmm2
7275 ; SSE2-NEXT: movdqa %xmm8, %xmm3
7319 ; SSE2-NEXT: movdqa %xmm0, %xmm11
7320 ; SSE2-NEXT: movdqa {{.*#+}} xmm0 = [2147483648,2147483648,2147483648,2147483648]
7321 ; SSE2-NEXT: movdqa %xmm7, %xmm9
7323 ; SSE2-NEXT: movdqa %xmm3, %xmm8
7326 ; SSE2-NEXT: movdqa %xmm6, %xmm10
7328 ; SSE2-NEXT: movdqa %xmm2, %xmm9
7331 ; SSE2-NEXT: movdqa %xmm5, %xmm12
7333 ; SSE2-NEXT: movdqa %xmm1, %xmm10
7336 ; SSE2-NEXT: movdqa %xmm4, %xmm12
7352 ; SSE2-NEXT: movdqa %xmm10, %xmm1
7353 ; SSE2-NEXT: movdqa %xmm9, %xmm2
7354 ; SSE2-NEXT: movdqa %xmm8, %xmm3
7398 ; SSE2-NEXT: movdqa %xmm0, %xmm10
7399 ; SSE2-NEXT: movdqa {{.*#+}} xmm14 = [2147483648,2147483648,2147483648,2147483648]
7400 ; SSE2-NEXT: movdqa %xmm3, %xmm0
7402 ; SSE2-NEXT: movdqa %xmm7, %xmm12
7406 ; SSE2-NEXT: movdqa %xmm12, %xmm8
7408 ; SSE2-NEXT: movdqa %xmm2, %xmm9
7410 ; SSE2-NEXT: movdqa %xmm6, %xmm13
7413 ; SSE2-NEXT: movdqa %xmm13, %xmm9
7415 ; SSE2-NEXT: movdqa %xmm1, %xmm11
7417 ; SSE2-NEXT: movdqa %xmm5, %xmm15
7420 ; SSE2-NEXT: movdqa %xmm10, %xmm11
7424 ; SSE2-NEXT: movdqa %xmm15, %xmm11
7439 ; SSE2-NEXT: movdqa %xmm11, %xmm1
7440 ; SSE2-NEXT: movdqa %xmm9, %xmm2
7441 ; SSE2-NEXT: movdqa %xmm8, %xmm3
7487 ; SSE2-NEXT: movdqa {{.*#+}} xmm11 = [2147483648,0,2147483648,0]
7488 ; SSE2-NEXT: movdqa %xmm3, %xmm8
7490 ; SSE2-NEXT: movdqa %xmm7, %xmm9
7492 ; SSE2-NEXT: movdqa %xmm9, %xmm10
7500 ; SSE2-NEXT: movdqa %xmm2, %xmm9
7502 ; SSE2-NEXT: movdqa %xmm6, %xmm10
7504 ; SSE2-NEXT: movdqa %xmm10, %xmm12
7512 ; SSE2-NEXT: movdqa %xmm1, %xmm10
7514 ; SSE2-NEXT: movdqa %xmm5, %xmm12
7516 ; SSE2-NEXT: movdqa %xmm12, %xmm13
7524 ; SSE2-NEXT: movdqa %xmm0, %xmm12
7527 ; SSE2-NEXT: movdqa %xmm11, %xmm13
7547 ; SSE2-NEXT: movdqa %xmm11, %xmm0
7548 ; SSE2-NEXT: movdqa %xmm10, %xmm1
7549 ; SSE2-NEXT: movdqa %xmm9, %xmm2
7550 ; SSE2-NEXT: movdqa %xmm8, %xmm3
7555 ; SSE4-NEXT: movdqa %xmm0, %xmm8
7556 ; SSE4-NEXT: movdqa %xmm7, %xmm9
7558 ; SSE4-NEXT: movdqa %xmm6, %xmm10
7560 ; SSE4-NEXT: movdqa %xmm5, %xmm11
7562 ; SSE4-NEXT: movdqa %xmm4, %xmm0
7565 ; SSE4-NEXT: movdqa %xmm11, %xmm0
7567 ; SSE4-NEXT: movdqa %xmm10, %xmm0
7569 ; SSE4-NEXT: movdqa %xmm9, %xmm0
7611 ; SSE2-NEXT: movdqa %xmm7, %xmm8
7612 ; SSE2-NEXT: movdqa %xmm8, -{{[0-9]+}}(%rsp) # 16-byte Spill
7613 ; SSE2-NEXT: movdqa %xmm3, %xmm7
7614 ; SSE2-NEXT: movdqa %xmm2, %xmm3
7615 ; SSE2-NEXT: movdqa %xmm1, %xmm2
7616 ; SSE2-NEXT: movdqa %xmm0, %xmm9
7617 ; SSE2-NEXT: movdqa {{.*#+}} xmm10 = [2147483648,0,2147483648,0]
7619 ; SSE2-NEXT: movdqa %xmm7, %xmm0
7621 ; SSE2-NEXT: movdqa %xmm0, %xmm11
7630 ; SSE2-NEXT: movdqa %xmm12, %xmm8
7632 ; SSE2-NEXT: movdqa %xmm6, %xmm11
7634 ; SSE2-NEXT: movdqa %xmm3, %xmm13
7636 ; SSE2-NEXT: movdqa %xmm13, %xmm14
7644 movdqa %xmm5, %xmm11
7646 ; SSE2-NEXT: movdqa %xmm2, %xmm14
7648 ; SSE2-NEXT: movdqa %xmm14, %xmm15
7656 ; SSE2-NEXT: movdqa %xmm4, %xmm11
7659 ; SSE2-NEXT: movdqa %xmm10, %xmm14
7665 ; SSE2-NEXT: movdqa %xmm13, %xmm10
7669 ; SSE2-NEXT: movdqa %xmm15, %xmm11
7684 ; SSE2-NEXT: movdqa %xmm1, %xmm0
7685 ; SSE2-NEXT: movdqa %xmm11, %xmm1
7686 ; SSE2-NEXT: movdqa %xmm10, %xmm2
7687 ; SSE2-NEXT: movdqa %xmm8, %xmm3
7692 ; SSE4-NEXT: movdqa %xmm0, %xmm8
7693 ; SSE4-NEXT: movdqa %xmm3, %xmm9
7697 ; SSE4-NEXT: movdqa %xmm2, %xmm10
7700 ; SSE4-NEXT: movdqa %xmm1, %xmm11
7706 ; SSE4-NEXT: movdqa %xmm11, %xmm0
7708 ; SSE4-NEXT: movdqa %xmm10, %xmm0
7710 ; SSE4-NEXT: movdqa %xmm9, %xmm0
7760 ; SSE2-NEXT: movdqa {{.*#+}} xmm11 = [2147483648,0,2147483648,0]
7761 ; SSE2-NEXT: movdqa %xmm7, %xmm8
7763 ; SSE2-NEXT: movdqa %xmm3, %xmm9
7765 ; SSE2-NEXT: movdqa %xmm9, %xmm10
7773 ; SSE2-NEXT: movdqa %xmm6, %xmm9
7775 ; SSE2-NEXT: movdqa %xmm2, %xmm10
7777 ; SSE2-NEXT: movdqa %xmm10, %xmm12
7785 ; SSE2-NEXT: movdqa %xmm5, %xmm10
7787 ; SSE2-NEXT: movdqa %xmm1, %xmm12
7789 ; SSE2-NEXT: movdqa %xmm12, %xmm13
7797 ; SSE2-NEXT: movdqa %xmm4, %xmm12
7800 ; SSE2-NEXT: movdqa %xmm11, %xmm13
7820 ; SSE2-NEXT: movdqa %xmm11, %xmm0
7821 ; SSE2-NEXT: movdqa %xmm10, %xmm1
7822 ; SSE2-NEXT: movdqa %xmm9, %xmm2
7823 ; SSE2-NEXT: movdqa %xmm8, %xmm3
7828 ; SSE4-NEXT: movdqa %xmm0, %xmm8
7829 ; SSE4-NEXT: movdqa %xmm3, %xmm9
7831 ; SSE4-NEXT: movdqa %xmm2, %xmm10
7833 ; SSE4-NEXT: movdqa %xmm1, %xmm11
7837 ; SSE4-NEXT: movdqa %xmm11, %xmm0
7839 ; SSE4-NEXT: movdqa %xmm10, %xmm0
7841 ; SSE4-NEXT: movdqa %xmm9, %xmm0
7883 ; SSE2-NEXT: movdqa %xmm7, %xmm11
7884 ; SSE2-NEXT: movdqa %xmm11, -{{[0-9]+}}(%rsp) # 16-byte Spill
7885 ; SSE2-NEXT: movdqa %xmm3, %xmm7
7886 ; SSE2-NEXT: movdqa %xmm2, %xmm3
7887 ; SSE2-NEXT: movdqa %xmm1, %xmm2
7888 ; SSE2-NEXT: movdqa %xmm0, %xmm9
7889 ; SSE2-NEXT: movdqa {{.*#+}} xmm10 = [2147483648,0,2147483648,0]
7890 ; SSE2-NEXT: movdqa %xmm7, %xmm8
7892 ; SSE2-NEXT: movdqa %xmm11, %xmm0
7894 ; SSE2-NEXT: movdqa %xmm0, %xmm11
7903 ; SSE2-NEXT: movdqa %xmm12, %xmm8
7905 ; SSE2-NEXT: movdqa %xmm3, %xmm11
7907 ; SSE2-NEXT: movdqa %xmm6, %xmm13
7909 ; SSE2-NEXT: movdqa %xmm13, %xmm14
7917 ; SSE2-NEXT: movdqa %xmm2, %xmm11
7919 ; SSE2-NEXT: movdqa %xmm5, %xmm14
7921 ; SSE2-NEXT: movdqa %xmm14, %xmm15
7929 ; SSE2-NEXT: movdqa %xmm9, %xmm11
7932 ; SSE2-NEXT: movdqa %xmm10, %xmm14
7938 ; SSE2-NEXT: movdqa %xmm13, %xmm10
7942 ; SSE2-NEXT: movdqa %xmm15, %xmm11
7957 ; SSE2-NEXT: movdqa %xmm1, %xmm0
7958 ; SSE2-NEXT: movdqa %xmm11, %xmm1
7959 ; SSE2-NEXT: movdqa %xmm10, %xmm2
7960 ; SSE2-NEXT: movdqa %xmm8, %xmm3
7965 ; SSE4-NEXT: movdqa %xmm0, %xmm8
7966 ; SSE4-NEXT: movdqa %xmm7, %xmm9
7970 ; SSE4-NEXT: movdqa %xmm6, %xmm10
7973 ; SSE4-NEXT: movdqa %xmm5, %xmm11
7976 ; SSE4-NEXT: movdqa %xmm4, %xmm12
7980 ; SSE4-NEXT: movdqa %xmm11, %xmm0
7982 ; SSE4-NEXT: movdqa %xmm10, %xmm0
7984 ; SSE4-NEXT: movdqa %xmm9, %xmm0
8034 ; SSE2-NEXT: movdqa {{.*#+}} xmm11 = [2147483648,2147483648,2147483648,2147483648]
8035 ; SSE2-NEXT: movdqa %xmm3, %xmm8
8037 ; SSE2-NEXT: movdqa %xmm7, %xmm9
8039 ; SSE2-NEXT: movdqa %xmm9, %xmm10
8047 ; SSE2-NEXT: movdqa %xmm2, %xmm9
8049 ; SSE2-NEXT: movdqa %xmm6, %xmm10
8051 ; SSE2-NEXT: movdqa %xmm10, %xmm12
8059 ; SSE2-NEXT: movdqa %xmm1, %xmm10
8061 ; SSE2-NEXT: movdqa %xmm5, %xmm12
8063 ; SSE2-NEXT: movdqa %xmm12, %xmm13
8071 ; SSE2-NEXT: movdqa %xmm0, %xmm12
8074 ; SSE2-NEXT: movdqa %xmm11, %xmm13
8094 ; SSE2-NEXT: movdqa %xmm11, %xmm0
8095 ; SSE2-NEXT: movdqa %xmm10, %xmm1
8096 ; SSE2-NEXT: movdqa %xmm9, %xmm2
8097 ; SSE2-NEXT: movdqa %xmm8, %xmm3
8102 ; SSE4-NEXT: movdqa %xmm0, %xmm8
8103 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
8104 ; SSE4-NEXT: movdqa %xmm3, %xmm10
8106 ; SSE4-NEXT: movdqa %xmm7, %xmm9
8109 ; SSE4-NEXT: movdqa %xmm2, %xmm11
8111 ; SSE4-NEXT: movdqa %xmm6, %xmm10
8114 ; SSE4-NEXT: movdqa %xmm1, %xmm12
8116 ; SSE4-NEXT: movdqa %xmm5, %xmm11
8119 ; SSE4-NEXT: movdqa %xmm8, %xmm12
8124 ; SSE4-NEXT: movdqa %xmm11, %xmm0
8126 ; SSE4-NEXT: movdqa %xmm10, %xmm0
8128 ; SSE4-NEXT: movdqa %xmm9, %xmm0
8184 ; SSE2-NEXT: movdqa %xmm7, %xmm8
8185 ; SSE2-NEXT: movdqa %xmm8, -{{[0-9]+}}(%rsp) # 16-byte Spill
8186 ; SSE2-NEXT: movdqa %xmm3, %xmm7
8187 ; SSE2-NEXT: movdqa %xmm2, %xmm3
8188 ; SSE2-NEXT: movdqa %xmm1, %xmm2
8189 ; SSE2-NEXT: movdqa %xmm0, %xmm9
8190 ; SSE2-NEXT: movdqa {{.*#+}} xmm10 = [2147483648,2147483648,2147483648,2147483648]
8192 ; SSE2-NEXT: movdqa %xmm7, %xmm0
8194 ; SSE2-NEXT: movdqa %xmm0, %xmm11
8203 ; SSE2-NEXT: movdqa %xmm12, %xmm8
8205 ; SSE2-NEXT: movdqa %xmm6, %xmm11
8207 ; SSE2-NEXT: movdqa %xmm3, %xmm13
8209 ; SSE2-NEXT: movdqa %xmm13, %xmm14
8217 ; SSE2-NEXT: movdqa %xmm5, %xmm11
8219 ; SSE2-NEXT: movdqa %xmm2, %xmm14
8221 ; SSE2-NEXT: movdqa %xmm14, %xmm15
8229 ; SSE2-NEXT: movdqa %xmm4, %xmm11
8232 ; SSE2-NEXT: movdqa %xmm10, %xmm14
8238 ; SSE2-NEXT: movdqa %xmm13, %xmm10
8242 ; SSE2-NEXT: movdqa %xmm15, %xmm11
8257 ; SSE2-NEXT: movdqa %xmm1, %xmm0
8258 ; SSE2-NEXT: movdqa %xmm11, %xmm1
8259 ; SSE2-NEXT: movdqa %xmm10, %xmm2
8260 ; SSE2-NEXT: movdqa %xmm8, %xmm3
8265 ; SSE4-NEXT: movdqa %xmm0, %xmm8
8266 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
8267 ; SSE4-NEXT: movdqa %xmm7, %xmm10
8269 ; SSE4-NEXT: movdqa %xmm3, %xmm9
8274 ; SSE4-NEXT: movdqa %xmm6, %xmm11
8276 ; SSE4-NEXT: movdqa %xmm2, %xmm10
8280 ; SSE4-NEXT: movdqa %xmm5, %xmm13
8282 ; SSE4-NEXT: movdqa %xmm1, %xmm11
8286 ; SSE4-NEXT: movdqa %xmm4, %xmm13
8292 ; SSE4-NEXT: movdqa %xmm11, %xmm0
8294 ; SSE4-NEXT: movdqa %xmm10, %xmm0
8296 ; SSE4-NEXT: movdqa %xmm9, %xmm0
8360 ; SSE2-NEXT: movdqa {{.*#+}} xmm11 = [2147483648,2147483648,2147483648,2147483648]
8361 ; SSE2-NEXT: movdqa %xmm7, %xmm8
8363 ; SSE2-NEXT: movdqa %xmm3, %xmm9
8365 ; SSE2-NEXT: movdqa %xmm9, %xmm10
8373 ; SSE2-NEXT: movdqa %xmm6, %xmm9
8375 ; SSE2-NEXT: movdqa %xmm2, %xmm10
8377 ; SSE2-NEXT: movdqa %xmm10, %xmm12
8385 ; SSE2-NEXT: movdqa %xmm5, %xmm10
8387 ; SSE2-NEXT: movdqa %xmm1, %xmm12
8389 ; SSE2-NEXT: movdqa %xmm12, %xmm13
8397 ; SSE2-NEXT: movdqa %xmm4, %xmm12
8400 ; SSE2-NEXT: movdqa %xmm11, %xmm13
8420 ; SSE2-NEXT: movdqa %xmm11, %xmm0
8421 ; SSE2-NEXT: movdqa %xmm10, %xmm1
8422 ; SSE2-NEXT: movdqa %xmm9, %xmm2
8423 ; SSE2-NEXT: movdqa %xmm8, %xmm3
8428 ; SSE4-NEXT: movdqa %xmm0, %xmm8
8429 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
8430 ; SSE4-NEXT: movdqa %xmm7, %xmm10
8432 ; SSE4-NEXT: movdqa %xmm3, %xmm9
8435 ; SSE4-NEXT: movdqa %xmm6, %xmm11
8437 ; SSE4-NEXT: movdqa %xmm2, %xmm10
8440 ; SSE4-NEXT: movdqa %xmm5, %xmm12
8442 ; SSE4-NEXT: movdqa %xmm1, %xmm11
8445 ; SSE4-NEXT: movdqa %xmm4, %xmm12
8450 ; SSE4-NEXT: movdqa %xmm11, %xmm0
8452 ; SSE4-NEXT: movdqa %xmm10, %xmm0
8454 ; SSE4-NEXT: movdqa %xmm9, %xmm0
8510 ; SSE2-NEXT: movdqa %xmm7, %xmm11
8511 ; SSE2-NEXT: movdqa
8512 ; SSE2-NEXT: movdqa %xmm3, %xmm7
8513 ; SSE2-NEXT: movdqa %xmm2, %xmm3
8514 ; SSE2-NEXT: movdqa %xmm1, %xmm2
8515 ; SSE2-NEXT: movdqa %xmm0, %xmm9
8516 ; SSE2-NEXT: movdqa {{.*#+}} xmm10 = [2147483648,2147483648,2147483648,2147483648]
8517 ; SSE2-NEXT: movdqa %xmm7, %xmm8
8519 ; SSE2-NEXT: movdqa %xmm11, %xmm0
8521 ; SSE2-NEXT: movdqa %xmm0, %xmm11
8530 ; SSE2-NEXT: movdqa %xmm12, %xmm8
8532 ; SSE2-NEXT: movdqa %xmm3, %xmm11
8534 ; SSE2-NEXT: movdqa %xmm6, %xmm13
8536 ; SSE2-NEXT: movdqa %xmm13, %xmm14
8544 ; SSE2-NEXT: movdqa %xmm2, %xmm11
8546 ; SSE2-NEXT: movdqa %xmm5, %xmm14
8548 ; SSE2-NEXT: movdqa %xmm14, %xmm15
8556 ; SSE2-NEXT: movdqa %xmm9, %xmm11
8559 ; SSE2-NEXT: movdqa %xmm10, %xmm14
8565 ; SSE2-NEXT: movdqa %xmm13, %xmm10
8569 ; SSE2-NEXT: movdqa %xmm15, %xmm11
8584 ; SSE2-NEXT: movdqa %xmm1, %xmm0
8585 ; SSE2-NEXT: movdqa %xmm11, %xmm1
8586 ; SSE2-NEXT: movdqa %xmm10, %xmm2
8587 ; SSE2-NEXT: movdqa %xmm8, %xmm3
8592 ; SSE4-NEXT: movdqa %xmm0, %xmm8
8593 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
8594 ; SSE4-NEXT: movdqa %xmm3, %xmm10
8596 ; SSE4-NEXT: movdqa %xmm7, %xmm9
8601 ; SSE4-NEXT: movdqa %xmm2, %xmm11
8603 ; SSE4-NEXT: movdqa %xmm6, %xmm10
8607 ; SSE4-NEXT: movdqa %xmm1, %xmm13
8609 ; SSE4-NEXT: movdqa %xmm5, %xmm11
8613 ; SSE4-NEXT: movdqa %xmm8, %xmm13
8619 ; SSE4-NEXT: movdqa %xmm11, %xmm0
8621 ; SSE4-NEXT: movdqa %xmm10, %xmm0
8623 ; SSE4-NEXT: movdqa %xmm9, %xmm0
8687 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [2147483648,0,2147483648,0]
8688 ; SSE2-NEXT: movdqa %xmm1, %xmm5
8690 ; SSE2-NEXT: movdqa %xmm3, %xmm6
8692 ; SSE2-NEXT: movdqa %xmm6, %xmm7
8700 ; SSE2-NEXT: movdqa %xmm0, %xmm5
8703 ; SSE2-NEXT: movdqa %xmm4, %xmm7
8721 ; SSE4-NEXT: movdqa %xmm0, %xmm4
8722 ; SSE4-NEXT: movdqa %xmm3, %xmm5
8724 ; SSE4-NEXT: movdqa %xmm2, %xmm0
8727 ; SSE4-NEXT: movdqa %xmm5, %xmm0
8762 ; SSE2-NEXT: movdqa {{.*#+}} xmm7 = [2147483648,0,2147483648,0]
8763 ; SSE2-NEXT: movdqa %xmm3, %xmm4
8765 ; SSE2-NEXT: movdqa %xmm1, %xmm5
8767 ; SSE2-NEXT: movdqa %xmm5, %xmm6
8776 ; SSE2-NEXT: movdqa %xmm8, %xmm9
8778 ; SSE2-NEXT: movdqa %xmm2, %xmm6
8781 ; SSE2-NEXT: movdqa %xmm7, %xmm5
8796 ; SSE2-NEXT: movdqa %xmm4, %xmm0
8797 ; SSE2-NEXT: movdqa %xmm9, %xmm1
8802 ; SSE4-NEXT: movdqa %xmm0, %xmm4
8803 ; SSE4-NEXT: movdqa %xmm1, %xmm5
8810 ; SSE4-NEXT: movdqa %xmm5, %xmm0
8850 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [2147483648,0,2147483648,0]
8851 ; SSE2-NEXT: movdqa %xmm3, %xmm5
8853 ; SSE2-NEXT: movdqa %xmm1, %xmm6
8855 ; SSE2-NEXT: movdqa %xmm6, %xmm7
8863 ; SSE2-NEXT: movdqa %xmm2, %xmm5
8866 ; SSE2-NEXT: movdqa %xmm4, %xmm7
8884 ; SSE4-NEXT: movdqa %xmm0, %xmm4
8885 ; SSE4-NEXT: movdqa %xmm1, %xmm5
8889 ; SSE4-NEXT: movdqa %xmm5, %xmm0
8924 ; SSE2-NEXT: movdqa {{.*#+}} xmm7 = [2147483648,0,2147483648,0]
8925 ; SSE2-NEXT: movdqa %xmm1, %xmm4
8927 ; SSE2-NEXT: movdqa %xmm3, %xmm5
8929 ; SSE2-NEXT: movdqa %xmm5, %xmm6
8938 ; SSE2-NEXT: movdqa %xmm8, %xmm9
8940 ; SSE2-NEXT: movdqa %xmm0, %xmm6
8943 ; SSE2-NEXT: movdqa %xmm7, %xmm5
8958 ; SSE2-NEXT: movdqa %xmm4, %xmm0
8959 ; SSE2-NEXT: movdqa %xmm9, %xmm1
8964 movdqa %xmm0, %xmm4
8965 ; SSE4-NEXT: movdqa %xmm3, %xmm5
8969 ; SSE4-NEXT: movdqa %xmm2, %xmm6
8973 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9013 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [2147483648,2147483648,2147483648,2147483648]
9014 ; SSE2-NEXT: movdqa %xmm1, %xmm5
9016 ; SSE2-NEXT: movdqa %xmm3, %xmm6
9018 ; SSE2-NEXT: movdqa %xmm6, %xmm7
9026 ; SSE2-NEXT: movdqa %xmm0, %xmm5
9029 ; SSE2-NEXT: movdqa %xmm4, %xmm7
9047 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9048 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
9049 ; SSE4-NEXT: movdqa %xmm1, %xmm6
9051 ; SSE4-NEXT: movdqa %xmm3, %xmm5
9054 ; SSE4-NEXT: movdqa %xmm4, %xmm6
9059 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9102 ; SSE2-NEXT: movdqa {{.*#+}} xmm7 = [2147483648,2147483648,2147483648,2147483648]
9103 ; SSE2-NEXT: movdqa %xmm3, %xmm4
9105 ; SSE2-NEXT: movdqa %xmm1, %xmm5
9107 ; SSE2-NEXT: movdqa %xmm5, %xmm6
9116 ; SSE2-NEXT: movdqa %xmm8, %xmm9
9118 ; SSE2-NEXT: movdqa %xmm2, %xmm6
9121 ; SSE2-NEXT: movdqa %xmm7, %xmm5
9136 ; SSE2-NEXT: movdqa %xmm4, %xmm0
9137 ; SSE2-NEXT: movdqa %xmm9, %xmm1
9142 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9143 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
9144 ; SSE4-NEXT: movdqa %xmm3, %xmm6
9146 ; SSE4-NEXT: movdqa %xmm1, %xmm5
9151 ; SSE4-NEXT: movdqa %xmm2, %xmm7
9157 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9205 ; SSE2-NEXT: movdqa {{.*#+}} xmm4 = [2147483648,2147483648,2147483648,2147483648]
9206 ; SSE2-NEXT: movdqa %xmm3, %xmm5
9208 ; SSE2-NEXT: movdqa %xmm1, %xmm6
9210 ; SSE2-NEXT: movdqa %xmm6, %xmm7
9218 ; SSE2-NEXT: movdqa %xmm2, %xmm5
9221 ; SSE2-NEXT: movdqa %xmm4, %xmm7
9239 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9240 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
9241 ; SSE4-NEXT: movdqa %xmm3, %xmm6
9243 ; SSE4-NEXT: movdqa %xmm1, %xmm5
9246 ; SSE4-NEXT: movdqa %xmm2, %xmm6
9251 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9294 ; SSE2-NEXT: movdqa {{.*#+}} xmm7 = [2147483648,2147483648,2147483648,2147483648]
9295 ; SSE2-NEXT: movdqa %xmm1, %xmm4
9297 ; SSE2-NEXT: movdqa %xmm3, %xmm5
9299 ; SSE2-NEXT: movdqa %xmm5, %xmm6
9308 ; SSE2-NEXT: movdqa %xmm8, %xmm9
9310 ; SSE2-NEXT: movdqa %xmm0, %xmm6
9313 ; SSE2-NEXT: movdqa %xmm7, %xmm5
9328 ; SSE2-NEXT: movdqa %xmm4, %xmm0
9329 ; SSE2-NEXT: movdqa %xmm9, %xmm1
9334 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9335 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
9336 ; SSE4-NEXT: movdqa %xmm1, %xmm6
9338 ; SSE4-NEXT: movdqa %xmm3, %xmm5
9343 ; SSE4-NEXT: movdqa %xmm4, %xmm7
9349 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9397 ; SSE2-NEXT: movdqa {{.*#+}} xmm5 = [2147483648,0,2147483648,0]
9398 ; SSE2-NEXT: movdqa %xmm1, %xmm4
9400 ; SSE2-NEXT: movdqa %xmm3, %xmm6
9402 ; SSE2-NEXT: movdqa %xmm6, %xmm7
9410 ; SSE2-NEXT: movdqa %xmm0, %xmm6
9413 ; SSE2-NEXT: movdqa %xmm5, %xmm7
9427 ; SSE2-NEXT: movdqa %xmm5, %xmm0
9428 ; SSE2-NEXT: movdqa %xmm4, %xmm1
9433 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9434 ; SSE4-NEXT: movdqa %xmm3, %xmm5
9436 ; SSE4-NEXT: movdqa %xmm2, %xmm0
9439 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9473 ; SSE2-NEXT: movdqa {{.*#+}} xmm7 = [2147483648,0,2147483648,0]
9474 ; SSE2-NEXT: movdqa %xmm3, %xmm4
9476 ; SSE2-NEXT: movdqa %xmm1, %xmm5
9478 ; SSE2-NEXT: movdqa %xmm5, %xmm6
9487 ; SSE2-NEXT: movdqa %xmm8, %xmm9
9489 ; SSE2-NEXT: movdqa %xmm2, %xmm6
9492 ; SSE2-NEXT: movdqa %xmm7, %xmm5
9507 ; SSE2-NEXT: movdqa %xmm4, %xmm0
9508 ; SSE2-NEXT: movdqa %xmm9, %xmm1
9513 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9514 ; SSE4-NEXT: movdqa %xmm1, %xmm5
9521 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9560 ; SSE2-NEXT: movdqa {{.*#+}} xmm5 = [2147483648,0,2147483648,0]
9561 ; SSE2-NEXT: movdqa %xmm3, %xmm4
9563 ; SSE2-NEXT: movdqa %xmm1, %xmm6
9565 ; SSE2-NEXT: movdqa %xmm6, %xmm7
9573 ; SSE2-NEXT: movdqa %xmm2, %xmm6
9576 ; SSE2-NEXT: movdqa %xmm5, %xmm7
9590 ; SSE2-NEXT: movdqa %xmm5, %xmm0
9591 ; SSE2-NEXT: movdqa %xmm4, %xmm1
9596 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9597 ; SSE4-NEXT: movdqa %xmm1, %xmm5
9601 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9635 ; SSE2-NEXT: movdqa {{.*#+}} xmm7 = [2147483648,0,2147483648,0]
9636 ; SSE2-NEXT: movdqa %xmm1, %xmm4
9638 ; SSE2-NEXT: movdqa %xmm3, %xmm5
9640 ; SSE2-NEXT: movdqa %xmm5, %xmm6
9649 ; SSE2-NEXT: movdqa %xmm8, %xmm9
9651 ; SSE2-NEXT: movdqa %xmm0, %xmm6
9654 ; SSE2-NEXT: movdqa %xmm7, %xmm5
9669 ; SSE2-NEXT: movdqa %xmm4, %xmm0
9670 ; SSE2-NEXT: movdqa %xmm9, %xmm1
9675 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9676 ; SSE4-NEXT: movdqa %xmm3, %xmm5
9680 ; SSE4-NEXT: movdqa %xmm2, %xmm6
9684 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9723 ; SSE2-NEXT: movdqa {{.*#+}} xmm5 = [2147483648,2147483648,2147483648,2147483648]
9724 ; SSE2-NEXT: movdqa %xmm1, %xmm4
9726 ; SSE2-NEXT: movdqa %xmm3, %xmm6
9728 ; SSE2-NEXT: movdqa %xmm6, %xmm7
9736 ; SSE2-NEXT: movdqa %xmm0, %xmm6
9739 ; SSE2-NEXT: movdqa %xmm5, %xmm7
9753 ; SSE2-NEXT: movdqa %xmm5, %xmm0
9754 ; SSE2-NEXT: movdqa %xmm4, %xmm1
9759 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9760 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
9761 ; SSE4-NEXT: movdqa %xmm1, %xmm6
9763 ; SSE4-NEXT: movdqa %xmm3, %xmm5
9766 ; SSE4-NEXT: movdqa %xmm4, %xmm6
9771 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9813 ; SSE2-NEXT: movdqa {{.*#+}} xmm7 = [2147483648,2147483648,2147483648,2147483648]
9814 ; SSE2-NEXT: movdqa %xmm3, %xmm4
9816 ; SSE2-NEXT: movdqa %xmm1, %xmm5
9818 ; SSE2-NEXT: movdqa %xmm5, %xmm6
9827 ; SSE2-NEXT: movdqa %xmm8, %xmm9
9829 ; SSE2-NEXT: movdqa %xmm2, %xmm6
9832 ; SSE2-NEXT: movdqa %xmm7, %xmm5
9847 ; SSE2-NEXT: movdqa %xmm4, %xmm0
9848 ; SSE2-NEXT: movdqa %xmm9, %xmm1
9853 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9854 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
9855 ; SSE4-NEXT: movdqa %xmm3, %xmm6
9857 ; SSE4-NEXT: movdqa %xmm1, %xmm5
9862 ; SSE4-NEXT: movdqa %xmm2, %xmm7
9868 ; SSE4-NEXT: movdqa %xmm5, %xmm0
9915 ; SSE2-NEXT: movdqa {{.*#+}} xmm5 = [2147483648,2147483648,2147483648,2147483648]
9916 ; SSE2-NEXT: movdqa %xmm3, %xmm4
9918 ; SSE2-NEXT: movdqa %xmm1, %xmm6
9920 ; SSE2-NEXT: movdqa %xmm6, %xmm7
9928 ; SSE2-NEXT: movdqa %xmm2, %xmm6
9931 ; SSE2-NEXT: movdqa %xmm5, %xmm7
9945 ; SSE2-NEXT: movdqa %xmm5, %xmm0
9946 ; SSE2-NEXT: movdqa %xmm4, %xmm1
9951 ; SSE4-NEXT: movdqa %xmm0, %xmm4
9952 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
9953 ; SSE4-NEXT: movdqa %xmm3, %xmm6
9955 ; SSE4-NEXT: movdqa %xmm1, %xmm5
9958 ; SSE4-NEXT: movdqa %xmm2, %xmm6
9963 ; SSE4-NEXT: movdqa %xmm5, %xmm0
10005 ; SSE2-NEXT: movdqa {{.*#+}} xmm7 = [2147483648,2147483648,2147483648,2147483648]
10006 ; SSE2-NEXT: movdqa %xmm1, %xmm4
10008 ; SSE2-NEXT: movdqa %xmm3, %xmm5
10010 ; SSE2-NEXT: movdqa %xmm5, %xmm6
10019 ; SSE2-NEXT: movdqa %xmm8, %xmm9
10021 ; SSE2-NEXT: movdqa %xmm0, %xmm6
10024 ; SSE2-NEXT: movdqa %xmm7, %xmm5
10039 ; SSE2-NEXT: movdqa %xmm4, %xmm0
10040 ; SSE2-NEXT: movdqa %xmm9, %xmm1
10045 ; SSE4-NEXT: movdqa %xmm0, %xmm4
10046 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
10047 ; SSE4-NEXT: movdqa %xmm1, %xmm6
10049 ; SSE4-NEXT: movdqa %xmm3, %xmm5
10054 ; SSE4-NEXT: movdqa %xmm4, %xmm7
10060 ; SSE4-NEXT: movdqa %xmm5, %xmm0
10107 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,0,2147483648,0]
10108 ; SSE2-NEXT: movdqa %xmm0, %xmm3
10111 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10126 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10127 ; SSE4-NEXT: movdqa %xmm1, %xmm0
10158 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,0,2147483648,0]
10159 ; SSE2-NEXT: movdqa %xmm1, %xmm3
10162 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10175 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10180 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10217 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,0,2147483648,0]
10218 ; SSE2-NEXT: movdqa %xmm1, %xmm3
10221 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10236 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10267 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,0,2147483648,0]
10268 ; SSE2-NEXT: movdqa %xmm0, %xmm3
10271 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10284 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10289 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10290 ; SSE4-NEXT: movdqa %xmm1, %xmm3
10327 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
10328 ; SSE2-NEXT: movdqa %xmm0, %xmm3
10331 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10346 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10347 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
10348 ; SSE4-NEXT: movdqa %xmm2, %xmm3
10387 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
10388 ; SSE2-NEXT: movdqa %xmm1, %xmm3
10391 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10404 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10409 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10410 ; SSE4-NEXT: movdqa {{.*#+}} xmm3 = [9223372036854775808,9223372036854775808]
10411 ; SSE4-NEXT: movdqa %xmm1, %xmm0
10456 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
10457 ; SSE2-NEXT: movdqa %xmm1, %xmm3
10460 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10475 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10476 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
10477 ; SSE4-NEXT: movdqa %xmm1, %xmm3
10516 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
10517 ; SSE2-NEXT: movdqa %xmm0, %xmm3
10520 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10533 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10538 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10539 ; SSE4-NEXT: movdqa {{.*#+}} xmm3 = [9223372036854775808,9223372036854775808]
10584 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,0,2147483648,0]
10585 ; SSE2-NEXT: movdqa %xmm0, %xmm3
10588 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10599 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10604 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10605 ; SSE4-NEXT: movdqa %xmm1, %xmm0
10636 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,0,2147483648,0]
10637 ; SSE2-NEXT: movdqa %xmm1, %xmm3
10640 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10653 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10658 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10695 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,0,2147483648,0]
10696 ; SSE2-NEXT: movdqa %xmm1, %xmm3
10699 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10710 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10715 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10746 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,0,2147483648,0]
10747 ; SSE2-NEXT: movdqa %xmm0, %xmm3
10750 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10763 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10768 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10769 ; SSE4-NEXT: movdqa %xmm1, %xmm3
10806 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
10807 ; SSE2-NEXT: movdqa %xmm0, %xmm3
10810 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10821 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10826 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10827 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
10828 ; SSE4-NEXT: movdqa %xmm2, %xmm3
10867 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
10868 ; SSE2-NEXT: movdqa %xmm1, %xmm3
10871 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10884 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10889 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10890 ; SSE4-NEXT: movdqa {{.*#+}} xmm3 = [9223372036854775808,9223372036854775808]
10891 ; SSE4-NEXT: movdqa %xmm1, %xmm0
10936 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
10937 ; SSE2-NEXT: movdqa %xmm1, %xmm3
10940 ; SSE2-NEXT: movdqa %xmm2, %xmm4
10951 ; SSE2-NEXT: movdqa %xmm2, %xmm0
10956 ; SSE4-NEXT: movdqa %xmm0, %xmm2
10957 ; SSE4-NEXT: movdqa {{.*#+}} xmm0 = [9223372036854775808,9223372036854775808]
10958 ; SSE4-NEXT: movdqa %xmm1, %xmm3
10997 ; SSE2-NEXT: movdqa {{.*#+}} xmm2 = [2147483648,2147483648,2147483648,2147483648]
10998 ; SSE2-NEXT: movdqa %xmm0, %xmm3
11001 ; SSE2-NEXT: movdqa %xmm2, %xmm4
11014 ; SSE2-NEXT: movdqa %xmm2, %xmm0
11019 ; SSE4-NEXT: movdqa %xmm0, %xmm2
11020 ; SSE4-NEXT: movdqa {{.*#+}} xmm3 = [9223372036854775808,9223372036854775808]