Lines Matching refs:iselIntExpr_R
229 static HReg iselIntExpr_R ( ISelEnv* env, IRExpr* e );
627 tmpregs[i] = iselIntExpr_R(env, args[i]);
724 roff = iselIntExpr_R(env, off);
814 HReg rrm = iselIntExpr_R(env, mode);
899 static HReg iselIntExpr_R ( ISelEnv* env, IRExpr* e )
975 HReg reg = iselIntExpr_R(env, e->Iex.Binop.arg2);
1002 HReg reg = iselIntExpr_R(env, e->Iex.Binop.arg1);
1024 HReg regL = iselIntExpr_R(env, e->Iex.Binop.arg1);
1073 HReg regR = iselIntExpr_R(env, e->Iex.Binop.arg2);
1224 HReg argL = iselIntExpr_R(env, e->Iex.Binop.arg1);
1225 HReg argR = iselIntExpr_R(env, e->Iex.Binop.arg2);
1239 HReg src1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1241 HReg src2 = iselIntExpr_R(env, e->Iex.Binop.arg2);
1260 HReg left64 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1276 HReg hi32s = iselIntExpr_R(env, e->Iex.Binop.arg1);
1277 HReg lo32s = iselIntExpr_R(env, e->Iex.Binop.arg2);
1290 HReg hi16s = iselIntExpr_R(env, e->Iex.Binop.arg1);
1291 HReg lo16s = iselIntExpr_R(env, e->Iex.Binop.arg2);
1305 HReg hi8s = iselIntExpr_R(env, e->Iex.Binop.arg1);
1306 HReg lo8s = iselIntExpr_R(env, e->Iex.Binop.arg2);
1325 HReg a32s = iselIntExpr_R(env, e->Iex.Binop.arg1);
1326 HReg b32s = iselIntExpr_R(env, e->Iex.Binop.arg2);
1384 HReg src = iselIntExpr_R(env, expr64);
1438 HReg reg = iselIntExpr_R(env, argL);
1452 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1473 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1488 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1502 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1511 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1546 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1556 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1567 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1579 HReg pre = iselIntExpr_R(env, e->Iex.Unop.arg);
1595 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
1689 return iselIntExpr_R(env, e->Iex.Unop.arg);
1697 HReg arg = iselIntExpr_R(env, e->Iex.Unop.arg);
1764 HReg arg = iselIntExpr_R(env, e->Iex.Unop.arg);
1863 HReg r1 = iselIntExpr_R(env, e->Iex.ITE.iftrue);
1864 HReg r0 = iselIntExpr_R(env, e->Iex.ITE.iffalse);
1922 vpanic("iselIntExpr_R(amd64): cannot reduce tree");
1977 HReg r1 = iselIntExpr_R(env, expr1);
1978 HReg r2 = iselIntExpr_R(env, expr2);
1993 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
1994 HReg r2 = iselIntExpr_R(env, e->Iex.Binop.arg2->Iex.Binop.arg1 );
2005 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
2015 HReg r1 = iselIntExpr_R(env, e);
2024 iselIntExpr_R, the expression can have type 32, 16 or 8 bits. */
2086 HReg r = iselIntExpr_R ( env, e );
2095 iselIntExpr_R, the expression can have type 64, 32, 16 or 8
2142 HReg r = iselIntExpr_R ( env, e );
2151 with iselIntExpr_R, the expression can have type 64, 32, 16 or 8
2187 HReg r = iselIntExpr_R ( env, e );
2244 HReg reg = iselIntExpr_R(env, e->Iex.Unop.arg);
2253 HReg reg = iselIntExpr_R(env, e->Iex.Unop.arg);
2263 HReg r = iselIntExpr_R(env, e->Iex.Unop.arg);
2273 HReg r = iselIntExpr_R(env, e->Iex.Unop.arg);
2283 HReg r1 = iselIntExpr_R(env, e->Iex.Unop.arg);
2297 HReg r0 = iselIntExpr_R(env, mi.bindee[0]);
2309 HReg r1 = iselIntExpr_R(env, e->Iex.Unop.arg);
2324 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
2332 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
2352 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
2404 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
2430 HReg r1 = iselIntExpr_R(env, e->Iex.Binop.arg1);
2455 the first two parameters. As with iselIntExpr_R, these may be
2498 HReg rRight = iselIntExpr_R(env, e->Iex.Binop.arg2);
2532 *rHi = iselIntExpr_R(env, e->Iex.Binop.arg1);
2533 *rLo = iselIntExpr_R(env, e->Iex.Binop.arg2);
2609 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
2718 iselIntExpr_R, the returned reg will be virtual, and it must not be
2972 HReg src = iselIntExpr_R(env, e->Iex.Binop.arg2);
2981 HReg src = iselIntExpr_R(env, e->Iex.Unop.arg);
3049 //.. HReg ri = iselIntExpr_R(env, e->Iex.Unop.arg);
3323 HReg srcI = iselIntExpr_R(env, e->Iex.Binop.arg2);
3335 HReg srcI = iselIntExpr_R(env, e->Iex.Binop.arg2);
3614 HReg argR = iselIntExpr_R(env, e->Iex.Binop.arg2);
3768 HReg rA = iselIntExpr_R(env, e->Iex.Load.addr);
4313 : iselIntExpr_R(env, lg->alt);
4353 : iselIntExpr_R(env, sg->data);
4381 HReg r = iselIntExpr_R(env, stmt->Ist.Store.data);
4406 HReg rA = iselIntExpr_R(env, stmt->Ist.Store.addr);
4435 HReg r = iselIntExpr_R(env, stmt->Ist.Put.data);
4493 HReg r = iselIntExpr_R(env, puti->data);
4684 HReg rData = iselIntExpr_R(env, cas->dataLo);
4685 HReg rExpd = iselIntExpr_R(env, cas->expdLo);
4711 HReg rDataHi = iselIntExpr_R(env, cas->dataHi);
4712 HReg rDataLo = iselIntExpr_R(env, cas->dataLo);
4713 HReg rExpdHi = iselIntExpr_R(env, cas->expdHi);
4714 HReg rExpdLo = iselIntExpr_R(env, cas->expdLo);
4784 HReg r = iselIntExpr_R(env, IRExpr_Const(stmt->Ist.Exit.dst));
4804 HReg r = iselIntExpr_R(env, IRExpr_Const(stmt->Ist.Exit.dst));
4861 HReg r = iselIntExpr_R(env, next);
4872 HReg r = iselIntExpr_R(env, next);
4899 HReg r = iselIntExpr_R(env, next);