Lines Matching full:1101
343 /** 1111 1101 0010 0p sz rdst rsrc mov%s %1, %0 */
347 /** 1111 1101 0010 1p sz rsrc rdst mov%s %1, %0 */
357 /** 1111 1101 0011 1p sz rsrc rdst movu%s %1, %0 */
391 /** 1111 1101 0111 im00 1110rdst stz #%1, %0 */
394 /** 1111 1101 0111 im00 1111rdst stnz #%1, %0 */
445 /** 1111 1101 0111 im00 1101rdst xor #%1, %0 */
451 /** 0000 0110 mx10 00ss 0000 1101 rsrc rdst xor %1%S1, %0 */
466 /** 1111 1101 0111 im00 1100rdst tst #%1, %2 */
487 /** 1111 1101 0111 im00 0010rdst adc #%1, %0 */
569 /** 1111 1101 0111 im00 0100rdst max #%1, %0 */
589 /** 1111 1101 0111 im00 0101rdst min #%1, %0 */
619 /** 1111 1101 0111 im00 0110rdst emul #%1, %0 */
631 /** 1111 1101 0111 im00 0111rdst emulu #%1, %0 */
643 /** 1111 1101 0111 im00 1000rdst div #%1, %0 */
655 /** 1111 1101 0111 im00 1001rdst divu #%1, %0 */
670 /** 1111 1101 0110 0010 rsrc rdst shll %2, %0 */
673 /** 1111 1101 110immmm rsrc rdst shll #%2, %1, %0 */
680 /** 1111 1101 0110 0001 rsrc rdst shar %2, %0 */
683 /** 1111 1101 101immmm rsrc rdst shar #%2, %1, %0 */
690 /** 1111 1101 0110 0000 rsrc rdst shlr %2, %0 */
693 /** 1111 1101 100immmm rsrc rdst shlr #%2, %1, %0 */
705 /** 1111 1101 0110 111i mmmm rdst rotl #%1, %0 */
708 /** 1111 1101 0110 0110 rsrc rdst rotl %1, %0 */
711 /** 1111 1101 0110 110i mmmm rdst rotr #%1, %0 */
714 /** 1111 1101 0110 0100 rsrc rdst rotr %1, %0 */
717 /** 1111 1101 0110 0101 rsrc rdst revw %1, %0 */
720 /** 1111 1101 0110 0111 rsrc rdst revl %1, %0 */
809 /** 1111 1101 0000 0000 srca srcb mulhi %1, %2 */
812 /** 1111 1101 0000 0001 srca srcb mullo %1, %2 */
815 /** 1111 1101 0000 0100 srca srcb machi %1, %2 */
818 /** 1111 1101 0000 0101 srca srcb maclo %1, %2 */
821 /** 1111 1101 0001 0111 0000 rsrc mvtachi %1 */
824 /** 1111 1101 0001 0111 0001 rsrc mvtaclo %1 */
827 /** 1111 1101 0001 1111 0000 rdst mvfachi %0 */
830 /** 1111 1101 0001 1111 0010 rdst mvfacmi %0 */
833 /** 1111 1101 0001 1111 0001 rdst mvfaclo %0 */
836 /** 1111 1101 0001 1000 000i 0000 racw #%1 */
851 /** 1111 1101 0111 0010 0010 rdst fadd #%1, %0 */
857 /** 1111 1101 0111 0010 0001 rdst fcmp #%1, %0 */
863 /** 1111 1101 0111 0010 0000 rdst fsub #%1, %0 */
872 /** 1111 1101 0111 0010 0011 rdst fmul #%1, %0 */
878 /** 1111 1101 0111 0010 0100 rdst fdiv #%1, %0 */
940 /** 1111 1101 111bittt 1111 rdst bnot #%1, %0 */
947 /** 1111 1101 111 bittt cond rdst bm%2 #%1, %0%S0 */
968 /** 1111 1101 0111 im11 000crdst mvtc #%1, %0 */
971 /** 1111 1101 0110 100c rsrc rdst mvtc %1, %0 */
974 /** 1111 1101 0110 101s rsrc rdst mvfc %1, %0 */
1001 /** 1111 1100 1101 sz sd rdst cond sc%1%s %0 */