Lines Matching refs:d6
68 vld1.8 {d6-d7},[r1]
70 vst1.8 {d6-d7},[r6,: 128]
184 vtrn.32 d4,d6
191 vtrn.32 d6,d0
196 vst1.8 d6,[r2,: 64]
263 vld1.8 {d6},[r7,: 64]
314 vld1.8 {d6-d7},[r4,: 128]!
336 vmlal.s32 q10,d6,d23
346 vmlal.s32 q1,d6,d1
349 vmull.s32 q14,d10,d6
356 vmlal.s32 q11,d11,d6
362 vmlal.s32 q15,d12,d6
369 vmlal.s32 q2,d13,d6
376 vmlal.s32 q0,d6,d6
459 vtrn.32 d0,d6
472 vtrn.32 d6,d12
478 vst1.8 d6,[r2,: 64]
486 vld1.8 {d6-d7},[r4,: 128]!
542 vmlal.s32 q8,d24,d6
561 vmlal.s32 q7,d23,d6
576 vmlal.s32 q4,d22,d6
580 vmlal.s32 q8,d19,d6
593 vmull.s32 q7,d18,d6
626 vmlal.s32 q1,d13,d6
640 vmlal.s32 q2,d19,d6
641 vmlal.s32 q5,d18,d6
656 vmlal.s32 q6,d18,d6
658 vld1.8 {d6-d7},[r2,: 128]
735 vtrn.32 d2,d6
752 vtrn.32 d10,d6
774 vld1.8 {d6},[r4,: 64]
788 vld1.8 {d6-d7},[r4,: 128]!
791 vld1.8 {d6},[r2,: 64]
800 vst1.8 d6,[r6,: 64]
807 vld1.8 {d6-d7},[r4,: 128]!
863 vmlal.s32 q8,d24,d6
882 vmlal.s32 q7,d23,d6
897 vmlal.s32 q4,d22,d6
901 vmlal.s32 q8,d19,d6
914 vmull.s32 q7,d18,d6
947 vmlal.s32 q1,d13,d6
961 vmlal.s32 q2,d19,d6
962 vmlal.s32 q5,d18,d6
977 vmlal.s32 q6,d18,d6
979 vld1.8 {d6-d7},[r2,: 128]
1056 vtrn.32 d2,d6
1073 vtrn.32 d10,d6
1092 vld1.8 {d6-d7},[r4,: 128]!
1114 vmlal.s32 q10,d6,d23
1124 vmlal.s32 q1,d6,d1
1127 vmull.s32 q14,d10,d6
1134 vmlal.s32 q11,d11,d6
1140 vmlal.s32 q15,d12,d6
1147 vmlal.s32 q2,d13,d6
1154 vmlal.s32 q0,d6,d6
1237 vtrn.32 d0,d6
1250 vtrn.32 d6,d12
1256 vst1.8 d6,[r2,: 64]
1268 vld1.8 {d6},[r4,: 64]
1279 vld1.8 {d6-d7},[r4,: 128]!
1335 vmlal.s32 q8,d24,d6
1354 vmlal.s32 q7,d23,d6
1369 vmlal.s32 q4,d22,d6
1373 vmlal.s32 q8,d19,d6
1386 vmull.s32 q7,d18,d6
1419 vmlal.s32 q1,d13,d6
1433 vmlal.s32 q2,d19,d6
1434 vmlal.s32 q5,d18,d6
1449 vmlal.s32 q6,d18,d6
1451 vld1.8 {d6-d7},[r2,: 128]
1528 vtrn.32 d2,d6
1545 vtrn.32 d10,d6
1624 vld1.8 {d6-d7},[r7,: 128]!
1636 vext.32 d24,d18,d6,#1
1684 vmlal.s32 q5,d20,d6
1693 vmlal.s32 q6,d17,d6
1701 vmlal.s32 q4,d21,d6
1710 vmlal.s32 q5,d14,d6
1716 vext.32 d0,d6,d18,#1
1724 vld1.8 {d6},[r6,: 64]
1739 vext.32 d10,d6,d6,#0
1798 vst1.8 d6,[r6,: 64]
1815 vld1.8 {d6-d7},[r5,: 128]!
1827 vext.32 d24,d18,d6,#1
1875 vmlal.s32 q5,d20,d6
1884 vmlal.s32 q6,d17,d6
1892 vmlal.s32 q4,d21,d6
1901 vmlal.s32 q5,d14,d6
1907 vext.32 d0,d6,d18,#1
1915 vld1.8 {d6},[r2,: 64]
1930 vext.32 d10,d6,d6,#0
1989 vst1.8 d6,[r2,: 64]