Home | History | Annotate | Download | only in opcodes

Lines Matching full:1111

3688                 /** 0011 1111 rega regb		rtsd	#%1, %2-%0 */
3696 "/** 0011 1111 rega regb rtsd #%1, %2-%0 */",
4514 /** 0110 1111 dsta dstb popm %1-%2 */
4522 "/** 0110 1111 dsta dstb popm %1-%2 */",
5249 /** 0111 1111 0000 rsrc jmp %0 */
5255 "/** 0111 1111 0000 rsrc jmp %0 */",
5282 /** 0111 1111 0001 rsrc jsr %0 */
5288 "/** 0111 1111 0001 rsrc jsr %0 */",
5315 /** 0111 1111 0100 rsrc bra.l %0 */
5321 "/** 0111 1111 0100 rsrc bra.l %0 */",
5349 /** 0111 1111 0101 rsrc bsr.l %0 */
5355 "/** 0111 1111 0101 rsrc bsr.l %0 */",
5369 /** 0111 1111 1000 00sz suntil%s */
5375 "/** 0111 1111 1000 00sz suntil%s */",
5387 /** 0111 1111 1000 0011 scmpu */
5391 "/** 0111 1111 1000 0011 scmpu */",
5404 /** 0111 1111 1000 01sz swhile%s */
5410 "/** 0111 1111 1000 01sz swhile%s */",
5422 /** 0111 1111 1000 0111 smovu */
5426 "/** 0111 1111 1000 0111 smovu */",
5439 /** 0111 1111 1000 10sz sstr%s */
5445 "/** 0111 1111 1000 10sz sstr%s */",
5460 /** 0111 1111 1000 1011 smovb */
5464 "/** 0111 1111 1000 1011 smovb */",
5477 /** 0111 1111 1000 11sz rmpa%s */
5483 "/** 0111 1111 1000 11sz rmpa%s */",
5498 /** 0111 1111 1000 1111 smovf */
5502 "/** 0111 1111 1000 1111 smovf */",
5513 /** 0111 1111 1001 0011 satr */
5517 "/** 0111 1111 1001 0011 satr */",
5531 /** 0111 1111 1001 0100 rtfi */
5535 "/** 0111 1111 1001 0100 rtfi */",
5546 /** 0111 1111 1001 0101 rte */
5550 "/** 0111 1111 1001 0101 rte */",
5561 /** 0111 1111 1001 0110 wait */
5565 "/** 0111 1111 1001 0110 wait */",
5594 /** 0111 1111 1010 rdst setpsw %0 */
5600 "/** 0111 1111 1010 rdst setpsw %0 */",
5627 /** 0111 1111 1011 rdst clrpsw %0 */
5633 "/** 0111 1111 1011 rdst clrpsw %0 */",
6798 /** 1111 00sd rdst 0bit bset #%1, %0%S0 */
6808 "/** 1111 00sd rdst 0bit bset #%1, %0%S0 */",
6823 /** 1111 00sd rdst 1bit bclr #%1, %0%S0 */
6833 "/** 1111 00sd rdst 1bit bclr #%1, %0%S0 */",
6891 /** 1111 01sd rdst 0bit btst #%2, %1%S1 */
6901 "/** 1111 01sd rdst 0bit btst #%2, %1%S1 */",
6916 /** 1111 01ss rsrc 10sz push%s %1 */
6926 "/** 1111 01ss rsrc 10sz push%s %1 */",
6993 /** 1111 10sd rdst im sz mov%s #%1, %0 */
7005 "/** 1111 10sd rdst im sz mov%s #%1, %0 */",
7070 /** 1111 1100 0000 0011 rsrc rdst sbb %1, %0 */
7078 "/** 1111 1100 0000 0011 rsrc rdst sbb %1, %0 */",
7098 /** 1111 1100 0000 0111 rsrc rdst neg %2, %0 */
7106 "/** 1111 1100 0000 0111 rsrc rdst neg %2, %0 */",
7128 /** 1111 1100 0000 1011 rsrc rdst adc %1, %0 */
7136 "/** 1111 1100 0000 1011 rsrc rdst adc %1, %0 */",
7155 /** 1111 1100 0000 1111 rsrc rdst abs %1, %0 */
7163 "/** 1111 1100 0000 1111 rsrc rdst abs %1, %0 */",
7186 /** 1111 1100 0001 00ss rsrc rdst max %1%S1, %0 */
7196 "/** 1111 1100 0001 00ss rsrc rdst max %1%S1, %0 */",
7252 /** 1111 1100 0001 01ss rsrc rdst min %1%S1, %0 */
7262 "/** 1111 1100 0001 01ss rsrc rdst min %1%S1, %0 */",
7310 /** 1111 1100 0001 10ss rsrc rdst emul %1%S1, %0 */
7320 "/** 1111
7368 /** 1111 1100 0001 11ss rsrc rdst emulu %1%S1, %0 */
7378 "/** 1111 1100 0001 11ss rsrc rdst emulu %1%S1, %0 */",
7426 /** 1111 1100 0010 00ss rsrc rdst div %1%S1, %0 */
7436 "/** 1111 1100 0010 00ss rsrc rdst div %1%S1, %0 */",
7484 /** 1111 1100 0010 01ss rsrc rdst divu %1%S1, %0 */
7494 "/** 1111 1100 0010 01ss rsrc rdst divu %1%S1, %0 */",
7542 /** 1111 1100 0011 00ss rsrc rdst tst %1%S1, %2 */
7552 "/** 1111 1100 0011 00ss rsrc rdst tst %1%S1, %2 */",
7600 /** 1111 1100 0011 01ss rsrc rdst xor %1%S1, %0 */
7610 "/** 1111 1100 0011 01ss rsrc rdst xor %1%S1, %0 */",
7657 /** 1111 1100 0011 1011 rsrc rdst not %1, %0 */
7665 "/** 1111 1100 0011 1011 rsrc rdst not %1, %0 */",
7688 /** 1111 1100 0100 00ss rsrc rdst xchg %1%S1, %0 */
7698 "/** 1111 1100 0100 00ss rsrc rdst xchg %1%S1, %0 */",
7746 /** 1111 1100 0100 01sd rsrc rdst itof %1%S1, %0 */
7756 "/** 1111 1100 0100 01sd rsrc rdst itof %1%S1, %0 */",
7804 /** 1111 1100 0110 00sd rdst rsrc bset %1, %0%S0 */
7814 "/** 1111 1100 0110 00sd rdst rsrc bset %1, %0%S0 */",
7864 /** 1111 1100 0110 01sd rdst rsrc bclr %1, %0%S0 */
7874 "/** 1111 1100 0110 01sd rdst rsrc bclr %1, %0%S0 */",
7924 /** 1111 1100 0110 10sd rdst rsrc btst %2, %1%S1 */
7934 "/** 1111 1100 0110 10sd rdst rsrc btst %2, %1%S1 */",
7984 /** 1111 1100 0110 11sd rdst rsrc bnot %1, %0%S0 */
7994 "/** 1111 1100 0110 11sd rdst rsrc bnot %1, %0%S0 */",
8044 /** 1111 1100 1000 00sd rsrc rdst fsub %1%S1, %0 */
8054 "/** 1111 1100 1000 00sd rsrc rdst fsub %1%S1, %0 */",
8102 /** 1111 1100 1000 01sd rsrc rdst fcmp %1%S1, %0 */
8112 "/** 1111 1100 1000 01sd rsrc rdst fcmp %1%S1, %0 */",
8160 /** 1111 1100 1000 10sd rsrc rdst fadd %1%S1, %0 */
8170 "/** 1111 1100 1000 10sd rsrc rdst fadd %1%S1, %0 */",
8218 /** 1111 1100 1000 11sd rsrc rdst fmul %1%S1, %0 */
8228 "/** 1111 1100 1000 11sd rsrc rdst fmul %1%S1, %0 */",
8276 /** 1111 1100 1001 00sd rsrc rdst fdiv %1%S1, %0 */
8286 "/** 1111 1100 1001 00sd rsrc rdst fdiv %1%S1, %0 */",
8334 /** 1111 1100 1001 01sd rsrc rdst ftoi %1%S1, %0 */
8344 "/** 1111 1100 1001 01sd rsrc rdst ftoi %1%S1, %0 */",
8392 /** 1111 1100 1001 10sd rsrc rdst round %1%S1, %0 */
8402 "/** 1111 1100 1001 10sd rsrc rdst round %1%S1, %0 */",
8450 /** 1111 1100 1101 sz sd rdst cond sc%1%s %0 */
8462 "/** 1111 1100 1101 sz sd rdst cond sc%1%s %0 */",
8597 /** 1111 1100 111bit sd rdst cond bm%2 #%1, %0%S0 */
8609 "/** 1111 1100 111bit sd rdst cond bm%2 #%1, %0%S0 */",
8625 /** 1111 1100 111bit sd rdst 1111 bnot #%1, %0%S0 */
8635 "/** 1111 1100 111bit sd rdst 1111 bnot #%1, %0%S0 */",
9468 /** 1111 1101 0000 0000 srca srcb mulhi %1, %2 */
9476 "/** 1111 1101 0000 0000 srca srcb mulhi %1, %2 */",
9495 /** 1111 1101 0000 0001 srca srcb mullo %1, %2 */
9503 "/** 1111 1101 0000 0001 srca srcb mullo %1, %2 */",
9522 /** 1111 1101 0000 0100 srca srcb machi %1, %2 */
9530 "/** 1111 1101 0000 0100 srca srcb machi %1, %2 */",
9549 /** 1111 1101 0000 0101 srca srcb maclo %1, %2 */
9557 "/** 1111 1101 0000 0101 srca srcb maclo %1, %2 */",
9576 /** 1111 1101 0001 0111 0000 rsrc mvtachi %1 */
9582 "/** 1111 1101 0001 0111 0000 rsrc mvtachi %1 */",
9594 /** 1111 1101 0001 0111 0001 rsrc mvtaclo %1 */
9600 "/** 1111 1101 0001 0111 0001 rsrc mvtaclo %1 */",
9619 /** 1111 1101 0001 1000 000i 0000 racw #%1 */
9625 "/** 1111 1101 0001 1000 000i 0000 racw #%1 */",
9647 /** 1111 1101 0001 1111 0000 rdst mvfachi %0 */
9653 "/** 1111 1101 0001 1111 0000 rdst mvfachi %0 */",
9665 /** 1111 1101 0001 1111 0001 rdst mvfaclo %0 */
9671 "/** 1111 1101 0001 1111 0001 rdst mvfaclo %0 */",
9683 /** 1111 1101 0001 1111 0010 rdst mvfacmi %0 */
9689 "/** 1111 1101 0001 1111 0010 rdst mvfacmi %0 */",
9709 /** 1111 1101 0010 0p sz rdst rsrc mov%s %1, %0 */
9721 "/** 1111 1101 0010 0p sz rdst rsrc mov%s %1, %0 */",
9789 /** 1111 1101 0010 1p sz rsrc rdst mov%s %1, %0 */
9801 "/** 1111 1101 0010 1p sz rsrc rdst mov%s %1, %0 */",
9869 /** 1111 1101 0011 1p sz rsrc rdst movu%s %1, %0 */
9881 "/** 1111 1101 0011 1p sz rsrc rdst movu%s %1, %0 */",
9951 /** 1111 1101 0110 0000 rsrc rdst shlr %2, %0 */
9959 "/** 1111 1101 0110 0000 rsrc rdst shlr %2, %0 */",
9978 /** 1111 1101 0110 0001 rsrc rdst shar %2, %0 */
9986 "/** 1111 1101 0110 0001 rsrc rdst shar %2, %0 */",
10005 /** 1111 1101 0110 0010 rsrc rdst shll %2, %0 */
10013 "/** 1111 1101 0110 0010 rsrc rdst shll %2, %0 */",
10032 /** 1111 1101 0110 0100 rsrc rdst rotr %1, %0 */
10040 "/** 1111 1101 0110 0100 rsrc rdst rotr %1, %0 */",
10059 /** 1111 1101 0110 0101 rsrc rdst revw %1, %0 */
10067 "/** 1111 1101 0110 0101 rsrc rdst revw %1, %0 */",
10086 /** 1111 1101 0110 0110 rsrc rdst rotl %1, %0 */
10094 "/** 1111 1101 0110 0110 rsrc rdst rotl %1, %0 */",
10113 /** 1111 1101 0110 0111 rsrc rdst revl %1, %0 */
10121 "/** 1111 1101 0110 0111 rsrc rdst revl %1, %0 */",
10144 /** 1111 1101 0110 100c rsrc rdst mvtc %1, %0 */
10154 "/** 1111 1101 0110 100c rsrc rdst mvtc %1, %0 */",
10184 /** 1111 1101 0110 101s rsrc rdst mvfc %1, %0 */
10194 "/** 1111 1101 0110 101s rsrc rdst mvfc %1, %0 */",
10227 /** 1111 1101 0110 110i mmmm rdst rotr #%1, %0 */
10237 "/** 1111 1101 0110 110i mmmm rdst rotr #%1, %0 */",
10267 /** 1111 1101 0110 111i mmmm rdst rotl #%1, %0 */
10277 "/** 1111 1101 0110 111i mmmm rdst rotl #%1, %0 */",
10307 /** 1111 1101 0111 im00 0010rdst adc #%1, %0 */
10315 "/** 1111 1101 0111 im00 0010rdst adc #%1, %0 */",
10329 /** 1111 1101 0111 im00 0100rdst max #%1, %0 */
10337 "/** 1111 1101 0111 im00 0100rdst max #%1, %0 */",
10351 /** 1111 1101 0111 im00 0101rdst min #%1, %0 */
10359 "/** 1111 1101 0111 im00 0101rdst min #%1, %0 */",
10373 /** 1111 1101 0111 im00 0110rdst emul #%1, %0 */
10381 "/** 1111 1101 0111 im00 0110rdst emul #%1, %0 */",
10395 /** 1111 1101 0111 im00 0111rdst emulu #%1, %0 */
10403 "/** 1111 1101 0111 im00 0111rdst emulu #%1, %0 */",
10417 /** 1111 1101 0111 im00 1000rdst div #%1, %0 */
10425 "/** 1111 1101 0111 im00 1000rdst div #%1, %0 */",
10439 /** 1111 1101 0111 im00 1001rdst divu #%1, %0 */
10447 "/** 1111 1101 0111 im00 1001rdst divu #%1, %0 */",
10461 /** 1111 1101 0111 im00 1100rdst tst #%1, %2 */
10469 "/** 1111 1101 0111 im00 1100rdst tst #%1, %2 */",
10483 /** 1111 1101 0111 im00 1101rdst xor #%1, %0 */
10491 "/** 1111 1101 0111 im00 1101rdst xor #%1, %0 */",
10505 /** 1111 1101 0111 im00 1110rdst stz #%1, %0 */
10513 "/** 1111 1101 0111 im00 1110rdst stz #%1, %0 */",
10527 /** 1111 1101 0111 im00 1111rdst stnz #%1, %0 */
10535 "/** 1111 1101 0111 im00 1111rdst stnz #%1, %0 */",
10558 /** 1111 1101 0111 0010 0000 rdst fsub #%1, %0 */
10564 "/** 1111 1101 0111 0010 0000 rdst fsub #%1, %0 */",
10576 /** 1111 1101 0111 0010 0001 rdst fcmp #%1, %0 */
10582 "/** 1111 1101 0111 0010 0001 rdst fcmp #%1, %0 */",
10594 /** 1111 1101 0111 0010 0010 rdst fadd #%1, %0 */
10600 "/** 1111 1101 0111 0010 0010 rdst fadd #%1, %0 */",
10612 /** 1111 1101 0111 0010 0011 rdst fmul #%1, %0 */
10618 "/** 1111 1101 0111 0010 0011 rdst fmul #%1, %0 */",
10630 /** 1111 1101 0111 0010 0100 rdst fdiv #%1, %0 */
10636 "/** 1111 1101 0111 0010 0100 rdst fdiv #%1, %0 */",
10656 /** 1111 1101 0111 im11 000crdst mvtc #%1, %0 */
10664 "/** 1111 1101 0111 im11 000crdst mvtc #%1, %0 */",
10835 /** 1111 1101 100immmm rsrc rdst shlr #%2, %1, %0 */
10845 "/** 1111 1101 100immmm rsrc rdst shlr #%2, %1, %0 */",
11148 /** 1111 1101 101immmm rsrc rdst shar #%2, %1, %0 */
11158 "/** 1111 1101 101immmm rsrc rdst shar #%2, %1, %0 */",
11459 /** 1111 1101 110immmm rsrc rdst shll #%2, %1, %0 */
11469 "/** 1111 1101 110immmm rsrc rdst shll #%2, %1, %0 */",
11784 /** 1111 1101 111 bittt cond rdst bm%2 #%1, %0%S0 */
11794 "/** 1111 1101 111 bittt cond rdst bm%2 #%1, %0%S0 */",
11812 /** 1111 1101 111bittt 1111 rdst bnot #%1, %0 */
11820 "/** 1111 1101 111bittt 1111 rdst bnot #%1, %0 */",
12654 /** 1111 1110 00sz isrc bsrc rdst mov%s %0, [%1, %2] */
12666 "/** 1111 1110 00sz isrc bsrc rdst mov%s %0, [%1, %2] */",
13111 /** 1111 1110 01sz isrc bsrc rdst mov%s [%1, %2], %0 */
13123 "/** 1111 1110 01sz isrc bsrc rdst mov%s [%1, %2], %0 */",
13568 /** 1111 1110 11sz isrc bsrc rdst movu%s [%1, %2], %0 */
13580 "/** 1111 1110 11sz isrc bsrc rdst movu%s [%1, %2], %0 */",
14032 /** 1111 1111 0000 rdst srca srcb sub %2, %1, %0 */
14042 "/** 1111 1111 0000 rdst srca srcb sub %2, %1, %0 */",
14201 /** 1111 1111 0010 rdst srca srcb add %2, %1, %0 */
14211 "/** 1111 1111 0010 rdst srca srcb add %2, %1, %0 */",
14370 /** 1111 1111 0011 rdst srca srcb mul %2, %1, %0 */
14380 "/** 1111 1111 0011 rdst srca srcb mul %2, %1, %0 */",
14539 /** 1111 1111 0100 rdst srca srcb and %2, %1, %0 */
14549 "/** 1111 1111 0100 rdst srca srcb and %2, %1, %0 */",
14708 /** 1111 1111 0101 rdst srca srcb or %2, %1, %0 */
14718 "/** 1111 1111 0101 rdst srca srcb or %2, %1, %0 */",