HomeSort by relevance Sort by last modified time
    Searched refs:d21 (Results 1 - 25 of 172) sorted by null

1 2 3 4 5 6 7

  /external/llvm/test/MC/AArch64/
neon-scalar-compare.s 9 cmeq d20, d21, d22
11 // CHECK: cmeq d20, d21, d22 // encoding: [0xb4,0x8e,0xf6,0x7e]
17 cmeq d20, d21, #0x0
19 // CHECK: cmeq d20, d21, #{{0x0|0}} // encoding: [0xb4,0x9a,0xe0,0x5e]
25 cmhs d20, d21, d22
27 // CHECK: cmhs d20, d21, d22 // encoding: [0xb4,0x3e,0xf6,0x7e]
33 cmge d20, d21, d22
35 // CHECK: cmge d20, d21, d22 // encoding: [0xb4,0x3e,0xf6,0x5e]
41 cmge d20, d21, #0x0
43 // CHECK: cmge d20, d21, #{{0x0|0}} // encoding: [0xb4,0x8a,0xe0,0x7e
    [all...]
neon-scalar-cvt.s 11 scvtf d21, d12
15 // CHECK: scvtf d21, d12 // encoding: [0x95,0xd9,0x61,0x5e]
23 ucvtf d21, d14
27 // CHECK: ucvtf d21, d14 // encoding: [0xd5,0xd9,0x61,0x7e]
35 scvtf d21, d12, #64
39 // CHECK: scvtf d21, d12, #64 // encoding: [0x95,0xe5,0x40,0x5f]
47 ucvtf d21, d14, #64
51 // CHECK: ucvtf d21, d14, #64 // encoding: [0xd5,0xe5,0x40,0x7f]
59 fcvtzs d21, d12, #1
63 // CHECK: fcvtzs d21, d12, #1 // encoding: [0x95,0xfd,0x7f,0x5f
    [all...]
neon-scalar-fp-compare.s 11 fcmeq d20, d21, d22
15 // CHECK: fcmeq d20, d21, d22 // encoding: [0xb4,0xe6,0x76,0x5e]
23 fcmeq d20, d21, #0.0
26 fcmeq d20, d21, #0x0
30 // CHECK: fcmeq d20, d21, #0.0 // encoding: [0xb4,0xda,0xe0,0x5e]
33 // CHECK: fcmeq d20, d21, #0.0 // encoding: [0xb4,0xda,0xe0,0x5e]
41 fcmge d20, d21, d22
45 // CHECK: fcmge d20, d21, d22 // encoding: [0xb4,0xe6,0x76,0x7e]
53 fcmge d20, d21, #0.0
56 fcmge d20, d21, #0x
    [all...]
neon-scalar-recip.s 11 frecps d22, d30, d21
15 // CHECK: frecps d22, d30, d21 // encoding: [0xd6,0xff,0x75,0x5e]
59 frsqrte d21, d12
63 // CHECK: frsqrte d21, d12 // encoding: [0x95,0xd9,0xe1,0x7e]
  /external/libhevc/common/arm/
ihevc_intra_pred_chroma_ver.s 117 vld2.8 {d20,d21}, [r6]! @16 loads (col 0:15)
127 vst2.8 {d20,d21}, [r2]!
128 vst2.8 {d20,d21}, [r5]!
129 vst2.8 {d20,d21}, [r8]!
130 vst2.8 {d20,d21}, [r10]!
140 vst2.8 {d20,d21}, [r2]!
141 vst2.8 {d20,d21}, [r5]!
142 vst2.8 {d20,d21}, [r8]!
143 vst2.8 {d20,d21}, [r10]!
153 vst2.8 {d20,d21}, [r2]
    [all...]
ihevc_intra_pred_luma_vert.s 118 vld1.8 {d20,d21}, [r6]! @16 loads (col 0:15)
126 vst1.8 {d20,d21}, [r2]!
127 vst1.8 {d20,d21}, [r5]!
128 vst1.8 {d20,d21}, [r8]!
129 vst1.8 {d20,d21}, [r10]!
139 vst1.8 {d20,d21}, [r2]!
140 vst1.8 {d20,d21}, [r5]!
141 vst1.8 {d20,d21}, [r8]!
142 vst1.8 {d20,d21}, [r10]!
151 vst1.8 {d20,d21}, [r2]
    [all...]
  /external/llvm/test/MC/ARM/
directive-fpu-instrs.s 5 vldr d21, [r7, #296]
13 vldr d21, [r7, #296]
neon-table-encoding.s 16 vtbx.8 d20, {d16, d17, d18}, d21
17 vtbx.8 d20, {d16, d17, d18, d19}, d21
21 @ CHECK: vtbx.8 d20, {d16, d17, d18}, d21 @ encoding: [0xe5,0x4a,0xf0,0xf3]
22 @ CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21 @ encoding: [0xe5,0x4b,0xf0,0xf3]
neont2-table-encoding.s 18 vtbx.8 d20, {d16, d17, d18}, d21
19 vtbx.8 d20, {d16, d17, d18, d19}, d21
23 @ CHECK: vtbx.8 d20, {d16, d17, d18}, d21 @ encoding: [0xf0,0xff,0xe5,0x4a]
24 @ CHECK: vtbx.8 d20, {d16, d17, d18, d19}, d21 @ encoding: [0xf0,0xff,0xe5,0x4b]
pr22395-2.s 10 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
15 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
20 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
25 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
30 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
35 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
neont2-vst-encoding.s 43 @ CHECK: vst3.8 {d17, d19, d21}, [r0:64]! @ encoding: [0x40,0xf9,0x1d,0x15]
44 vst3.8 {d17, d19, d21}, [r0:64]!
47 @ CHECK: vst3.16 {d17, d19, d21}, [r0]! @ encoding: [0x40,0xf9,0x4d,0x15]
48 vst3.16 {d17, d19, d21}, [r0]!
51 @ CHECK: vst3.32 {d17, d19, d21}, [r0]! @ encoding: [0x40,0xf9,0x8d,0x15]
52 vst3.32 {d17, d19, d21}, [r0]!
60 @ CHECK: vst4.8 {d17, d19, d21, d23}, [r0:256]! @ encoding: [0x40,0xf9,0x3d,0x11]
61 vst4.8 {d17, d19, d21, d23}, [r0:256]!
64 @ CHECK: vst4.16 {d17, d19, d21, d23}, [r0]! @ encoding: [0x40,0xf9,0x4d,0x11]
65 vst4.16 {d17, d19, d21, d23}, [r0]
    [all...]
neont2-vld-encoding.s 43 @ CHECK: vld3.8 {d17, d19, d21}, [r0:64]! @ encoding: [0x60,0xf9,0x1d,0x15]
44 vld3.8 {d17, d19, d21}, [r0:64]!
47 @ CHECK: vld3.16 {d17, d19, d21}, [r0]! @ encoding: [0x60,0xf9,0x4d,0x15]
48 vld3.16 {d17, d19, d21}, [r0]!
51 @ CHECK: vld3.32 {d17, d19, d21}, [r0]! @ encoding: [0x60,0xf9,0x8d,0x15]
52 vld3.32 {d17, d19, d21}, [r0]!
62 @ CHECK: vld4.8 {d17, d19, d21, d23}, [r0:256]! @ encoding: [0x60,0xf9,0x3d,0x11]
63 vld4.8 {d17, d19, d21, d23}, [r0:256]!
66 @ CHECK: vld4.16 {d17, d19, d21, d23}, [r0]! @ encoding: [0x60,0xf9,0x4d,0x11]
67 vld4.16 {d17, d19, d21, d23}, [r0]
    [all...]
neon-vld-encoding.s 144 @ CHECK: vld2.32 {d20, d21}, [r0]! @ encoding: [0x8d,0x48,0x60,0xf4]
151 @ CHECK: vld2.32 {d20, d21}, [r0], r6 @ encoding: [0x86,0x48,0x60,0xf4]
202 vld4.8 {d17, d19, d21, d23}, [r5:256]
203 vld4.16 {d17, d19, d21, d23}, [r7]
209 vld4.u8 {d17, d19, d21, d23}, [r5:256]!
210 vld4.u16 {d17, d19, d21, d23}, [r7]!
218 vld4.i32 {d17, d19, d21, d23}, [r9], r4
223 @ CHECK: vld4.8 {d17, d19, d21, d23}, [r5:256] @ encoding: [0x3f,0x11,0x65,0xf4]
224 @ CHECK: vld4.16 {d17, d19, d21, d23}, [r7] @ encoding: [0x4f,0x11,0x67,0xf4]
229 @ CHECK: vld4.8 {d17, d19, d21, d23}, [r5:256]! @ encoding: [0x3d,0x11,0x65,0xf4
    [all...]
  /art/test/705-register-conflict/src/
Main.java 30 double d16 = 0, d17 = 0, d18 = 0, d19 = 0, d20 = 0, d21 = 0, d22 = 0, d23 = 0; local
54 d21 = d20 + 1;
55 d22 = d21 + 1;
70 + d16 + d17 + d18 + d19 + d20 + d21 + d22 + d23
  /external/libavc/encoder/arm/
ih264e_half_pel.s 171 vqrshrun.s16 d21, q5, #5 @// (a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 + 16) >> 5 (column2,row0)
177 vst1.8 {d20, d21, d22}, [r1], r3 @//Store dest row0
307 vext.16 d30, d20, d21, #2 @//extract a[2] (set1)
310 vext.16 d29, d20, d21, #3 @//extract a[3] (set1)
317 vext.16 d31, d21, d22, #1 @//extract a[5] (set1)
319 vext.16 d28, d20, d21, #1 @//extract a[1] (set1)
326 vmlsl.s16 q13, d21, d0[0] @// a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 (set1)
327 vext.16 d30, d21, d22, #2 @//extract a[2] (set2)
330 vext.16 d29, d21, d22, #3 @//extract a[3] (set2)
332 vext.16 d28, d21, d22, #1 @//extract a[1] (set2
    [all...]
  /frameworks/rs/cpu_ref/
rsCpuIntrinsics_neon_YuvToRGB.S 27 * and d21. Working constants are pre-loaded into q13-q15, and q3 is
42 vmlal.u8 q8, d21, d15
44 vshr.u8 d14, d21, #1
54 vmull.u8 q11, d21, d14 // r2 = v * 204
106 vld2.u8 {d20,d21}, [r3]!
108 vswp d20, d21
113 vld1.u8 d21, [r4]!
144 vld1.u8 d21, [r3]!
147 vld1.u32 d21[1], [r4]!
157 vld1.u16 d21[1], [r4]
    [all...]
rsCpuIntrinsics_neon_Convolve.S 161 d18, d19, d20, d21, d22, d23,
167 vmlal.s16 q4, d21, d0[3]
178 vmlal.s16 q5, d21, d0[2]
207 d18, d19, d20, d21, d22, d23,
213 vmlal.s16 q4, d21, d3[1]
224 vmlal.s16 q5, d21, d3[0]
247 d18, d19, d20, d21, d22, d23,
254 vmlal.s16 q4, d21, d5[3]
259 vmlal.s16 q5, d21, d5[2]
  /external/libmpeg2/common/arm/
ideint_cac_a9.s 141 vadd.u16 d20, d20, d21
150 vadd.u32 d21, d0, d1
151 @ d21 has two values for two sub-blocks
194 vadd.u32 d21, d0, d21
197 @ d21 now contains 2 alt values
200 vshr.u32 d0, d21, #3
201 vadd.u32 d21, d21, d0
205 vadd.u32 d21, d21, d
    [all...]
icv_variance_a9.s 94 vaddl.u16 q10, d20, d21
102 vadd.u32 d20, d20, d21
  /toolchain/binutils/binutils-2.25/gas/testsuite/gas/arm/
vfpv3-32drs.s 7 fmdhr d21,r4
12 fuitod d21,s21
18 fstd d21,[r10,#4]
24 fstmiad r9,{d20,d21,d22,d23,d24}
  /external/libvpx/libvpx/vpx_dsp/arm/
loopfilter_mb_neon.asm 85 vst1.u8 {d21}, [r8@64], r1 ; store oq0
103 vst1.u8 {d21}, [r8@64], r1 ; store oq1
210 vst3.8 {d21[0], d22[0], d23[0]}, [r0], r1
212 vst3.8 {d21[1], d22[1], d23[1]}, [r0], r1
214 vst3.8 {d21[2], d22[2], d23[2]}, [r0], r1
216 vst3.8 {d21[3], d22[3], d23[3]}, [r0], r1
218 vst3.8 {d21[4], d22[4], d23[4]}, [r0], r1
220 vst3.8 {d21[5], d22[5], d23[5]}, [r0], r1
222 vst3.8 {d21[6], d22[6], d23[6]}, [r0], r1
224 vst3.8 {d21[7], d22[7], d23[7]}, [r0], r
    [all...]
  /hardware/intel/common/omx-components/videocodec/libvpx_internal/libvpx/vp9/common/arm/neon/
vp9_mb_lpf_neon.asm 85 vst1.u8 {d21}, [r8@64], r1 ; store oq0
103 vst1.u8 {d21}, [r8@64], r1 ; store oq1
210 vst3.8 {d21[0], d22[0], d23[0]}, [r0], r1
212 vst3.8 {d21[1], d22[1], d23[1]}, [r0], r1
214 vst3.8 {d21[2], d22[2], d23[2]}, [r0], r1
216 vst3.8 {d21[3], d22[3], d23[3]}, [r0], r1
218 vst3.8 {d21[4], d22[4], d23[4]}, [r0], r1
220 vst3.8 {d21[5], d22[5], d23[5]}, [r0], r1
222 vst3.8 {d21[6], d22[6], d23[6]}, [r0], r1
224 vst3.8 {d21[7], d22[7], d23[7]}, [r0], r
    [all...]
  /external/libavc/common/arm/
ih264_inter_pred_luma_horz_hpel_vert_hpel_a9q.s 165 vaddl.s16 q15, d21, d25 @// a0 + a5 (column1)
173 vmlal.s16 q15, d21, d0[0] @// a0 + a5 + 20a2 + 20a3 (column1)
184 vaddl.s16 q15, d21, d27 @// a0 + a5 (column2)
190 vmlal.s16 q15, d21, d0[0] @// a0 + a5 + 20a2 + 20a3 (column2)
195 vmlsl.s16 q15, d21, d1[0] @// a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 (column2)
197 vqrshrun.s32 d21, q15, #10
224 vaddl.s16 q15, d21, d25 @// a0 + a5 (column1)
232 vmlal.s16 q15, d21, d0[0] @// a0 + a5 + 20a2 + 20a3 (column1)
243 vaddl.s16 q15, d21, d27 @// a0 + a5 (column2)
249 vmlal.s16 q15, d21, d0[0] @// a0 + a5 + 20a2 + 20a3 (column2
    [all...]
  /frameworks/av/media/libstagefright/codecs/on2/h264dec/omxdl/arm_neon/vc/m4p10/src_gcc/
armVCM4P10_InterpolateLuma_HalfDiagVerHor4x4_unsafe_s.S 93 VEXT.8 d27,d20,d21,#4
94 VEXT.8 d28,d20,d21,#6
95 VEXT.8 d29,d21,d2,#2
97 VEXT.8 d26,d20,d21,#2
100 VADD.I16 d26,d26,d21
  /external/libpng/arm/
filter_neon.S 153 vext.8 d17, d20, d21, #3
157 vext.8 d18, d20, d21, #6
164 vext.8 d19, d21, d21, #1
229 vext.8 d17, d20, d21, #3
234 vext.8 d18, d20, d21, #6
240 vext.8 d19, d21, d21, #1

Completed in 1029 milliseconds

1 2 3 4 5 6 7