/external/llvm/test/CodeGen/SystemZ/ |
la-01.ll | 24 ; CHECK-NEXT: br %r14 32 ; CHECK-NEXT: br %r14 40 ; CHECK-NEXT: br %r14 48 ; CHECK-NEXT: br %r14 56 ; CHECK-NEXT: br %r14 64 ; CHECK-NEXT: br %r14 72 ; CHECK-NEXT: br %r14 80 ; CHECK-NEXT: br %r14 88 ; CHECK: brasl %r14, foo@PLT 90 ; CHECK: brasl %r14, foo@PL [all...] |
vec-const-01.ll | 9 ; CHECK: br %r14 17 ; CHECK: br %r14 28 ; CHECK: br %r14 39 ; CHECK: br %r14 50 ; CHECK: br %r14 61 ; CHECK: br %r14 69 ; CHECK: br %r14 77 ; CHECK: br %r14 85 ; CHECK: br %r14 93 ; CHECK: br %r14 [all...] |
int-mul-05.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 27 ; CHECK: br %r14 36 ; CHECK: br %r14 45 ; CHECK: br %r14 54 ; CHECK: br %r14 63 ; CHECK: br %r14 72 ; CHECK: br %r14 81 ; CHECK: br %r14 91 ; CHECK: br %r14 [all...] |
int-mul-06.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 27 ; CHECK: br %r14 36 ; CHECK: br %r14 45 ; CHECK: br %r14 54 ; CHECK: br %r14 63 ; CHECK: br %r14 72 ; CHECK: br %r14 81 ; CHECK: br %r14 91 ; CHECK: br %r14 [all...] |
and-07.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 27 ; CHECK: br %r14 36 ; CHECK: br %r14
|
asm-06.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 27 ; CHECK: br %r14 36 ; CHECK: br %r14
|
asm-07.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 27 ; CHECK: br %r14 36 ; CHECK: br %r14
|
asm-08.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 27 ; CHECK: br %r14 36 ; CHECK: br %r14
|
asm-11.ll | 10 ; CHECK: br %r14 19 ; CHECK: br %r14 28 ; CHECK: br %r14 38 ; CHECK: br %r14
|
asm-12.ll | 10 ; CHECK: br %r14 19 ; CHECK: br %r14 28 ; CHECK: br %r14 38 ; CHECK: br %r14
|
asm-13.ll | 10 ; CHECK: br %r14 19 ; CHECK: br %r14 28 ; CHECK: br %r14 38 ; CHECK: br %r14
|
asm-14.ll | 10 ; CHECK: br %r14 19 ; CHECK: br %r14 28 ; CHECK: br %r14 38 ; CHECK: br %r14
|
atomicrmw-or-04.ll | 14 ; CHECK: br %r14 28 ; CHECK: br %r14 37 ; CHECK: br %r14 46 ; CHECK: br %r14 55 ; CHECK: br %r14 64 ; CHECK: br %r14 73 ; CHECK: br %r14 82 ; CHECK: br %r14 91 ; CHECK: br %r14 101 ; CHECK: br %r14 [all...] |
branch-08.ll | 13 ; CHECK: br %r14 15 ; CHECK: brasl %r14, foo@PLT 33 ; CHECK: br %r14 35 ; CHECK: brasl %r14, foo@PLT
|
int-add-13.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 27 ; CHECK: br %r14 36 ; CHECK: br %r14
|
int-const-03.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 27 ; CHECK: br %r14 36 ; CHECK: br %r14 45 ; CHECK: br %r14 54 ; CHECK: br %r14 63 ; CHECK: br %r14 72 ; CHECK: br %r14 82 ; CHECK: br %r14 92 ; CHECK: br %r14 [all...] |
int-move-01.ll | 9 ; CHECK: br %r14 17 ; CHECK: br %r14 25 ; CHECK: br %r14 33 ; CHECK: br %r14
|
int-neg-01.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 28 ; CHECK: br %r14 39 ; CHECK: br %r14
|
int-sub-08.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 27 ; CHECK: br %r14 36 ; CHECK: br %r14
|
or-07.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 27 ; CHECK: br %r14 36 ; CHECK: br %r14
|
xor-02.ll | 9 ; CHECK: br %r14 18 ; CHECK: br %r14 28 ; CHECK: br %r14 37 ; CHECK: br %r14
|
/frameworks/av/media/libstagefright/codecs/amrwbenc/src/asm/ARMV5E/ |
cor_h_vec_opt.s | 39 STMFD r13!, {r4 - r12, r14} 56 LDRSH r14, [r9] 59 MLA r6, r12, r14, r6 64 MLA r5, r12, r14, r5 65 MOV r14, #0x8000 67 ADD r10, r6, r14 68 ADD r9, r5, r14 76 MUL r14, r6, r11 78 MOV r6, r14, ASR #15 102 LDRSH r14, [r9 [all...] |
/frameworks/av/media/libstagefright/codecs/amrwbenc/src/asm/ARMV7/ |
cor_h_vec_neon.s | 39 STMFD r13!, {r4 - r12, r14} 57 LDRSH r14, [r9] 60 MLA r6, r12, r14, r6 65 MLA r5, r12, r14, r5 66 MOV r14, #0x8000 68 ADD r10, r6, r14 69 ADD r9, r5, r14 77 MUL r14, r6, r11 79 MOV r6, r14, ASR #15 103 LDRSH r14, [r9 [all...] |
/external/llvm/test/MC/SystemZ/ |
fixups.s | 7 # CHECK: larl %r14, target # encoding: [0xc0,0xe0,A,A,A,A] 11 larl %r14, target 13 # CHECK: larl %r14, target@GOT # encoding: [0xc0,0xe0,A,A,A,A] 17 larl %r14, target@got 19 # CHECK: larl %r14, target@INDNTPOFF # encoding: [0xc0,0xe0,A,A,A,A] 23 larl %r14, target@indntpoff 25 # CHECK: brasl %r14, target # encoding: [0xc0,0xe5,A,A,A,A] 29 brasl %r14, target 31 # CHECK: brasl %r14, target@PLT # encoding: [0xc0,0xe5,A,A,A,A] 35 brasl %r14, target@pl [all...] |
/toolchain/binutils/binutils-2.25/ld/testsuite/ld-ia64/ |
tlsbin.dd | 16 40+1010: 0d 70 .0 0. 00 24[ ]+\[MFI\][ ]+addl r14=(24|32|40|48|56|64),r1 19 40+1020: 19 18 01 1c 18 10[ ]+\[MMB\][ ]+ld8 r35=\[r14\] 22 40+1030: 0d 70 .0 0. 00 24[ ]+\[MFI\][ ]+addl r14=(24|32|40|48|56|64),r1 25 40+1040: 19 18 01 1c 18 10[ ]+\[MMB\][ ]+ld8 r35=\[r14\] 28 40+1050: 0d 70 .0 0. 00 24[ ]+\[MFI\][ ]+addl r14=(24|32|40|48|56|64),r1 31 40+1060: 1d 18 01 1c 18 10[ ]+\[MFB\][ ]+ld8 r35=\[r14\] 34 40+1070: 0d 70 .0 0. 00 24[ ]+\[MFI\][ ]+addl r14=(24|32|40|48|56|64),r1 37 40+1080: 1d 18 01 1c 18 10[ ]+\[MFB\][ ]+ld8 r35=\[r14\] 41 40+1096: e0 00 0a 00 48 e0[ ]+addl r14=64,r2 43 40+10a0: 05 70 2c 11 00 21[ ]+\[MLX\][ ]+adds r14=75,r [all...] |