/external/llvm/test/MC/ARM/ |
neon-minmax-encoding.s | 3 vmax.s8 d1, d2, d3 4 vmax.s16 d4, d5, d6 5 vmax.s32 d7, d8, d9 6 vmax.u8 d10, d11, d12 7 vmax.u16 d13, d14, d15 8 vmax.u32 d16, d17, d18 9 vmax.f32 d19, d20, d21 11 vmax.s8 d2, d3 12 vmax.s16 d5, d6 13 vmax.s32 d8, d [all...] |
neont2-minmax-encoding.s | 5 vmax.s8 d1, d2, d3 6 vmax.s16 d4, d5, d6 7 vmax.s32 d7, d8, d9 8 vmax.u8 d10, d11, d12 9 vmax.u16 d13, d14, d15 10 vmax.u32 d16, d17, d18 11 vmax.f32 d19, d20, d21 13 vmax.s8 d2, d3 14 vmax.s16 d5, d6 15 vmax.s32 d8, d [all...] |
/external/llvm/test/CodeGen/ARM/ |
neon_minmax.ll | 30 ;CHECK: vmax.f32 38 ;CHECK: vmax.f32 46 ;CHECK-NOT: vmax.f32 54 ;CHECK: vmax.f32 62 ;CHECK: vmax.f32
|
minmax.ll | 4 ; CHECK: vmax.s32 {{q[0-9]+}}, {{q[0-9]+}}, {{q[0-9]+}} 20 ; CHECK: vmax.u32 {{q[0-9]+}}, {{q[0-9]+}}, {{q[0-9]+}} 36 ; CHECK: vmax.s32 {{d[0-9]+}}, {{d[0-9]+}}, {{d[0-9]+}} 52 ; CHECK: vmax.u32 {{d[0-9]+}}, {{d[0-9]+}}, {{d[0-9]+}} 68 ; CHECK: vmax.s16 {{q[0-9]+}}, {{q[0-9]+}}, {{q[0-9]+}} 84 ; CHECK: vmax.u16 {{q[0-9]+}}, {{q[0-9]+}}, {{q[0-9]+}} 100 ; CHECK: vmax.s16 116 ; CHECK: vmax.u16 {{d[0-9]+}}, {{d[0-9]+}}, {{d[0-9]+}} 132 ; CHECK: vmax.s8 {{q[0-9]+}}, {{q[0-9]+}}, {{q[0-9]+}} 148 ; CHECK: vmax.u8 {{q[0-9]+}}, {{q[0-9]+}}, {{q[0-9]+} [all...] |
vminmax.ll | 151 ;CHECK: vmax.s8 160 ;CHECK: vmax.s16 169 ;CHECK: vmax.s32 178 ;CHECK: vmax.u8 187 ;CHECK: vmax.u16 196 ;CHECK: vmax.u32 205 ;CHECK: vmax.f32 214 ;CHECK: vmax.s8 223 ;CHECK: vmax.s16 232 ;CHECK: vmax.s3 [all...] |
/hardware/intel/common/omx-components/videocodec/libvpx_internal/libvpx/vp8/encoder/arm/neon/ |
fastquantizeb_neon.asm | 127 vmax.u16 q0, q0, q1 ; find maximum value in q0, q1 131 vmax.u16 q10, q10, q11 ; find maximum value in q10, q11 133 vmax.u16 d0, d0, d1 134 vmax.u16 d20, d20, d21 138 vmax.u32 d0, d0, d1 139 vmax.u32 d20, d20, d21 222 vmax.u16 q0, q10, q11 ; find maximum value in q0, q1 223 vmax.u16 d0, d0, d1 229 vmax.u32 d0, d0, d1
|