/external/libvpx/libvpx/vpx_dsp/arm/ |
loopfilter_mb_neon.asm | 406 vsub.s8 d28, d23, d24 ; ( qs0 - ps0) 457 vsub.i16 q15, q10 463 vsub.i16 q15, q10 515 vsub.i16 q15, q14, q12 519 vsub.i16 q15, q13 527 vsub.i16 q15, q13 528 vsub.i16 q14, q15, q14 537 vsub.i16 q15, q14 544 vsub.i16 q15, q14 551 vsub.i16 q15, q1 [all...] |
/external/llvm/test/CodeGen/ARM/ |
cttz_vector.ll | 55 ; CHECK: vsub.i8 [[D1]], [[D1]], [[D2]] 70 ; CHECK: vsub.i8 [[Q1]], [[Q1]], [[Q2]] 101 ; CHECK: vsub.i16 [[D1]], [[D1]], [[D2]] 117 ; CHECK: vsub.i16 [[Q1]], [[Q1]], [[Q2]] 141 ; CHECK: vsub.i32 [[D1]], [[D1]], [[D2]] 158 ; CHECK: vsub.i32 [[Q1]], [[Q1]], [[Q2]] 174 ; CHECK: vsub.i64 [[D2]], [[D2]], [[D1]] 193 ; CHECK: vsub.i64 [[Q2]], [[Q2]], [[Q1:q[0-9]+]] 239 ; CHECK: vsub.i8 [[D1]], [[D1]], [[D2]] 254 ; CHECK: vsub.i8 [[Q1]], [[Q1]], [[Q2] [all...] |
vsub.ll | 5 ;CHECK: vsub.i8 14 ;CHECK: vsub.i16 23 ;CHECK: vsub.i32 32 ;CHECK: vsub.i64 41 ;CHECK: vsub.f32 50 ;CHECK: vsub.i8 59 ;CHECK: vsub.i16 68 ;CHECK: vsub.i32 77 ;CHECK: vsub.i64 86 ;CHECK: vsub.f3 [all...] |
fparith.ll | 37 ;CHECK: vsub.f32 45 ;CHECK: vsub.f64
|
neon_ld2.ll | 27 ; CHECK: vsub.i64 q 33 ; SWIFT: vsub.i64 q
|
neon_ld1.ll | 21 ; CHECK: vsub.i16 d
|
fp-fast.ll | 36 ; CHECK: vsub.f32
|
/external/llvm/test/CodeGen/Thumb2/ |
ifcvt-neon.ll | 15 ; CHECK: vsub.f32
|
/hardware/intel/common/omx-components/videocodec/libvpx_internal/libvpx/vp9/common/arm/neon/ |
vp9_idct4x4_add_neon.asm | 77 vsub.s16 d24, d16, d18 ; (input[0] - input[2]) 104 vsub.s16 q9, q13, q14 128 vsub.s16 d24, d16, d18 ; (input[0] - input[2]) 155 vsub.s16 q9, q13, q14
|
vp9_mb_lpf_neon.asm | 406 vsub.s8 d28, d23, d24 ; ( qs0 - ps0) 457 vsub.i16 q15, q10 463 vsub.i16 q15, q10 515 vsub.i16 q15, q14, q12 519 vsub.i16 q15, q13 527 vsub.i16 q15, q13 528 vsub.i16 q14, q15, q14 537 vsub.i16 q15, q14 544 vsub.i16 q15, q14 551 vsub.i16 q15, q1 [all...] |
vp9_iht4x4_add_neon.asm | 27 vsub.s16 d24, d16, d18 ; (input[0] - input[2]) 48 vsub.s16 q9, q13, q14 72 vsub.s32 q11, q11, q14 ; x1 = s1 - s4 - s6 74 vsub.s32 q11, q11, q9 80 vsub.s32 q10, q10, q12 ; s3 = x0 + x1 - x3
|
/toolchain/binutils/binutils-2.25/gas/testsuite/gas/arm/ |
neon-cond-bad-inc.s | 31 dyadic_eq vsub
|
vfpv3-32drs.d | 42 0[0-9a-f]+ <[^>]+> ee353b46 (vsub\.f64|fsubd) d3, d5, d6 43 0[0-9a-f]+ <[^>]+> ee32cbc4 (vsub\.f64|fsubd) d12, d18, d4 44 0[0-9a-f]+ <[^>]+> ee732be4 (vsub\.f64|fsubd) d18, d19, d20
|
/external/libavc/common/arm/ |
ih264_ihadamard_scaling_a9.s | 120 vsub.s32 q4, q12, q13 @pi4_tmp_ptr[2] = x0 - x1 121 vsub.s32 q5, q15, q14 @pi4_tmp_ptr[3] = x3 - x2 132 vsub.s32 q14, q3, q4 @x2 = x5-x6 133 vsub.s32 q15, q2, q5 @x3 = x4-x7 137 vsub.s32 q2, q12, q13 @pi4_tmp_ptr[2] = x0 - x1 138 vsub.s32 q3, q15, q14 @pi4_tmp_ptr[3] = x3 - x2 234 vsub.s32 q1, q1, q2 @i4_x6 = i4_x0-i4_x2;.. i4_x7
|
/external/libhevc/common/arm/ |
ihevc_intra_pred_chroma_planar.s | 171 vsub.s8 d30, d2, d8 @[nt-1-col] 172 vsub.s8 d31, d2, d9 197 vsub.s8 d19, d6, d7 @[nt-1-row]-- 217 vsub.s8 d6, d19, d7 @[nt-1-row]-- 239 vsub.s8 d19, d6, d7 @[nt-1-row]-- 264 vsub.s8 d6, d19, d7 @[nt-1-row]-- 319 vsub.s8 d30, d2, d8 @[nt-1-col] 320 vsub.s8 d31, d2, d9 336 vsub.s8 d9, d2, d8 @[nt-1-col] 350 vsub.s8 d6, d6, d7 @[nt-1-row]- [all...] |
ihevc_itrans_recon_16x16.s | 371 vsub.s32 q11,q6,q12 374 vsub.s32 q12,q7,q13 377 vsub.s32 q13,q8,q14 381 vsub.s32 q14,q9,q15 543 vsub.s32 q11,q11,q12 546 vsub.s32 q12,q10,q13 549 vsub.s32 q13,q8,q14 553 vsub.s32 q14,q9,q15 829 vsub.s32 q11,q6,q12 832 vsub.s32 q12,q7,q1 [all...] |
ihevc_itrans_recon_4x4.s | 165 vsub.s32 q9,q6,q4 @((e[1] - o[1]) 166 vsub.s32 q10,q5,q3 @((e[0] - o[0]) 196 vsub.s32 q9,q6,q4 @((e[1] - o[1]) 197 vsub.s32 q10,q5,q3 @((e[0] - o[0])
|
ihevc_sao_band_offset_luma.s | 200 VSUB.I8 D14,D13,D31 @vsub_u8(au1_cur_row, band_pos) 203 VSUB.I8 D16,D15,D31 @vsub_u8(au1_cur_row, band_pos) 206 VSUB.I8 D18,D17,D31 @vsub_u8(au1_cur_row, band_pos) 209 VSUB.I8 D20,D19,D31 @vsub_u8(au1_cur_row, band_pos)
|
ihevc_sao_edge_offset_class0.s | 165 VSUB.I8 Q10,Q9,Q8 @sign_left = vreinterpretq_s8_u8(vsubq_u8(cmp_lt, cmp_gt)) 192 VSUB.I8 Q11,Q9,Q8 @sign_right = vreinterpretq_s8_u8(vsubq_u8(cmp_lt, cmp_gt)) 201 VSUB.I8 Q10,Q0,Q15 @II sign_left = vreinterpretq_s8_u8(vsubq_u8(cmp_lt, cmp_gt)) 207 VSUB.I8 Q11,Q0,Q15 @II sign_right = vreinterpretq_s8_u8(vsubq_u8(cmp_lt, cmp_gt)) 299 VSUB.I8 Q10,Q9,Q8 @sign_left = vreinterpretq_s8_u8(vsubq_u8(cmp_lt, cmp_gt)) 307 VSUB.I8 Q11,Q9,Q8 @sign_right = vreinterpretq_s8_u8(vsubq_u8(cmp_lt, cmp_gt))
|
/frameworks/av/media/libstagefright/codecs/on2/h264dec/omxdl/arm11/api/ |
armCOMM_IDCT_s.h | 841 VSUB qXh5, qXi5, qXi7 ;// (i5-i7)/2 843 VSUB qXh2, qXi2, qXi3 ;// h2, h3 860 VSUB qXg6, qXh6, qXh7 861 VSUB qXg5, qXh5, qXg6 862 VSUB qXg4, qXh4, qXg5 870 VSUB qXf4, qXg3, qXg4 872 VSUB qXf5, qXg2, qXg5 874 VSUB qXf6, qXg1, qXg6 876 VSUB qXf7, qXg0, qXg7 [all...] |
/frameworks/av/media/libstagefright/codecs/on2/h264dec/omxdl/arm_neon/api/ |
armCOMM_IDCT_s.h | 847 VSUB qXh5, qXi5, qXi7 ;// (i5-i7)/2 849 VSUB qXh2, qXi2, qXi3 ;// h2, h3 866 VSUB qXg6, qXh6, qXh7 867 VSUB qXg5, qXh5, qXg6 868 VSUB qXg4, qXh4, qXg5 876 VSUB qXf4, qXg3, qXg4 878 VSUB qXf5, qXg2, qXg5 880 VSUB qXf6, qXg1, qXg6 882 VSUB qXf7, qXg0, qXg7 [all...] |
/frameworks/av/media/libstagefright/codecs/aacenc/src/asm/ARMV7/ |
PrePostMDCT_v7.s | 57 VSUB.S32 Q1, Q12, Q13 @ *buf0++ = MULHIGH(cosa, ti1) - MULHIGH(sina, tr1)@ 68 VSUB.S32 Q1, Q12, Q13 @ MULHIGH(cosa, ti2) - MULHIGH(sina, tr2)@ 118 VSUB.S32 Q5, Q13, Q12 @ *buf1-- = MULHIGH(sina, tr1) - MULHIGH(cosa, ti1)@ 126 VSUB.S32 Q1, Q13, Q12 @ *buf0++ = MULHIGH(sina, tr2) - MULHIGH(cosa, ti2)@
|
/hardware/intel/common/omx-components/videocodec/libvpx_internal/libvpx/vp8/common/arm/neon/ |
variance_neon.asm | 87 vsub.u32 d0, d1, d10 149 vsub.u32 d0, d1, d10 204 vsub.u32 d0, d1, d10 269 vsub.u32 d0, d1, d10
|
/frameworks/av/media/libstagefright/codecs/on2/h264dec/omxdl/arm_neon/vc/m4p10/src/ |
armVCM4P10_InterpolateLuma_HalfHor4x4_unsafe_s.s | 128 VSUB dRes0, dRes0, dTemp0 ;// TeRi 147 VSUB dRes2, dRes2, dTemp0 ;// TeRi 166 VSUB dRes4, dRes4, dTemp0 ;// TeRi
|
/external/valgrind/none/tests/arm/ |
vfp.stdout.exp | [all...] |