/external/libavc/common/arm/ |
ih264_iquant_itrans_recon_a9.s | 189 vtrn.16 d10, d11 191 vtrn.32 d10, d12 193 vadd.s16 d14, d10, d12 @x0 = q0 + q1; 195 vsub.s16 d15, d10, d12 @x1 = q0 - q1; 364 vtrn.16 d10, d11 366 vtrn.32 d10, d12 368 vadd.s16 d14, d10, d12 @x0 = q0 + q1; 370 vsub.s16 d15, d10, d12 @x1 = q0 - q1; 569 vqrshrn.s32 d10, q6, #0x6 @ D10 = c[i] = ((q[i] + 32) >> 6) where i = 40..4 [all...] |
ih264_weighted_pred_a9q.s | 172 vld1.8 d10, [r0], r2 @load row 4 in source 177 vmovl.u8 q5, d10 @converting row 4 to 16-bit 194 vqmovun.s16 d10, q5 @saturating row 4 to unsigned 8-bit 200 vst1.8 d10, [r1], r3 @store row 4 in destination 223 vmovl.u8 q12, d10 @converting row 4L to 16-bit 255 vqmovun.s16 d10, q12 @saturating row 4L to unsigned 8-bit 429 vmovl.u8 q11, d10 @converting row 3L to 16-bit 459 vqmovun.s16 d10, q11 @saturating row 3L to unsigned 8-bit
|
ih264_intra_pred_luma_8x8_a9q.s | 115 vld1.8 {d10[7]}, [r0] @ LOADING SRC[24] AGIN TO THE END FOR p'[ 15, -1 ] = ( p[ 14, -1 ] + 3 * p[ 15, -1 ] + 2 ) >> 2 127 vaddl.u8 q8, d6, d10 796 vst1.16 {d10[3]}, [r1], r3 802 vst1.16 {d10[2]}, [r1]! 816 vst1.16 {d10[0]}, [r1]! 914 vst1.8 {d10}, [r1], r3 1006 vtbl.u8 d12, {q2, q3}, d10
|
ih264_deblk_chroma_a9.s | 121 vrshrn.u16 d10, q7, #2 @ 126 vst2.8 {d10, d11}, [r4], r1 @ 408 vmov.32 d10[0], r11 413 vmovl.u8 q5, d10 416 vsli.u16 d10, d10, #8 417 vmovl.u16 q5, d10 419 vtbl.8 d12, {d24}, d10 639 vqadd.u8 d10, d1, d7 @p0+|delta| 644 vbit d12, d10, d9 @p0 + delt [all...] |
ih264_inter_pred_luma_vert_qpel_a9q.s | 136 vaddl.u8 q7, d0, d10 @ temp = src[0_0] + src[5_0] 147 vaddl.u8 q9, d4, d10 161 vaddl.u8 q6, d8, d10 177 vaddl.u8 q6, d10, d0 196 vaddl.u8 q8, d10, d4 @ temp2 = src[1_0] + src[4_0]
|
/frameworks/av/media/libstagefright/codecs/on2/h264dec/omxdl/arm_neon/vc/m4p10/src_gcc/ |
omxVCM4P10_InterpolateLuma_s.S | 65 VLD1.8 {d10},[r0] 70 VST1.32 {d10[0]},[r2] 117 VRHADD.U8 d2,d2,d10 250 VRHADD.U8 d0,d0,d10
|
/frameworks/av/media/libstagefright/codecs/aacenc/src/asm/ARMV7/ |
PrePostMDCT_v7.s | 43 VLD2.I32 {d8, d9, d10, d11}, [r0] @ tr1 = *(buf0 + 0)@ ti2 = *(buf0 + 1)@ 105 VLD2.I32 {d8, d9, d10, d11}, [r0] @ tr1 = *(zbuf1 + 0)@ ti1 = *(zbuf1 + 1)@
|
/frameworks/rs/cpu_ref/ |
rsCpuIntrinsics_neon_3DLUT.S | 141 3: vmov d10, d6 206 vmov.u8 d15, d10
|
rsCpuIntrinsics_neon_Convolve.S | 65 d8, d9, d10, d11 74 vmlal.s16 q8, d10, d1[1] 83 vmlal.s16 q9, d10, d1[0]
|
rsCpuIntrinsics_advsimd_3DLUT.S | 116 stp d10, d11, [sp, #16] 247 ldp d10, d11, [sp, #16]
|
/external/libhevc/common/arm/ |
ihevc_intra_pred_luma_planar.s | 268 vmovn.i16 d10, q5 @(4) 277 vst1.s8 d10, [r2], r3 @(4)str 8 values 444 vmovn.i16 d10, q5 @(4) 453 vst1.s8 d10, [r2], r3 @(4)str 8 values 523 vld1.s8 d10, [r14] @load src[2nt+1+col] 533 vmlal.u8 q6, d6, d10 @(nt-1-row) * src[2nt+1+col]
|
ihevc_inter_pred_filters_luma_vert.s | 213 vqrshrun.s16 d10,q5,#6 @sto_res = vqmovun_s16(sto_res_tmp)@ 231 vst1.8 {d10},[r14],r6 @vst1_u8(pu1_dst_tmp,sto_res)@ 316 vqrshrun.s16 d10,q5,#6 @sto_res = vqmovun_s16(sto_res_tmp)@ 339 vst1.8 {d10},[r14],r6 @vst1_u8(pu1_dst_tmp,sto_res)@ 383 vqrshrun.s16 d10,q5,#6 @sto_res = vqmovun_s16(sto_res_tmp)@ 395 vst1.8 {d10},[r14],r6 @vst1_u8(pu1_dst_tmp,sto_res)@ 659 @vqrshrun.s16 d10,q5,#6 @sto_res = vqmovun_s16(sto_res_tmp)@ 677 vst1.8 {d10, d11},[r14],r6 @vst1_u8(pu1_dst_tmp,sto_res)@ 765 vst1.8 {d10, d11},[r14],r6 @vst1_u8(pu1_dst_tmp,sto_res)@ [all...] |
/external/boringssl/src/crypto/poly1305/ |
poly1305_arm_asm.S | 206 # asm 2: vld1.8 {>z34=d10->z34=d11},[<input_1=r1]! 207 vld1.8 {d10-d11},[r1]! 393 # asm 2: vst1.8 {<z34=d10-<z34=d11},[<ptr=r1,: 128] 394 vst1.8 {d10-d11},[r1,: 128] 479 # asm 2: vmlal.u32 <r4=q15,<x01=d17,<z34=d10 480 vmlal.u32 q15,d17,d10 524 # asm 2: vmlal.u32 <r3=q4,<x01=d16,<z34=d10 525 vmlal.u32 q4,d16,d10 559 # asm 2: vld1.8 {>5z34=d10->5z34=d11},[<ptr=r2,: 128] 560 vld1.8 {d10-d11},[r2,: 128 [all...] |
/external/libvpx/libvpx/vpx_dsp/arm/ |
idct32x32_add_neon.asm | 110 vld1.s16 {d10}, [r9] 118 vaddw.u8 q8, q8, d10 123 vqmovun.s16 d10, q8 128 vst1.16 {d10}, [r9], r2 144 vld1.s16 {d10}, [r9] 152 vaddw.u8 q8, q8, d10 157 vqmovun.s16 d10, q8 162 vst1.16 {d10}, [r9], r2 392 vswp d3, d10 491 DO_BUTTERFLY_STD cospi_28_64, cospi_4_64, d10, d11, d14, d1 [all...] |
idct16x16_add_neon.asm | 140 vqrshrn.s32 d10, q2, #14 ; >> 14 240 vqrshrn.s32 d10, q6, #14 ; >> 14 431 vqrshrn.s32 d10, q4, #14 ; >> 14 532 vqrshrn.s32 d10, q8, #14 ; >> 14 573 vqrshrn.s32 d10, q10, #14 ; >> 14 778 vst1.64 {d10}, [r1], r3 [all...] |
/hardware/intel/common/omx-components/videocodec/libvpx_internal/libvpx/vp9/common/arm/neon/ |
vp9_idct32x32_add_neon.asm | 110 vld1.s16 {d10}, [r9] 118 vaddw.u8 q8, q8, d10 123 vqmovun.s16 d10, q8 128 vst1.16 {d10}, [r9], r2 144 vld1.s16 {d10}, [r9] 152 vaddw.u8 q8, q8, d10 157 vqmovun.s16 d10, q8 162 vst1.16 {d10}, [r9], r2 392 vswp d3, d10 491 DO_BUTTERFLY_STD cospi_28_64, cospi_4_64, d10, d11, d14, d1 [all...] |
vp9_iht8x8_add_neon.asm | 151 vqrshrn.s32 d10, q5, #14 ; >> 14 263 vqrshrn.s32 d10, q9, #14 ; >> 14 483 vqrshrn.s32 d10, q5, #14 ; >> 14 529 vmull.s16 q13, d10, d30 533 vmull.s16 q11, d10, d30
|
vp9_idct16x16_add_neon.asm | 140 vqrshrn.s32 d10, q2, #14 ; >> 14 240 vqrshrn.s32 d10, q6, #14 ; >> 14 431 vqrshrn.s32 d10, q4, #14 ; >> 14 532 vqrshrn.s32 d10, q8, #14 ; >> 14 573 vqrshrn.s32 d10, q10, #14 ; >> 14 778 vst1.64 {d10}, [r1], r3 [all...] |
/external/llvm/test/MC/ARM/ |
neon-vld-encoding.s | 162 vld3.i32 {d6, d8, d10}, [r5] 172 vld3.16 {d9, d10, d11}, [r7]! 184 @ CHECK: vld3.32 {d6, d8, d10}, [r5] @ encoding: [0x8f,0x65,0x25,0xf4] 192 @ CHECK: vld3.16 {d9, d10, d11}, [r7]! @ encoding: [0x4d,0x94,0x27,0xf4] 282 vld2.32 {d10[ ],d11[ ]}, [r3]! 298 @ CHECK: vld2.32 {d10[], d11[]}, [r3]! @ encoding: [0x8d,0xad,0xa3,0xf4] 308 vld3.i32 {d6[0], d8[0], d10[0]}, [r5] 317 vld3.16 {d9[2], d10[2], d11[2]}, [r7]! 326 @ CHECK: vld3.32 {d6[0], d8[0], d10[0]}, [r5] @ encoding: [0x4f,0x6a,0xa5,0xf4] 333 @ CHECK: vld3.16 {d9[2], d10[2], d11[2]}, [r7]! @ encoding: [0x8d,0x96,0xa7,0xf4 [all...] |
fp-armv8.s | 70 vselgt.f64 d5, d10, d20 71 @ CHECK: vselgt.f64 d5, d10, d20 @ encoding: [0x24,0x5b,0x3a,0xfe]
|
neont2-mul-accum-encoding.s | 32 vmlal.s32 q0, d5, d10[0] 40 @ CHECK: vmlal.s32 q0, d5, d10[0] @ encoding: [0xa5,0xef,0x4a,0x02]
|
neont2-vst-encoding.s | 105 vst2.8 {d8, d10}, [r4] 106 @ CHECK: vst2.8 {d8, d10}, [r4] @ encoding: [0x04,0xf9,0x0f,0x89]
|
thumb-fp-armv8.s | 73 vselgt.f64 d5, d10, d20 74 @ CHECK: vselgt.f64 d5, d10, d20 @ encoding: [0x3a,0xfe,0x24,0x5b]
|
/external/v8/test/mjsunit/asm/embenchen/ |
box2d.js | [all...] |
/external/v8/test/cctest/ |
test-disasm-arm64.cc | [all...] |