Home | History | Annotate | Download | only in NVPTX

Lines Matching refs:Opc

611     unsigned Opc;
615 Opc = TM.is64Bit() ? NVPTX::cvta_global_yes_64 : NVPTX::cvta_global_yes;
618 Opc = TM.is64Bit() ? NVPTX::cvta_shared_yes_64 : NVPTX::cvta_shared_yes;
621 Opc = TM.is64Bit() ? NVPTX::cvta_const_yes_64 : NVPTX::cvta_const_yes;
624 Opc = TM.is64Bit() ? NVPTX::cvta_local_yes_64 : NVPTX::cvta_local_yes;
627 return CurDAG->getMachineNode(Opc, SDLoc(N), N->getValueType(0), Src);
632 unsigned Opc;
636 Opc = TM.is64Bit() ? NVPTX::cvta_to_global_yes_64
640 Opc = TM.is64Bit() ? NVPTX::cvta_to_shared_yes_64
644 Opc =
648 Opc =
652 Opc = TM.is64Bit() ? NVPTX::nvvm_ptr_gen_to_param_64
656 return CurDAG->getMachineNode(Opc, SDLoc(N), N->getValueType(0), Src);
2681 unsigned Opc = 0;
2691 Opc = NVPTX::LoadParamMemI8;
2694 Opc = NVPTX::LoadParamMemI8;
2697 Opc = NVPTX::LoadParamMemI16;
2700 Opc = NVPTX::LoadParamMemI32;
2703 Opc = NVPTX::LoadParamMemI64;
2706 Opc = NVPTX::LoadParamMemF32;
2709 Opc = NVPTX::LoadParamMemF64;
2718 Opc = NVPTX::LoadParamMemV2I8;
2721 Opc = NVPTX::LoadParamMemV2I8;
2724 Opc = NVPTX::LoadParamMemV2I16;
2727 Opc = NVPTX::LoadParamMemV2I32;
2730 Opc
2733 Opc = NVPTX::LoadParamMemV2F32;
2736 Opc = NVPTX::LoadParamMemV2F64;
2745 Opc = NVPTX::LoadParamMemV4I8;
2748 Opc = NVPTX::LoadParamMemV4I8;
2751 Opc = NVPTX::LoadParamMemV4I16;
2754 Opc = NVPTX::LoadParamMemV4I32;
2757 Opc = NVPTX::LoadParamMemV4F32;
2780 return CurDAG->getMachineNode(Opc, DL, VTs, Ops);
3065 unsigned Opc = 0;
3071 Opc = NVPTX::TEX_1D_F32_S32;
3074 Opc = NVPTX::TEX_1D_F32_F32;
3077 Opc = NVPTX::TEX_1D_F32_F32_LEVEL;
3080 Opc = NVPTX::TEX_1D_F32_F32_GRAD;
3083 Opc = NVPTX::TEX_1D_S32_S32;
3086 Opc = NVPTX::TEX_1D_S32_F32;
3089 Opc = NVPTX::TEX_1D_S32_F32_LEVEL;
3092 Opc = NVPTX::TEX_1D_S32_F32_GRAD;
3095 Opc = NVPTX::TEX_1D_U32_S32;
3098 Opc = NVPTX::TEX_1D_U32_F32;
3101 Opc = NVPTX::TEX_1D_U32_F32_LEVEL;
3104 Opc = NVPTX::TEX_1D_U32_F32_GRAD;
3107 Opc = NVPTX::TEX_1D_ARRAY_F32_S32;
3110 Opc = NVPTX::TEX_1D_ARRAY_F32_F32;
3113 Opc = NVPTX::TEX_1D_ARRAY_F32_F32_LEVEL;
3116 Opc = NVPTX::TEX_1D_ARRAY_F32_F32_GRAD;
3119 Opc = NVPTX::TEX_1D_ARRAY_S32_S32;
3122 Opc = NVPTX::TEX_1D_ARRAY_S32_F32;
3125 Opc = NVPTX::TEX_1D_ARRAY_S32_F32_LEVEL;
3128 Opc = NVPTX::TEX_1D_ARRAY_S32_F32_GRAD;
3131 Opc = NVPTX::TEX_1D_ARRAY_U32_S32;
3134 Opc = NVPTX::TEX_1D_ARRAY_U32_F32;
3137 Opc = NVPTX::TEX_1D_ARRAY_U32_F32_LEVEL;
3140 Opc = NVPTX::TEX_1D_ARRAY_U32_F32_GRAD;
3143 Opc = NVPTX::TEX_2D_F32_S32;
3146 Opc = NVPTX::TEX_2D_F32_F32;
3149 Opc = NVPTX::TEX_2D_F32_F32_LEVEL;
3152 Opc = NVPTX::TEX_2D_F32_F32_GRAD;
3155 Opc = NVPTX::TEX_2D_S32_S32;
3158 Opc = NVPTX::TEX_2D_S32_F32;
3161 Opc = NVPTX::TEX_2D_S32_F32_LEVEL;
3164 Opc = NVPTX::TEX_2D_S32_F32_GRAD;
3167 Opc = NVPTX::TEX_2D_U32_S32;
3170 Opc = NVPTX::TEX_2D_U32_F32;
3173 Opc = NVPTX::TEX_2D_U32_F32_LEVEL;
3176 Opc = NVPTX::TEX_2D_U32_F32_GRAD;
3179 Opc = NVPTX::TEX_2D_ARRAY_F32_S32;
3182 Opc = NVPTX::TEX_2D_ARRAY_F32_F32;
3185 Opc = NVPTX::TEX_2D_ARRAY_F32_F32_LEVEL;
3188 Opc = NVPTX::TEX_2D_ARRAY_F32_F32_GRAD;
3191 Opc = NVPTX::TEX_2D_ARRAY_S32_S32;
3194 Opc = NVPTX::TEX_2D_ARRAY_S32_F32;
3197 Opc = NVPTX::TEX_2D_ARRAY_S32_F32_LEVEL;
3200 Opc = NVPTX::TEX_2D_ARRAY_S32_F32_GRAD;
3203 Opc = NVPTX::TEX_2D_ARRAY_U32_S32;
3206 Opc = NVPTX::TEX_2D_ARRAY_U32_F32;
3209 Opc = NVPTX::TEX_2D_ARRAY_U32_F32_LEVEL;
3212 Opc = NVPTX::TEX_2D_ARRAY_U32_F32_GRAD;
3215 Opc = NVPTX::TEX_3D_F32_S32;
3218 Opc = NVPTX::TEX_3D_F32_F32;
3221 Opc = NVPTX::TEX_3D_F32_F32_LEVEL;
3224 Opc = NVPTX::TEX_3D_F32_F32_GRAD;
3227 Opc = NVPTX::TEX_3D_S32_S32;
3230 Opc = NVPTX::TEX_3D_S32_F32;
3233 Opc = NVPTX::TEX_3D_S32_F32_LEVEL;
3236 Opc = NVPTX::TEX_3D_S32_F32_GRAD;
3239 Opc = NVPTX::TEX_3D_U32_S32;
3242 Opc = NVPTX::TEX_3D_U32_F32;
3245 Opc = NVPTX::TEX_3D_U32_F32_LEVEL;
3248 Opc = NVPTX::TEX_3D_U32_F32_GRAD;
3251 Opc = NVPTX::TEX_CUBE_F32_F32;
3254 Opc = NVPTX::TEX_CUBE_F32_F32_LEVEL;
3257 Opc = NVPTX::TEX_CUBE_S32_F32;
3260 Opc = NVPTX::TEX_CUBE_S32_F32_LEVEL;
3263 Opc = NVPTX::TEX_CUBE_U32_F32;
3266 Opc = NVPTX::TEX_CUBE_U32_F32_LEVEL;
3269 Opc = NVPTX::TEX_CUBE_ARRAY_F32_F32;
3272 Opc = NVPTX::TEX_CUBE_ARRAY_F32_F32_LEVEL;
3275 Opc = NVPTX::TEX_CUBE_ARRAY_S32_F32;
3278 Opc = NVPTX::TEX_CUBE_ARRAY_S32_F32_LEVEL;
3281 Opc = NVPTX::TEX_CUBE_ARRAY_U32_F32;
3284 Opc = NVPTX::TEX_CUBE_ARRAY_U32_F32_LEVEL;
3287 Opc = NVPTX::TLD4_R_2D_F32_F32;
3290 Opc = NVPTX::TLD4_G_2D_F32_F32;
3293 Opc = NVPTX::TLD4_B_2D_F32_F32;
3296 Opc = NVPTX::TLD4_A_2D_F32_F32;
3299 Opc = NVPTX::TLD4_R_2D_S32_F32;
3302 Opc = NVPTX::TLD4_G_2D_S32_F32;
3305 Opc = NVPTX::TLD4_B_2D_S32_F32;
3308 Opc = NVPTX::TLD4_A_2D_S32_F32;
3311 Opc = NVPTX::TLD4_R_2D_U32_F32;
3314 Opc = NVPTX::TLD4_G_2D_U32_F32;
3317 Opc = NVPTX::TLD4_B_2D_U32_F32;
3320 Opc = NVPTX::TLD4_A_2D_U32_F32;
3323 Opc = NVPTX::TEX_UNIFIED_1D_F32_S32;
3326 Opc = NVPTX::TEX_UNIFIED_1D_F32_F32;
3329 Opc = NVPTX::TEX_UNIFIED_1D_F32_F32_LEVEL;
3332 Opc = NVPTX::TEX_UNIFIED_1D_F32_F32_GRAD;
3335 Opc = NVPTX::TEX_UNIFIED_1D_S32_S32;
3338 Opc = NVPTX::TEX_UNIFIED_1D_S32_F32;
3341 Opc = NVPTX::TEX_UNIFIED_1D_S32_F32_LEVEL;
3344 Opc = NVPTX::TEX_UNIFIED_1D_S32_F32_GRAD;
3347 Opc = NVPTX::TEX_UNIFIED_1D_U32_S32;
3350 Opc = NVPTX::TEX_UNIFIED_1D_U32_F32;
3353 Opc = NVPTX::TEX_UNIFIED_1D_U32_F32_LEVEL;
3356 Opc = NVPTX::TEX_UNIFIED_1D_U32_F32_GRAD;
3359 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_F32_S32;
3362 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_F32_F32;
3365 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_F32_F32_LEVEL;
3368 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_F32_F32_GRAD;
3371 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_S32_S32;
3374 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_S32_F32;
3377 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_S32_F32_LEVEL;
3380 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_S32_F32_GRAD;
3383 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_U32_S32;
3386 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_U32_F32;
3389 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_U32_F32_LEVEL;
3392 Opc = NVPTX::TEX_UNIFIED_1D_ARRAY_U32_F32_GRAD;
3395 Opc = NVPTX::TEX_UNIFIED_2D_F32_S32;
3398 Opc = NVPTX::TEX_UNIFIED_2D_F32_F32;
3401 Opc = NVPTX::TEX_UNIFIED_2D_F32_F32_LEVEL;
3404 Opc = NVPTX::TEX_UNIFIED_2D_F32_F32_GRAD;
3407 Opc = NVPTX::TEX_UNIFIED_2D_S32_S32;
3410 Opc = NVPTX::TEX_UNIFIED_2D_S32_F32;
3413 Opc = NVPTX::TEX_UNIFIED_2D_S32_F32_LEVEL;
3416 Opc = NVPTX::TEX_UNIFIED_2D_S32_F32_GRAD;
3419 Opc = NVPTX::TEX_UNIFIED_2D_U32_S32;
3422 Opc = NVPTX::TEX_UNIFIED_2D_U32_F32;
3425 Opc = NVPTX::TEX_UNIFIED_2D_U32_F32_LEVEL;
3428 Opc = NVPTX::TEX_UNIFIED_2D_U32_F32_GRAD;
3431 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_F32_S32;
3434 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_F32_F32;
3437 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_F32_F32_LEVEL;
3440 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_F32_F32_GRAD;
3443 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_S32_S32;
3446 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_S32_F32;
3449 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_S32_F32_LEVEL;
3452 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_S32_F32_GRAD;
3455 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_U32_S32;
3458 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_U32_F32;
3461 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_U32_F32_LEVEL;
3464 Opc = NVPTX::TEX_UNIFIED_2D_ARRAY_U32_F32_GRAD;
3467 Opc = NVPTX::TEX_UNIFIED_3D_F32_S32;
3470 Opc = NVPTX::TEX_UNIFIED_3D_F32_F32;
3473 Opc = NVPTX::TEX_UNIFIED_3D_F32_F32_LEVEL;
3476 Opc = NVPTX::TEX_UNIFIED_3D_F32_F32_GRAD;
3479 Opc = NVPTX::TEX_UNIFIED_3D_S32_S32;
3482 Opc = NVPTX::TEX_UNIFIED_3D_S32_F32;
3485 Opc = NVPTX::TEX_UNIFIED_3D_S32_F32_LEVEL;
3488 Opc = NVPTX::TEX_UNIFIED_3D_S32_F32_GRAD;
3491 Opc = NVPTX::TEX_UNIFIED_3D_U32_S32;
3494 Opc = NVPTX::TEX_UNIFIED_3D_U32_F32;
3497 Opc = NVPTX::TEX_UNIFIED_3D_U32_F32_LEVEL;
3500 Opc = NVPTX::TEX_UNIFIED_3D_U32_F32_GRAD;
3503 Opc = NVPTX::TEX_UNIFIED_CUBE_F32_F32;
3506 Opc = NVPTX::TEX_UNIFIED_CUBE_F32_F32_LEVEL;
3509 Opc = NVPTX::TEX_UNIFIED_CUBE_S32_F32;
3512 Opc = NVPTX::TEX_UNIFIED_CUBE_S32_F32_LEVEL;
3515 Opc = NVPTX::TEX_UNIFIED_CUBE_U32_F32;
3518 Opc = NVPTX::TEX_UNIFIED_CUBE_U32_F32_LEVEL;
3521 Opc = NVPTX::TEX_UNIFIED_CUBE_ARRAY_F32_F32;
3524 Opc = NVPTX::TEX_UNIFIED_CUBE_ARRAY_F32_F32_LEVEL;
3527 Opc = NVPTX::TEX_UNIFIED_CUBE_ARRAY_S32_F32;
3530 Opc = NVPTX::TEX_UNIFIED_CUBE_ARRAY_S32_F32_LEVEL;
3533 Opc = NVPTX::TEX_UNIFIED_CUBE_ARRAY_U32_F32;
3536 Opc = NVPTX::TEX_UNIFIED_CUBE_ARRAY_U32_F32_LEVEL;
3539 Opc = NVPTX::TLD4_UNIFIED_R_2D_F32_F32;
3542 Opc = NVPTX::TLD4_UNIFIED_G_2D_F32_F32;
3545 Opc = NVPTX::TLD4_UNIFIED_B_2D_F32_F32;
3548 Opc = NVPTX::TLD4_UNIFIED_A_2D_F32_F32;
3551 Opc = NVPTX::TLD4_UNIFIED_R_2D_S32_F32;
3554 Opc = NVPTX::TLD4_UNIFIED_G_2D_S32_F32;
3557 Opc = NVPTX::TLD4_UNIFIED_B_2D_S32_F32;
3560 Opc = NVPTX::TLD4_UNIFIED_A_2D_S32_F32;
3563 Opc = NVPTX::TLD4_UNIFIED_R_2D_U32_F32;
3566 Opc = NVPTX::TLD4_UNIFIED_G_2D_U32_F32;
3569 Opc = NVPTX::TLD4_UNIFIED_B_2D_U32_F32;
3572 Opc = NVPTX::TLD4_UNIFIED_A_2D_U32_F32;
3582 Ret = CurDAG->getMachineNode(Opc, SDLoc(N), N->getVTList(), Ops);
3590 unsigned Opc = 0;
3595 Opc = NVPTX::SULD_1D_I8_CLAMP;
3601 Opc = NVPTX::SULD_1D_I16_CLAMP;
3607 Opc = NVPTX::SULD_1D_I32_CLAMP;
3613 Opc = NVPTX::SULD_1D_I64_CLAMP;
3619 Opc = NVPTX::SULD_1D_V2I8_CLAMP;
3625 Opc = NVPTX::SULD_1D_V2I16_CLAMP;
3631 Opc = NVPTX::SULD_1D_V2I32_CLAMP;
3637 Opc = NVPTX::SULD_1D_V2I64_CLAMP;
3643 Opc = NVPTX::SULD_1D_V4I8_CLAMP;
3649 Opc = NVPTX::SULD_1D_V4I16_CLAMP;
3655 Opc = NVPTX::SULD_1D_V4I32_CLAMP;
3661 Opc = NVPTX::SULD_1D_ARRAY_I8_CLAMP;
3668 Opc = NVPTX::SULD_1D_ARRAY_I16_CLAMP;
3675 Opc = NVPTX::SULD_1D_ARRAY_I32_CLAMP;
3682 Opc = NVPTX::SULD_1D_ARRAY_I64_CLAMP;
3689 Opc = NVPTX::SULD_1D_ARRAY_V2I8_CLAMP;
3696 Opc = NVPTX::SULD_1D_ARRAY_V2I16_CLAMP;
3703 Opc = NVPTX::SULD_1D_ARRAY_V2I32_CLAMP;
3710 Opc = NVPTX::SULD_1D_ARRAY_V2I64_CLAMP;
3717 Opc = NVPTX::SULD_1D_ARRAY_V4I8_CLAMP;
3724 Opc = NVPTX::SULD_1D_ARRAY_V4I16_CLAMP;
3731 Opc = NVPTX::SULD_1D_ARRAY_V4I32_CLAMP;
3738 Opc = NVPTX::SULD_2D_I8_CLAMP;
3745 Opc = NVPTX::SULD_2D_I16_CLAMP;
3752 Opc = NVPTX::SULD_2D_I32_CLAMP;
3759 Opc = NVPTX::SULD_2D_I64_CLAMP;
3766 Opc = NVPTX::SULD_2D_V2I8_CLAMP;
3773 Opc = NVPTX::SULD_2D_V2I16_CLAMP;
3780 Opc = NVPTX::SULD_2D_V2I32_CLAMP;
3787 Opc = NVPTX::SULD_2D_V2I64_CLAMP;
3794 Opc = NVPTX::SULD_2D_V4I8_CLAMP;
3801 Opc = NVPTX::SULD_2D_V4I16_CLAMP;
3808 Opc = NVPTX::SULD_2D_V4I32_CLAMP;
3815 Opc = NVPTX::SULD_2D_ARRAY_I8_CLAMP;
3823 Opc = NVPTX::SULD_2D_ARRAY_I16_CLAMP;
3831 Opc = NVPTX::SULD_2D_ARRAY_I32_CLAMP;
3839 Opc = NVPTX::SULD_2D_ARRAY_I64_CLAMP;
3847 Opc = NVPTX::SULD_2D_ARRAY_V2I8_CLAMP;
3855 Opc = NVPTX::SULD_2D_ARRAY_V2I16_CLAMP;
3863 Opc = NVPTX::SULD_2D_ARRAY_V2I32_CLAMP;
3871 Opc = NVPTX::SULD_2D_ARRAY_V2I64_CLAMP;
3879 Opc = NVPTX::SULD_2D_ARRAY_V4I8_CLAMP;
3887 Opc = NVPTX::SULD_2D_ARRAY_V4I16_CLAMP;
3895 Opc = NVPTX::SULD_2D_ARRAY_V4I32_CLAMP;
3903 Opc = NVPTX::SULD_3D_I8_CLAMP;
3911 Opc = NVPTX::SULD_3D_I16_CLAMP;
3919 Opc = NVPTX::SULD_3D_I32_CLAMP;
3927 Opc = NVPTX::SULD_3D_I64_CLAMP;
3935 Opc = NVPTX::SULD_3D_V2I8_CLAMP;
3943 Opc = NVPTX::SULD_3D_V2I16_CLAMP;
3951 Opc = NVPTX::SULD_3D_V2I32_CLAMP;
3959 Opc = NVPTX::SULD_3D_V2I64_CLAMP;
3967 Opc = NVPTX::SULD_3D_V4I8_CLAMP;
3975 Opc = NVPTX::SULD_3D_V4I16_CLAMP;
3983 Opc = NVPTX::SULD_3D_V4I32_CLAMP;
3991 Opc = NVPTX::SULD_1D_I8_TRAP;
3997 Opc = NVPTX::SULD_1D_I16_TRAP;
4003 Opc = NVPTX::SULD_1D_I32_TRAP;
4009 Opc = NVPTX::SULD_1D_I64_TRAP;
4015 Opc = NVPTX::SULD_1D_V2I8_TRAP;
4021 Opc = NVPTX::SULD_1D_V2I16_TRAP;
4027 Opc = NVPTX::SULD_1D_V2I32_TRAP;
4033 Opc = NVPTX::SULD_1D_V2I64_TRAP;
4039 Opc = NVPTX::SULD_1D_V4I8_TRAP;
4045 Opc = NVPTX::SULD_1D_V4I16_TRAP;
4051 Opc = NVPTX::SULD_1D_V4I32_TRAP;
4057 Opc = NVPTX::SULD_1D_ARRAY_I8_TRAP;
4064 Opc = NVPTX::SULD_1D_ARRAY_I16_TRAP;
4071 Opc = NVPTX::SULD_1D_ARRAY_I32_TRAP;
4078 Opc = NVPTX::SULD_1D_ARRAY_I64_TRAP;
4085 Opc = NVPTX::SULD_1D_ARRAY_V2I8_TRAP;
4092 Opc = NVPTX::SULD_1D_ARRAY_V2I16_TRAP;
4099 Opc = NVPTX::SULD_1D_ARRAY_V2I32_TRAP;
4106 Opc = NVPTX::SULD_1D_ARRAY_V2I64_TRAP;
4113 Opc = NVPTX::SULD_1D_ARRAY_V4I8_TRAP;
4120 Opc = NVPTX::SULD_1D_ARRAY_V4I16_TRAP;
4127 Opc = NVPTX::SULD_1D_ARRAY_V4I32_TRAP;
4134 Opc = NVPTX::SULD_2D_I8_TRAP;
4141 Opc = NVPTX::SULD_2D_I16_TRAP;
4148 Opc = NVPTX::SULD_2D_I32_TRAP;
4155 Opc = NVPTX::SULD_2D_I64_TRAP;
4162 Opc = NVPTX::SULD_2D_V2I8_TRAP;
4169 Opc = NVPTX::SULD_2D_V2I16_TRAP;
4176 Opc = NVPTX::SULD_2D_V2I32_TRAP;
4183 Opc = NVPTX::SULD_2D_V2I64_TRAP;
4190 Opc = NVPTX::SULD_2D_V4I8_TRAP;
4197 Opc = NVPTX::SULD_2D_V4I16_TRAP;
4204 Opc = NVPTX::SULD_2D_V4I32_TRAP;
4211 Opc = NVPTX::SULD_2D_ARRAY_I8_TRAP;
4219 Opc = NVPTX::SULD_2D_ARRAY_I16_TRAP;
4227 Opc = NVPTX::SULD_2D_ARRAY_I32_TRAP;
4235 Opc = NVPTX::SULD_2D_ARRAY_I64_TRAP;
4243 Opc = NVPTX::SULD_2D_ARRAY_V2I8_TRAP;
4251 Opc = NVPTX::SULD_2D_ARRAY_V2I16_TRAP;
4259 Opc = NVPTX::SULD_2D_ARRAY_V2I32_TRAP;
4267 Opc = NVPTX::SULD_2D_ARRAY_V2I64_TRAP;
4275 Opc = NVPTX::SULD_2D_ARRAY_V4I8_TRAP;
4283 Opc = NVPTX::SULD_2D_ARRAY_V4I16_TRAP;
4291 Opc = NVPTX::SULD_2D_ARRAY_V4I32_TRAP;
4299 Opc = NVPTX::SULD_3D_I8_TRAP;
4307 Opc = NVPTX::SULD_3D_I16_TRAP;
4315 Opc = NVPTX::SULD_3D_I32_TRAP;
4323 Opc = NVPTX::SULD_3D_I64_TRAP;
4331 Opc = NVPTX::SULD_3D_V2I8_TRAP;
4339 Opc = NVPTX::SULD_3D_V2I16_TRAP;
4347 Opc = NVPTX::SULD_3D_V2I32_TRAP;
4355 Opc = NVPTX::SULD_3D_V2I64_TRAP;
4363 Opc = NVPTX::SULD_3D_V4I8_TRAP;
4371 Opc = NVPTX::SULD_3D_V4I16_TRAP;
4379 Opc = NVPTX::SULD_3D_V4I32_TRAP;
4387 Opc = NVPTX::SULD_1D_I8_ZERO;
4393 Opc = NVPTX::SULD_1D_I16_ZERO;
4399 Opc = NVPTX::SULD_1D_I32_ZERO;
4405 Opc = NVPTX::SULD_1D_I64_ZERO;
4411 Opc = NVPTX::SULD_1D_V2I8_ZERO;
4417 Opc = NVPTX::SULD_1D_V2I16_ZERO;
4423 Opc = NVPTX::SULD_1D_V2I32_ZERO;
4429 Opc = NVPTX::SULD_1D_V2I64_ZERO;
4435 Opc = NVPTX::SULD_1D_V4I8_ZERO;
4441 Opc = NVPTX::SULD_1D_V4I16_ZERO;
4447 Opc = NVPTX::SULD_1D_V4I32_ZERO;
4453 Opc = NVPTX::SULD_1D_ARRAY_I8_ZERO;
4460 Opc = NVPTX::SULD_1D_ARRAY_I16_ZERO;
4467 Opc = NVPTX::SULD_1D_ARRAY_I32_ZERO;
4474 Opc = NVPTX::SULD_1D_ARRAY_I64_ZERO;
4481 Opc = NVPTX::SULD_1D_ARRAY_V2I8_ZERO;
4488 Opc = NVPTX::SULD_1D_ARRAY_V2I16_ZERO;
4495 Opc = NVPTX::SULD_1D_ARRAY_V2I32_ZERO;
4502 Opc = NVPTX::SULD_1D_ARRAY_V2I64_ZERO;
4509 Opc = NVPTX::SULD_1D_ARRAY_V4I8_ZERO;
4516 Opc = NVPTX::SULD_1D_ARRAY_V4I16_ZERO;
4523 Opc = NVPTX::SULD_1D_ARRAY_V4I32_ZERO;
4530 Opc = NVPTX::SULD_2D_I8_ZERO;
4537 Opc = NVPTX::SULD_2D_I16_ZERO;
4544 Opc = NVPTX::SULD_2D_I32_ZERO;
4551 Opc = NVPTX::SULD_2D_I64_ZERO;
4558 Opc = NVPTX::SULD_2D_V2I8_ZERO;
4565 Opc = NVPTX::SULD_2D_V2I16_ZERO;
4572 Opc = NVPTX::SULD_2D_V2I32_ZERO;
4579 Opc = NVPTX::SULD_2D_V2I64_ZERO;
4586 Opc = NVPTX::SULD_2D_V4I8_ZERO;
4593 Opc = NVPTX::SULD_2D_V4I16_ZERO;
4600 Opc = NVPTX::SULD_2D_V4I32_ZERO;
4607 Opc = NVPTX::SULD_2D_ARRAY_I8_ZERO;
4615 Opc = NVPTX::SULD_2D_ARRAY_I16_ZERO;
4623 Opc = NVPTX::SULD_2D_ARRAY_I32_ZERO;
4631 Opc = NVPTX::SULD_2D_ARRAY_I64_ZERO;
4639 Opc = NVPTX::SULD_2D_ARRAY_V2I8_ZERO;
4647 Opc = NVPTX::SULD_2D_ARRAY_V2I16_ZERO;
4655 Opc = NVPTX::SULD_2D_ARRAY_V2I32_ZERO;
4663 Opc = NVPTX::SULD_2D_ARRAY_V2I64_ZERO;
4671 Opc = NVPTX::SULD_2D_ARRAY_V4I8_ZERO;
4679 Opc = NVPTX::SULD_2D_ARRAY_V4I16_ZERO;
4687 Opc = NVPTX::SULD_2D_ARRAY_V4I32_ZERO;
4695 Opc = NVPTX::SULD_3D_I8_ZERO;
4703 Opc = NVPTX::SULD_3D_I16_ZERO;
4711 Opc = NVPTX::SULD_3D_I32_ZERO;
4719 Opc = NVPTX::SULD_3D_I64_ZERO;
4727 Opc = NVPTX::SULD_3D_V2I8_ZERO;
4735 Opc = NVPTX::SULD_3D_V2I16_ZERO;
4743 Opc = NVPTX::SULD_3D_V2I32_ZERO;
4751 Opc = NVPTX::SULD_3D_V2I64_ZERO;
4759 Opc = NVPTX::SULD_3D_V4I8_ZERO;
4767 Opc = NVPTX::SULD_3D_V4I16_ZERO;
4775 Opc = NVPTX::SULD_3D_V4I32_ZERO;
4783 Ret = CurDAG->getMachineNode(Opc, SDLoc(N), N->getVTList(), Ops);
4967 unsigned Opc;
4972 Opc = NVPTX::BFE_S32rii;
4974 Opc = NVPTX::BFE_U32rii;
4978 Opc = NVPTX::BFE_S64rii;
4980 Opc = NVPTX::BFE_U64rii;
4991 return CurDAG->getMachineNode(Opc, DL, N->getVTList(), Ops);