Home | History | Annotate | Download | only in Disassembler

Lines Matching refs:Op

101 static unsigned GetSubinstOpcode(unsigned IClass, unsigned inst, unsigned &op,
872 // op: Pv
875 // op: u6
879 // op: Rtt
897 // op: Pv
900 // op: u6
904 // op: Nt
922 // op: Pv
925 // op: u6
929 // op: Rt
939 // op: Rdd
942 // op: Pt
945 // op: u6
972 // op: Rd
975 // op: Pt
978 // op: u6
984 // op: g16_2
987 // op: g16_1
991 // op: g16_0
994 // op: Rd
1015 // op: g16_3
1021 // op: Rtt
1027 // op: g16_2
1030 // op: g16_1
1033 // op: g16_0
1040 // op: Nt
1046 // op: g16_2
1049 // op: g16_1
1053 // op: g16_0
1060 // op: Rt
1196 static unsigned GetSubinstOpcode(unsigned IClass, unsigned inst, unsigned &op,
1201 op = Hexagon::V4_SL1_loadri_io;
1203 op = Hexagon::V4_SL1_loadrub_io;
1211 op = Hexagon::V4_SL2_deallocframe;
1213 op = Hexagon::V4_SL2_jumpr31;
1215 op = Hexagon::V4_SL2_jumpr31_f;
1217 op = Hexagon::V4_SL2_jumpr31_fnew;
1219 op = Hexagon::V4_SL2_jumpr31_t;
1221 op = Hexagon::V4_SL2_jumpr31_tnew;
1223 op = Hexagon::V4_SL2_loadrb_io;
1225 op = Hexagon::V4_SL2_loadrd_sp;
1227 op = Hexagon::V4_SL2_loadrh_io;
1229 op = Hexagon::V4_SL2_loadri_sp;
1231 op = Hexagon::V4_SL2_loadruh_io;
1233 op = Hexagon::V4_SL2_return;
1235 op = Hexagon::V4_SL2_return_f;
1237 op = Hexagon::V4_SL2_return_fnew;
1239 op = Hexagon::V4_SL2_return_t;
1241 op = Hexagon::V4_SL2_return_tnew;
1249 op = Hexagon::V4_SA1_addi;
1251 op = Hexagon::V4_SA1_addrx;
1253 op = Hexagon::V4_SA1_addsp;
1255 op = Hexagon::V4_SA1_and1;
1257 op = Hexagon::V4_SA1_clrf;
1259 op = Hexagon::V4_SA1_clrfnew;
1261 op
1263 op = Hexagon::V4_SA1_clrtnew;
1265 op = Hexagon::V4_SA1_cmpeqi;
1267 op = Hexagon::V4_SA1_combine0i;
1269 op = Hexagon::V4_SA1_combine1i;
1271 op = Hexagon::V4_SA1_combine2i;
1273 op = Hexagon::V4_SA1_combine3i;
1275 op = Hexagon::V4_SA1_combinerz;
1277 op = Hexagon::V4_SA1_combinezr;
1279 op = Hexagon::V4_SA1_dec;
1281 op = Hexagon::V4_SA1_inc;
1283 op = Hexagon::V4_SA1_seti;
1285 op = Hexagon::V4_SA1_setin1;
1287 op = Hexagon::V4_SA1_sxtb;
1289 op = Hexagon::V4_SA1_sxth;
1291 op = Hexagon::V4_SA1_tfr;
1293 op = Hexagon::V4_SA1_zxtb;
1295 op = Hexagon::V4_SA1_zxth;
1303 op = Hexagon::V4_SS1_storeb_io;
1305 op = Hexagon::V4_SS1_storew_io;
1313 op = Hexagon::V4_SS2_allocframe;
1315 op = Hexagon::V4_SS2_storebi0;
1317 op = Hexagon::V4_SS2_storebi1;
1319 op = Hexagon::V4_SS2_stored_sp;
1321 op = Hexagon::V4_SS2_storeh_io;
1323 op = Hexagon::V4_SS2_storew_sp;
1325 op = Hexagon::V4_SS2_storewi0;
1327 op = Hexagon::V4_SS2_storewi1;
1363 MCOperand Op;
1386 Op = MCOperand::createReg(operand);
1387 MI->addOperand(Op);
1389 Op = MCOperand::createReg(operand);
1390 MI->addOperand(Op);
1397 Op = MCOperand::createReg(operand);
1398 MI->addOperand(Op);
1400 Op = MCOperand::createReg(operand);
1401 MI->addOperand(Op);
1408 Op = MCOperand::createReg(operand);
1409 MI->addOperand(Op);
1411 Op = MCOperand::createReg(operand);
1412 MI->addOperand(Op);
1420 Op = MCOperand::createReg(operand);
1421 MI->addOperand(Op);
1423 Op = MCOperand::createReg(operand);
1424 MI->addOperand(Op);
1431 Op = MCOperand::createReg(operand);
1432 MI->addOperand(Op);
1439 Op = MCOperand::createReg(operand);
1440 MI->addOperand(Op);
1447 Op = MCOperand::createReg(operand);
1448 MI->addOperand(Op);
1449 MI->addOperand(Op);
1456 Op = MCOperand::createReg(operand);
1457 MI->addOperand(Op);
1458 MI->addOperand(Op);
1460 Op = MCOperand::createReg(operand);
1461 MI->addOperand(Op);
1473 Op = MCOperand::createReg(operand);
1474 MI->addOperand(Op);
1476 Op = MCOperand::createReg(operand);
1477 MI->addOperand(Op);
1482 Op = MCOperand::createReg(operand);
1483 MI->addOperand(Op);
1490 Op = MCOperand::createReg(operand);
1491 MI->addOperand(Op);
1502 Op = MCOperand::createReg(operand);
1503 MI->addOperand(Op);
1508 Op = MCOperand::createReg(operand);
1509 MI->addOperand(Op);
1519 Op = MCOperand::createReg(operand);
1520 MI->addOperand(Op);
1528 Op = MCOperand::createReg(operand);
1529 MI->addOperand(Op);
1531 Op = MCOperand::createReg(operand);
1532 MI->addOperand(Op);
1537 Op = MCOperand::createReg(operand);
1538 MI->addOperand(Op);
1542 Op = MCOperand::createReg(operand);
1543 MI->addOperand(Op);
1548 Op = MCOperand::createReg(operand);
1549 MI->addOperand(Op);
1553 Op = MCOperand::createReg(operand);
1554 MI->addOperand(Op);
1560 Op = MCOperand::createReg(operand);
1561 MI->addOperand(Op);
1569 Op = MCOperand::createReg(operand);
1570 MI->addOperand(Op);
1579 Op = MCOperand::createReg(operand);
1580 MI->addOperand(Op);
1585 Op = MCOperand::createReg(operand);
1586 MI->addOperand(Op);
1590 Op = MCOperand::createReg(operand);
1591 MI->addOperand(Op);
1598 Op = MCOperand::createReg(operand);
1599 MI->addOperand(Op);