Lines Matching refs:d6
130 vsubl.u8 q12, d0, d6 @Q15,Q12 = (q0 - p0)
239 vld1.8 {d6, d7}, [r12] @load p0 to Q3
256 vaddl.u8 q12, d4, d6 @p0+q0 L
325 vaddl.u8 q1, d6, d8 @p0+q1 L
348 vst1.8 {d6, d7}, [r12] @store p0
409 vld1.8 d6, [r0], r1 @row4
433 vtrn.8 d4, d6 @row3&row4
441 vtrn.16 d2, d6 @row2 & row4
445 vtrn.32 d6, d14 @row4 & 8
501 vsubl.u8 q14, d8, d6 @(q0 - p0) L
534 vtrn.8 d4, d6 @row3&row4
538 vtrn.16 d2, d6 @row2 & row4
542 vtrn.32 d6, d14 @row4 & 8
559 vst1.8 d6, [r0], r1 @row4
620 vld1.8 d6, [r0], r1 @row4
636 vtrn.8 d4, d6 @row3&row4
644 vtrn.16 d2, d6 @row2 & row4
648 vtrn.32 d6, d14 @row4 & 8
664 vaddl.u8 q8, d6, d8 @p0+q0 L
687 vaddl.u8 q11, d6, d10 @p0+q1 L
716 vaddl.u8 q9, d6, d8 @p0+q0 L
751 vtrn.8 d20, d6 @row3&row4
755 vtrn.16 d2, d6 @row2 & row4
774 vtrn.32 d6, d14 @row4 & 8
785 vst1.8 d6, [r0], r1 @row4
844 vld4.16 {d0[0], d2[0], d4[0], d6[0]}, [r0], r1
845 vld4.16 {d0[1], d2[1], d4[1], d6[1]}, [r0], r1
846 vld4.16 {d0[2], d2[2], d4[2], d6[2]}, [r0], r1
847 vld4.16 {d0[3], d2[3], d4[3], d6[3]}, [r0], r1
856 vuzp.8 d6, d7 @D6->q2, D7->q3
884 vabd.u8 d15, d6, d4 @Aq = abs(q2-q0)
907 vaddl.u8 q11, d2, d6 @p1+q2
910 vaddw.u8 q10, q10, d6 @p0 + q0 + q1 + q2
917 vaddl.u8 q12, d6, d7 @q2+q3
921 vbit d6, d9, d15 @final q2
922 vand d2, d10, d10 @D0->p3, D1->p2, D2->p1, D3->p0, D4->q0, D5->q1, D6->q2, D7->q3
927 vzip.8 d6, d7 @D6,D7 -> [q2:q3]
932 vst4.16 {d0[0], d2[0], d4[0], d6[0]}, [r0], r1
933 vst4.16 {d0[1], d2[1], d4[1], d6[1]}, [r0], r1
934 vst4.16 {d0[2], d2[2], d4[2], d6[2]}, [r0], r1
935 vst4.16 {d0[3], d2[3], d4[3], d6[3]}, [r0], r1
994 vld4.16 {d0[0], d2[0], d4[0], d6[0]}, [r0], r1
995 vld4.16 {d0[1], d2[1], d4[1], d6[1]}, [r0], r1
996 vld4.16 {d0[2], d2[2], d4[2], d6[2]}, [r0], r1
997 vld4.16 {d0[3], d2[3], d4[3], d6[3]}, [r0], r1
1006 vuzp.8 d6, d7 @D6->q2, D7->q3
1034 vaddl.u8 q14, d10, d6 @q2 + ((p0 + q0 + 1) >> 1)
1041 vabd.u8 d10, d6, d4 @Aq= ABS(q2 - q0)
1073 @D0->p3, D1->p2, D2->p1, D3->p0, D4->q0, D5->q1, D6->q2, D7->q3
1077 vzip.8 d6, d7 @D6,D7 -> [q2:q3]
1080 vst4.16 {d0[0], d2[0], d4[0], d6[0]}, [r0], r1
1081 vst4.16 {d0[1], d2[1], d4[1], d6[1]}, [r0], r1
1082 vst4.16 {d0[2], d2[2], d4[2], d6[2]}, [r0], r1
1083 vst4.16 {d0[3], d2[3], d4[3], d6[3]}, [r0], r1