HomeSort by relevance Sort by last modified time
    Searched refs:d28 (Results 1 - 25 of 150) sorted by null

1 2 3 4 5 6

  /external/libavc/encoder/arm/
ih264e_evaluate_intra4x4_modes_a9q.s 159 vadd.i16 d28, d29, d28
161 vpaddl.u16 d28, d28 @
163 vpaddl.u32 d28, d28 @/
165 vmov.u32 r9, d28[0] @ vert
185 vadd.i16 d28, d29, d28
187 vpaddl.u16 d28, d28
    [all...]
ih264e_half_pel.s 109 vext.8 d28, d5, d6, #5 @//extract a[5] (column1,row1)
112 vaddl.u8 q7, d28, d5 @// a0 + a5 (column1,row1)
122 vext.8 d28, d5, d6, #2 @//extract a[2] (column1,row1)
125 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 (column1,row1)
135 vext.8 d28, d5, d6, #3 @//extract a[3] (column1,row1)
138 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 + 20a3 (column1,row1)
148 vext.8 d28, d5, d6, #1 @//extract a[1] (column1,row1)
151 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 (column1,row1)
161 vext.8 d28, d5, d6, #4 @//extract a[4] (column1,row1)
164 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 (column1,row1
    [all...]
ih264e_evaluate_intra_chroma_modes_a9q.s 135 vdup.16 d28, d14[0]
143 vdup.16 d28, d16[0]
151 vdup.16 d28, d16[3]
179 vabdl.u8 q11, d0, d28
215 vabal.u8 q11, d0, d28
314 vst1.32 {d28, d29} , [r2], r4 @4
330 vst1.32 {d28, d29} , [r2], r4 @0
331 vst1.32 {d28, d29} , [r2], r4 @1
332 vst1.32 {d28, d29} , [r2], r4 @2
333 vst1.32 {d28, d29} , [r2], r4 @
    [all...]
  /external/llvm/test/MC/AArch64/
arm64-nv-cond.s 3 fcsel d28,d31,d31,nv
8 // CHECK: fcsel d28, d31, d31, nv // encoding: [0xfc,0xff,0x7f,0x1e]
  /frameworks/av/media/libstagefright/codecs/on2/h264dec/omxdl/arm_neon/vc/m4p10/src_gcc/
armVCM4P10_InterpolateLuma_HalfHor4x4_unsafe_s.S 64 VLD1.8 {d28,d29},[r0],r1
67 VEXT.8 d10,d28,d29,#5
68 VEXT.8 d12,d28,d29,#1
69 VEXT.8 d20,d28,d29,#2
70 VEXT.8 d21,d28,d29,#3
71 VEXT.8 d13,d28,d29,#4
72 VADDL.U8 q14,d28,d10
76 VMLA.I16 d28,d8,d31
77 VMLS.I16 d28,d12,d30
81 VQRSHRUN.S16 d28,q14,#
    [all...]
armVCM4P10_DeblockingLuma_unsafe_s.S 83 VHADD.U8 d28,d4,d9
87 VRHADD.U8 d28,d28,d5
91 VBIF d29,d28,d17
97 VHADD.U8 d28,d8,d5
103 VRHADD.U8 d22,d28,d9
107 VQRSHRN.U16 d28,q13,#2
109 VBIF d28,d10,d12
armVCM4P10_InterpolateLuma_HalfDiagVerHor4x4_unsafe_s.S 86 VEXT.8 d28,d18,d19,#6
89 VADD.I16 d27,d27,d28
94 VEXT.8 d28,d20,d21,#6
99 VADD.I16 d27,d27,d28
101 VEXT.8 d28,d22,d23,#6
108 VADD.I16 d27,d27,d28
110 VEXT.8 d28,d24,d25,#6
114 VADD.I16 d27,d27,d28
omxVCM4P10_InterpolateLuma_s.S 80 VRHADD.U8 d28,d28,d20
85 VST1.32 {d28[0]},[r12]
95 VST1.32 {d28[0]},[r12]
104 VRHADD.U8 d28,d28,d21
109 VST1.32 {d28[0]},[r12]
135 VRHADD.U8 d28,d28,d6
140 VST1.32 {d28[0]},[r12
    [all...]
armVCM4P10_DeblockingChroma_unsafe_s.S 32 VMOV d28,d18
35 VZIP.8 d18,d28
  /external/boringssl/ios-arm/crypto/fipsmodule/
armv4-mont.S 215 vld1.32 {d28[0]}, [r2,:32]!
222 vzip.16 d28,d8
224 vmull.u32 q6,d28,d0[0]
225 vmull.u32 q7,d28,d0[1]
226 vmull.u32 q8,d28,d1[0]
228 vmull.u32 q9,d28,d1[1]
234 vmull.u32 q10,d28,d2[0]
236 vmull.u32 q11,d28,d2[1]
237 vmull.u32 q12,d28,d3[0]
239 vmull.u32 q13,d28,d3[1
    [all...]
  /external/boringssl/linux-arm/crypto/fipsmodule/
armv4-mont.S 212 vld1.32 {d28[0]}, [r2,:32]!
219 vzip.16 d28,d8
221 vmull.u32 q6,d28,d0[0]
222 vmull.u32 q7,d28,d0[1]
223 vmull.u32 q8,d28,d1[0]
225 vmull.u32 q9,d28,d1[1]
231 vmull.u32 q10,d28,d2[0]
233 vmull.u32 q11,d28,d2[1]
234 vmull.u32 q12,d28,d3[0]
236 vmull.u32 q13,d28,d3[1
    [all...]
  /art/test/705-register-conflict/src/
Main.java 31 double d24 = 0, d25 = 0, d26 = 0, d27 = 0, d28 = 0, d29 = 0, d30 = 0, d31 = 0; local
61 d28 = d27 + 1;
62 d29 = d28 + 1;
71 + d24 + d25 + d26 + d27 + d28 + d29 + d30 + d31;
  /external/llvm/test/MC/ARM/
pr22395-2.s 10 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
15 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
20 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
25 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
30 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
35 @ CHECK: vldmia r0, {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
  /external/libvpx/libvpx/vp8/common/arm/neon/
idct_dequant_full_2x_neon.c 20 int32x2_t d28, d29, d30, d31; local
27 d28 = d29 = d30 = d31 = vdup_n_s32(0);
50 d28 = vld1_lane_s32((const int32_t *)dst0, d28, 0);
52 d28 = vld1_lane_s32((const int32_t *)dst1, d28, 1);
151 vaddw_u8(vreinterpretq_u16_s16(q2tmp2.val[0]), vreinterpret_u8_s32(d28)));
159 d28 = vreinterpret_s32_u8(vqmovun_s16(q4));
166 vst1_lane_s32((int32_t *)dst0, d28, 0);
168 vst1_lane_s32((int32_t *)dst1, d28, 1)
    [all...]
  /toolchain/binutils/binutils-2.25/gas/testsuite/gas/aarch64/
fp-const0-parse.s 32 fcmgt d2, d28, #0
51 fcmgt d2, d28, #0.0
fp-const0-parse.d 15 1c: 5ee0cb82 fcmgt d2, d28, #0.0
30 58: 5ee0cb82 fcmgt d2, d28, #0.0
  /external/libavc/common/arm/
ih264_inter_pred_filters_luma_horz_a9q.s 128 vext.8 d28, d5, d6, #5 @//extract a[5] (column1,row1)
131 vaddl.u8 q7, d28, d5 @// a0 + a5 (column1,row1)
136 vext.8 d28, d5, d6, #2 @//extract a[2] (column1,row1)
139 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 (column1,row1)
144 vext.8 d28, d5, d6, #3 @//extract a[3] (column1,row1)
147 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 + 20a3 (column1,row1)
152 vext.8 d28, d5, d6, #1 @//extract a[1] (column1,row1)
155 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 (column1,row1)
160 vext.8 d28, d5, d6, #4 @//extract a[4] (column1,row1)
163 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 (column1,row1
    [all...]
ih264_inter_pred_luma_horz_qpel_a9q.s 135 vext.8 d28, d5, d6, #5 @//extract a[5] (column1,row1)
138 vaddl.u8 q7, d28, d5 @// a0 + a5 (column1,row1)
143 vext.8 d28, d5, d6, #2 @//extract a[2] (column1,row1)
146 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 (column1,row1)
151 vext.8 d28, d5, d6, #3 @//extract a[3] (column1,row1)
154 vmlal.u8 q7, d28, d1 @// a0 + a5 + 20a2 + 20a3 (column1,row1)
159 vext.8 d28, d5, d6, #1 @//extract a[1] (column1,row1)
162 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 (column1,row1)
167 vext.8 d28, d5, d6, #4 @//extract a[4] (column1,row1)
170 vmlsl.u8 q7, d28, d0 @// a0 + a5 + 20a2 + 20a3 - 5a1 - 5a4 (column1,row1
    [all...]
ih264_inter_pred_luma_bilinear_a9q.s 150 vqrshrun.s16 d28, q10, #1
158 vqrshrun.s16 d28, q8, #1
174 vqrshrun.s16 d28, q10, #1
186 vqrshrun.s16 d28, q8, #1
202 vqrshrun.s16 d28, q10, #1
217 vqrshrun.s16 d28, q8, #1
238 vqrshrun.s16 d28, q10, #1
246 vqrshrun.s16 d28, q8, #1
263 vqrshrun.s16 d28, q10, #1
268 vst1.8 {d28}, [r2], r5 @//Store dest row
    [all...]
ih264_inter_pred_chroma_a9q.s 127 vdup.u8 d28, r10
148 vmull.u8 q5, d0, d28
157 vmlal.u8 q6, d1, d28
175 vmull.u8 q5, d0, d28
182 vmlal.u8 q6, d1, d28
201 vmlal.u8 q2, d0, d28
216 vmull.u8 q2, d0, d28
232 vmull.u8 q2, d0, d28
240 vmull.u8 q4, d2, d28
  /frameworks/rs/cpu_ref/
rsCpuIntrinsics_neon_Convolve.S 57 vmovl.u8 q4, d28
146 vld1.8 {d27, d28, d29}, [r2], r7 @ y0 ( y - 1 )
157 vmovl.u8 q13, d28
174 vmlal.s16 q4, d28, d2[1]
185 vmlal.s16 q5, d28, d2[0]
192 vld1.8 {d27, d28, d29}, [r4], r7 @ y0 ( y + 1 )
203 vmovl.u8 q13, d28
220 vmlal.s16 q4, d28, d4[3]
231 vmlal.s16 q5, d28, d4[2]
rsCpuIntrinsics_neon_Resize.S 254 vert8 d28, d29
256 vmov.u64 d24, d28
257 vmov.u64 d25, d28
258 vmov.u64 d26, d28
259 vmov.u64 d27, d28
392 vld1.s16 {d28}, [lr]
400 vst1.s16 {d28}, [lr]
532 vld4.s16 {d24[],d26[],d28[],d30[]}, [r8]
535 vld4.s16 {d24[1],d26[1],d28[1],d30[1]}, [r9]
539 vld4.s16 {d24[2],d26[2],d28[2],d30[2]}, [r10
    [all...]
  /toolchain/binutils/binutils-2.25/gas/testsuite/gas/arm/
vldconst.d 91 00000148 <foo\+0x148> f2c0ce30 vmov.i64 d28, #0x0000000000000000
95 00000158 <foo\+0x158> eddfcb08 vldr d28, \[pc, #32\] ; 00000180 <foo\+0x180>
99 00000168 <foo\+0x168> f3c7ce3f vmov.i64 d28, #0xffffffffffffffff
103 00000178 <foo\+0x178> eddfcb02 vldr d28, \[pc, #8\] ; 00000188 <foo\+0x188>
111 00000198 <foo\+0x198> f2c0ce30 vmov.i64 d28, #0x0000000000000000
115 000001a8 <foo\+0x1a8> f2c0ce34 vmov.i64 d28, #0x0000000000ff0000
119 000001b8 <foo\+0x1b8> f2c0ce39 vmov.i64 d28, #0x00000000ff0000ff
123 000001c8 <foo\+0x1c8> eddfcb00 vldr d28, \[pc\] ; 000001d0 <foo\+0x1d0>
129 000001e0 <foo\+0x1e0> f2c0ce30 vmov.i64 d28, #0x0000000000000000
133 000001f0 <foo\+0x1f0> f2c0ce32 vmov.i64 d28, #0x000000000000ff0
    [all...]
vldconst_be.d 92 00000148 <foo\+0x148> f2c0ce30 vmov.i64 d28, #0x0000000000000000
96 00000158 <foo\+0x158> eddfcb08 vldr d28, \[pc, #32\] ; 00000180 <foo\+0x180>
100 00000168 <foo\+0x168> f3c7ce3f vmov.i64 d28, #0xffffffffffffffff
104 00000178 <foo\+0x178> eddfcb02 vldr d28, \[pc, #8\] ; 00000188 <foo\+0x188>
112 00000198 <foo\+0x198> f2c0ce30 vmov.i64 d28, #0x0000000000000000
116 000001a8 <foo\+0x1a8> f2c0ce34 vmov.i64 d28, #0x0000000000ff0000
120 000001b8 <foo\+0x1b8> f2c0ce39 vmov.i64 d28, #0x00000000ff0000ff
124 000001c8 <foo\+0x1c8> eddfcb00 vldr d28, \[pc\] ; 000001d0 <foo\+0x1d0>
130 000001e0 <foo\+0x1e0> f2c0ce30 vmov.i64 d28, #0x0000000000000000
134 000001f0 <foo\+0x1f0> f2c0ce32 vmov.i64 d28, #0x000000000000ff0
    [all...]
  /art/test/658-fp-read-barrier/src/
Main.java 82 double d28 = main.field28; local
94 d25 + d26 + d27 + d28 + d29 + d30 + d31 + d32;

Completed in 753 milliseconds

1 2 3 4 5 6