/external/llvm/test/CodeGen/Mips/ |
stldst.ll | 22 %add2 = add nsw i32 %3, 10 33 %call7 = tail call i32 (i8*, ...) @printf(i8* getelementptr inbounds ([32 x i8], [32 x i8]* @.str, i32 0, i32 0), i32 %0, i32 %1, i32 %add, i32 %add1, i32 %sub, i32 %add2, i32 %add3, i32 %sub4, i32 %sub5, i32 %add6) nounwind
|
/external/llvm/test/CodeGen/SystemZ/ |
int-conv-09.ll | 99 %add2 = add i64 %add1, 524287 100 %ptr = inttoptr i64 %add2 to i32 *
|
int-move-03.ll | 74 %add2 = add i64 %add1, 524287 75 %ptr = inttoptr i64 %add2 to i64 *
|
int-move-07.ll | 74 %add2 = add i64 %add1, 524287 75 %ptr = inttoptr i64 %add2 to i64 *
|
and-01.ll | 114 %add2 = add i64 %add1, 4092 115 %ptr = inttoptr i64 %add2 to i32 * 127 %add2 = add i64 %add1, 4096 128 %ptr = inttoptr i64 %add2 to i32 *
|
int-add-03.ll | 98 %add2 = add i64 %add1, 524284 99 %ptr = inttoptr i64 %add2 to i32 * 170 %add2 = add i64 %add1, %ext2 171 %add3 = add i64 %add2, %ext3
|
int-add-04.ll | 98 %add2 = add i64 %add1, 524284 99 %ptr = inttoptr i64 %add2 to i32 * 170 %add2 = add i64 %add1, %ext2 171 %add3 = add i64 %add2, %ext3
|
int-cmp-01.ll | 127 %add2 = add i64 %add1, 4094 128 %ptr = inttoptr i64 %add2 to i16 * 143 %add2 = add i64 %add1, 4096 144 %ptr = inttoptr i64 %add2 to i16 *
|
int-cmp-03.ll | 139 %add2 = add i64 %add1, 4092 140 %ptr = inttoptr i64 %add2 to i32 * 155 %add2 = add i64 %add1, 4096 156 %ptr = inttoptr i64 %add2 to i32 *
|
int-mul-02.ll | 113 %add2 = add i64 %add1, 4092 114 %ptr = inttoptr i64 %add2 to i32 * 126 %add2 = add i64 %add1, 4096 127 %ptr = inttoptr i64 %add2 to i32 *
|
int-sub-01.ll | 114 %add2 = add i64 %add1, 4092 115 %ptr = inttoptr i64 %add2 to i32 * 127 %add2 = add i64 %add1, 4096 128 %ptr = inttoptr i64 %add2 to i32 *
|
or-01.ll | 114 %add2 = add i64 %add1, 4092 115 %ptr = inttoptr i64 %add2 to i32 * 127 %add2 = add i64 %add1, 4096 128 %ptr = inttoptr i64 %add2 to i32 *
|
xor-01.ll | 114 %add2 = add i64 %add1, 4092 115 %ptr = inttoptr i64 %add2 to i32 * 127 %add2 = add i64 %add1, 4096 128 %ptr = inttoptr i64 %add2 to i32 *
|
/external/llvm/test/CodeGen/X86/ |
loc-remat.ll | 16 %add2 = add nsw i32 %2, 3, !dbg !15 17 store volatile i32 %add2, i32* @x, align 4, !dbg !15, !tbaa !10
|
combine-multiplies.ll | 123 %add2 = add <4 x i32> %v1, <i32 33, i32 33, i32 33, i32 33> 124 %mul2 = mul <4 x i32> %add2, <i32 22, i32 22, i32 22, i32 22> 157 %add2 = add <4 x i32> %v1, <i32 33, i32 44, i32 55, i32 66> 158 %mul2 = mul <4 x i32> %add2, <i32 22, i32 33, i32 44, i32 55>
|
sse3-avx-addsub-2.ll | 29 %add2 = fadd float %7, %8 31 %vecinsert2 = insertelement <4 x float> %vecinsert1, float %add2, i32 3 52 %add2 = fadd float %3, %4 54 %vecinsert2 = insertelement <4 x float> %vecinsert1, float %add2, i32 3 115 %add2 = fadd float %3, %4 117 %vecinsert2 = insertelement <4 x float> %vecinsert1, float %add2, i32 1 142 %add2 = fadd float %7, %8 144 %vecinsert2 = insertelement <4 x float> %vecinsert1, float %add2, i32 3 172 %add2 = fadd double %7, %8 174 %vecinsert2 = insertelement <4 x double> %vecinsert1, double %add2, i32 [all...] |
/external/llvm/test/Transforms/LoopVectorize/ |
noalias-md.ll | 52 %add2 = add nuw i32 %add, %loadB 57 store i32 %add2, i32* %arrayidxC, align 4
|
/external/llvm/test/Transforms/SLPVectorizer/X86/ |
extract_in_tree_user.ll | 38 %add2 = add i32 %i2, %i3 39 %fp2 = sitofp i32 %add2 to float
|
/external/llvm/test/Transforms/SimplifyCFG/AArch64/ |
prefer-fma.ll | 69 %add2 = fadd fast double %add, %11 70 ret double %add2
|
/external/llvm/test/Transforms/SimplifyCFG/ |
combine-parallel-mem-md.ll | 37 %add2 = add nsw i32 %2, %w 41 %cond = phi i32 [ %add, %cond.false ], [ %add2, %cond.true ]
|
/art/test/510-checker-try-catch/smali/ |
SsaBuilder.smali | 142 ## CHECK-DAG: <<Add2:i\d+>> Add [<<Cst5>>,<<Phi1>>] 144 ## CHECK-DAG: <<Phi2:i\d+>> Phi [<<Cst5>>,<<Add2>>] reg:0 is_catch_phi:false 209 ## CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<P2>>] 210 ## CHECK-DAG: Return [<<Add2>>]
|
/art/test/656-checker-simd-opt/src/ |
Main.java | 56 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Get1>>,<<Get2>>] loop:<<Loop>> outer_loop:none 59 /// CHECK-DAG: <<Add4:i\d+>> Add [<<Add2>>,<<Get3>>] loop:<<Loop>> outer_loop:none 69 /// CHECK-DAG: <<Add2:d\d+>> VecAdd [<<Get1>>,<<Get2>>] loop:<<Loop>> outer_loop:none 72 /// CHECK-DAG: <<Add4:d\d+>> VecAdd [<<Add2>>,<<Get3>>] loop:<<Loop>> outer_loop:none
|
/external/llvm/test/CodeGen/ARM/ |
divmod-eabi.ll | 56 %add2 = add nsw i32 %add, %rem1 59 ret i32 %add2 77 %add2 = add nuw i32 %add, %rem1 80 ret i32 %add2
|
longMAC.ll | 130 %add2 = add i64 %add, %conv3 131 ret i64 %add2 145 %add2 = add i64 %add, %mul 146 ret i64 %add2
|
swift-return.ll | 76 %add2 = add nsw i32 %add1, %v7 77 %add3 = add nsw i32 %add2, %v8 129 %add2 = add nsw i32 %add1, %v7 130 ret i32 %add2
|