/external/llvm/test/CodeGen/SystemZ/ |
fp-move-08.ll | 146 %add2 = add i64 %add1, 4088 147 %ptr = inttoptr i64 %add2 to fp128 *
|
int-cmp-04.ll | 99 %add2 = add i64 %add1, 4096 100 %ptr = inttoptr i64 %add2 to i16 *
|
int-cmp-07.ll | 111 %add2 = add i64 %add1, 524280 112 %ptr = inttoptr i64 %add2 to i64 *
|
int-cmp-08.ll | 111 %add2 = add i64 %add1, 524280 112 %ptr = inttoptr i64 %add2 to i64 *
|
int-conv-10.ll | 108 %add2 = add i64 %add1, 524287 109 %ptr = inttoptr i64 %add2 to i32 *
|
int-mul-04.ll | 91 %add2 = add i64 %add1, 524280 92 %ptr = inttoptr i64 %add2 to i64 *
|
int-sub-04.ll | 92 %add2 = add i64 %add1, 524280 93 %ptr = inttoptr i64 %add2 to i64 *
|
or-03.ll | 92 %add2 = add i64 %add1, 524280 93 %ptr = inttoptr i64 %add2 to i64 *
|
xor-03.ll | 92 %add2 = add i64 %add1, 524280 93 %ptr = inttoptr i64 %add2 to i64 *
|
fp-move-02.ll | 220 %add2 = fadd double %add1, %double2 221 %add3 = fadd double %add2, %double3 253 %int2 = phi i64 [ 0, %entry ], [ %add2, %loop ] 265 %add2 = add i64 %int2, %bias 286 %conv2 = bitcast i64 %add2 to double 366 %add2 = add i64 %conv2, %bias 367 store volatile i64 %add2, i64 *@iptr
|
/external/llvm/test/DebugInfo/X86/ |
dwarf-aranges-no-dwarf-labels.ll | 49 %add2 = add nsw i32 %add, %0, !dbg !22 50 ret i32 %add2, !dbg !22
|
/external/llvm/test/Transforms/LoopStrengthReduce/AArch64/ |
req-regs.ll | 37 %add2 = shl i32 %a.154, 1 38 %add3 = add nsw i32 %add2, %i.053
|
/external/llvm/test/Transforms/SLPVectorizer/X86/ |
commutativity.ll | 66 %add2 = add i32 %c, %a 71 %2 = xor i32 %b, %add2
|
external_user.ll | 46 %add2 = fadd double %G.019, 1.000000e+01 48 %mul3 = fmul double %add2, 4.000000e+00
|
/external/swiftshader/third_party/LLVM/test/CodeGen/X86/ |
atomic_add.ll | 79 define void @add2(i16* nocapture %p, i32 %v) nounwind ssp { 81 ; CHECK: add2:
|
/external/vulkan-validation-layers/libs/glm/gtx/ |
simd_quat.inl | 131 __m128 add2 = _mm_dp_ps(mul2, _mm_set_ps(1.0f, 1.0f, -1.0f, 1.0f), 0xff); 143 __m128 add2 = _mm_add_ps(mul2, _mm_movehl_ps(mul2, mul2)); 144 add2 = _mm_add_ss(add2, _mm_shuffle_ps(add2, add2, 1)); 156 //__m128 zzww = _mm_shuffle_ps(add2, add3, _MM_SHUFFLE(0, 0, 0, 0)); 167 _mm_store_ss(&z, add2);
|
/external/llvm/test/CodeGen/AArch64/ |
aarch64-dynamic-stack-layout.ll | 95 %add2 = add nsw i32 %add1, %call 96 ret i32 %add2 176 %add2 = add nsw i32 %add1, %call 177 ret i32 %add2 278 %add2 = add nsw i32 %add1, %call 280 %add3 = add nsw i32 %add2, %1 335 %add2 = add nsw i32 %add1, %1 336 ret i32 %add2 379 %add2 = add nsw i32 %add1, %call 381 %add3 = add nsw i32 %add2, % [all...] |
arm64-abi.ll | 30 %add2 = add i64 %add1, %a7 31 %add4 = add i64 %add2, %a8 101 %add2 = fadd double %conv1, %d7 102 %add3 = fadd double %add2, %d8
|
/art/test/646-checker-hadd-short/src/ |
Main.java | 74 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Get2>>,<<M10>>] loop:<<Loop>> outer_loop:none 75 /// CHECK-DAG: <<Add3:i\d+>> Add [<<Add1>>,<<Add2>>] loop:<<Loop>> outer_loop:none 154 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none 155 /// CHECK-DAG: <<Shr:i\d+>> Shr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none 192 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<Get2>>] loop:<<Loop>> outer_loop:none 193 /// CHECK-DAG: <<Shr:i\d+>> Shr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none 233 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Get2>>,<<M9>>] loop:<<Loop>> outer_loop:none 234 /// CHECK-DAG: <<Add3:i\d+>> Add [<<Add1>>,<<Add2>>] loop:<<Loop>> outer_loop:none 276 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none 277 /// CHECK-DAG: <<Shr:i\d+>> Shr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:non [all...] |
/external/libvpx/libvpx/vpx_dsp/mips/ |
fwd_txfm_msa.c | 106 ADD2(stp34, stp25, stp33, stp22, in13, in10); 224 ADD2(in0, in2, in4, in6, in0, in4); 262 ADD2(in0, in2, in4, in6, in0, in4);
|
/external/llvm/test/CodeGen/X86/ |
break-false-dep.ll | 90 %s2.05 = phi float [ %add2, %for.body ], [ 0.000000e+00, %entry ] 95 %add2 = fadd float %s2.05, %conv1 103 %s2.0.lcssa = phi float [ 0.000000e+00, %entry ], [ %add2, %for.body ]
|
/external/clang/test/CodeGenCXX/ |
debug-info-template-member.cpp | 11 int add2(int x) { function
|
/external/llvm/test/CodeGen/AMDGPU/ |
ds_read2_superreg.ll | 43 ; CI: v_add_f32_e32 v[[ADD2:[0-9]+]], v[[ADD1]], v[[ADD0]] 44 ; CI: buffer_store_dword v[[ADD2]] 57 %add2 = fadd float %add0, %add1 60 store float %add2, float addrspace(1)* %out.gep
|
/external/llvm/test/CodeGen/Thumb/ |
large-stack.ll | 78 %add2 = add i32 %add, 1
|
/external/llvm/test/DebugInfo/Mips/ |
dsr-fixed-objects.ll | 47 %add2 = add nsw i32 %add1, %d, !dbg !35 48 %add3 = add nsw i32 %add2, %e, !dbg !36 83 %add2 = add nsw i32 %add1, %d, !dbg !54 84 %add3 = add nsw i32 %add2, %e, !dbg !55
|