/external/llvm/test/CodeGen/Mips/llvm-ir/ |
not.ll | 42 %r = xor i1 %a, -1 56 %r = xor i8 %a, -1 70 %r = xor i16 %a, -1 84 %r = xor i32 %a, -1 96 ; GP64: xor $2, $4, $[[T0]] 102 ; MM64: xor $2, $4, $[[T0]] 104 %r = xor i64 %a, -1 118 ; GP64: xor $2, $4, $[[T0]] 119 ; GP64: xor $3, $5, $[[T0]] 127 ; MM64: xor $2, $4, $[[T0] [all...] |
/external/llvm/test/CodeGen/X86/ |
xor.ll | 5 ; Though it is undefined, we want xor undef,undef to produce zero. 7 %tmp = xor <4 x i32> undef, undef 15 ; Though it is undefined, we want xor undef,undef to produce zero. 17 %tmp = xor i32 undef, undef 26 %tmp1not = xor i32 %b, -2 51 %tmp3 = xor i32 %a_addr.0, %b_addr.0 52 %tmp4not = xor i32 %tmp3, 2147483647 74 %tmp3 = xor i16 %a_addr.0, %b_addr.0 75 %tmp4not = xor i16 %tmp3, 32767 96 %tmp3 = xor i8 %a_addr.0, %b_addr. [all...] |
2009-04-scale.ll | 18 %7 = xor i64 0, %6 ; <i64> [#uses=1] 19 %8 = xor i64 %7, 0 ; <i64> [#uses=1] 20 %9 = xor i64 %8, 0 ; <i64> [#uses=1]
|
fast-isel-i1.ll | 32 %xor = xor i8 %tmp, 1 33 %tobool = trunc i8 %xor to i1
|
targetLoweringGeneric.ll | 21 %xor3 = xor i32 %and3, %and2 27 %xor2 = xor i32 %and1, 1 30 %xor1 = xor i32 %or1, 268567040 ;0x10020200
|
tbm_patterns.ll | 71 %1 = xor i32 %0, -1 82 %1 = xor i64 %0, -1 112 %0 = xor i32 %a, -1 123 %0 = xor i64 %a, -1 135 %1 = xor i32 %0, %a 145 %1 = xor i64 %0, %a 194 %0 = xor i32 %a, -1 205 %0 = xor i64 %a, -1 216 %0 = xor i32 %a, -1 227 %0 = xor i64 %a, - [all...] |
/external/boringssl/win-x86/crypto/fipsmodule/ |
co-586.asm | 27 xor ebx,ebx 29 xor ecx,ecx 32 xor ebp,ebp 44 xor ebx,ebx 63 xor ecx,ecx 89 xor ebp,ebp 122 xor ebx,ebx 162 xor ecx,ecx 209 xor ebp,ebp 263 xor ebx,eb [all...] |
/external/swiftshader/third_party/LLVM/test/CodeGen/X86/ |
avx-logic.ll | 46 %xor.i = xor <4 x i64> %0, %1 47 %2 = bitcast <4 x i64> %xor.i to <4 x double> 55 %xor.i = xor <4 x i64> %0, <i64 4616752568008179712, i64 4614838538166547251, i64 4612361558371493478, i64 4608083138725491507> 56 %1 = bitcast <4 x i64> %xor.i to <4 x double> 65 %xor.i = xor <8 x i32> %0, %1 66 %2 = bitcast <8 x i32> %xor.i to <8 x float> 74 %xor.i = xor <8 x i32> %0, <i32 1083179008, i32 1079613850, i32 1075000115, i32 1067030938, i32 1083179 (…) [all...] |
2009-04-scale.ll | 18 %7 = xor i64 0, %6 ; <i64> [#uses=1] 19 %8 = xor i64 %7, 0 ; <i64> [#uses=1] 20 %9 = xor i64 %8, 0 ; <i64> [#uses=1]
|
/toolchain/binutils/binutils-2.25/gas/testsuite/gas/score/ |
tcond.d | 24 2c: 8254e026 xor r18, r20, r24 39 5c: 8254e026 xor r18, r20, r24 54 8c: 8254e026 xor r18, r20, r24 69 bc: 8254e026 xor r18, r20, r24 84 ec: 8254e026 xor r18, r20, r24 99 11c: 8254e026 xor r18, r20, r24 114 14c: 8254e026 xor r18, r20, r24 129 17c: 8254e026 xor r18, r20, r24 144 1ac: 8254e026 xor r18, r20, r24 159 1dc: 8254e026 xor r18, r20, r2 [all...] |
/external/llvm/test/CodeGen/AArch64/ |
logical_shifted_reg.ll | 15 %neg_val2 = xor i32 -1, %val2 31 %xor_noshift = xor i32 %val1, %val2 34 %xorn_noshift = xor i32 %neg_val2, %val1 40 %neg_operand_lsl31 = xor i32 -1, %operand_lsl31 56 %xor_lsl31 = xor i32 %val1, %operand_lsl31 59 %xorn_lsl31 = xor i32 %val1, %neg_operand_lsl31 65 %neg_operand_asr10 = xor i32 -1, %operand_asr10 70 %xor_asr10 = xor i32 %val1, %operand_asr10 75 %neg_operand_lsr1 = xor i32 -1, %operand_lsr1 80 %xor_lsr1 = xor i32 %val1, %operand_lsr [all...] |
/external/llvm/test/CodeGen/AMDGPU/ |
move-to-valu-atomicrmw.ll | 18 %xor = xor i32 %tid, 1 19 %cmp = icmp ne i32 %xor, 0 38 %xor = xor i32 %tid, 1 39 %cmp = icmp ne i32 %xor, 0
|
/toolchain/binutils/binutils-2.25/ld/testsuite/ld-sparc/ |
tlssunbin32.s | 76 xor %l1, %tle_lox10(sg2), %l2 83 xor %o0, %tle_lox10(bl2+2), %o0 89 xor %l1, %tle_lox10(sh2+1), %o5 97 xor %l1, %tle_lox10(sg3), %o5 103 xor %o0, %tle_lox10(bl3 + 3), %o0 109 xor %o2, %tle_lox10(sh3 + 3), %o4
|
/external/llvm/test/Transforms/InstCombine/ |
or.ll | 67 %NotA = xor i32 -1, %A 108 %C = xor i8 %B, 13 111 %E = xor i8 %D, 12 245 ; CHECK-NEXT: [[D:%.*]] = xor i16 [[B]], -24575 249 ;; fold or into xor 251 %D = xor i16 %C, 8193 278 %F = xor i1 %E, -1 377 %neg.i = xor <4 x i32> %and.i135, <i32 -1, i32 -1, i32 -1, i32 -1> 486 %xor = xor i32 %a, - [all...] |
/cts/tests/tests/graphics/src/android/graphics/cts/ |
Region_OpTest.java | 36 assertEquals(Op.XOR, Op.valueOf("XOR")); 51 Op.XOR,
|
/external/clang/test/CodeGen/ |
aarch64-neon-3v.c | 232 // CHECK: [[XOR_I:%.*]] = xor <8 x i8> %a, %b 239 // CHECK: [[XOR_I:%.*]] = xor <16 x i8> %a, %b 246 // CHECK: [[XOR_I:%.*]] = xor <4 x i16> %a, %b 253 // CHECK: [[XOR_I:%.*]] = xor <8 x i16> %a, %b 260 // CHECK: [[XOR_I:%.*]] = xor <2 x i32> %a, %b 267 // CHECK: [[XOR_I:%.*]] = xor <4 x i32> %a, %b 274 // CHECK: [[XOR_I:%.*]] = xor <1 x i64> %a, %b 281 // CHECK: [[XOR_I:%.*]] = xor <2 x i64> %a, %b 288 // CHECK: [[XOR_I:%.*]] = xor <8 x i8> %a, %b 295 // CHECK: [[XOR_I:%.*]] = xor <16 x i8> %a, % [all...] |
/external/llvm/test/CodeGen/Hexagon/ |
clr_set_toggle.ll | 125 %xor = xor i32 %conv, 32768 126 %conv1 = trunc i32 %xor to i16 138 %xor = xor i32 %0, 32768 139 ret i32 %xor 148 %xor = xor i64 %0, 32768 149 ret i64 %xor 158 %xor = xor i64 %0, 450359962737049 [all...] |
/external/llvm/test/CodeGen/PowerPC/ |
fp128-bitcast-after-operation.ll | 19 ; PPC64-DAG: xor 3, [[HI]], [[FLIP_BIT]] 20 ; PPC64-DAG: xor 4, [[LO]], [[FLIP_BIT]] 29 ; PPC64-P8-DAG: xor 3, [[HI]], [[FLIP_BIT]] 30 ; PPC64-P8-DAG: xor 4, [[LO]], [[FLIP_BIT]] 41 ; PPC32-DAG: xor [[HI0]], [[HI0]], [[FLIP_BIT]] 42 ; PPC32-DAG: xor [[LO0]], [[LO0]], [[FLIP_BIT]] 61 ; PPC64-DAG: xor 3, [[HI]], [[FLIP_BIT]] 62 ; PPC64-DAG: xor 4, [[LO]], [[FLIP_BIT]] 71 ; PPC64-P8-DAG: xor 3, [[HI]], [[FLIP_BIT]] 72 ; PPC64-P8-DAG: xor 4, [[LO]], [[FLIP_BIT] [all...] |
/toolchain/binutils/binutils-2.25/gas/testsuite/gas/sparc/ |
reloc64.s | 41 xor %g1,%lox(0xffffffff76543210),%g1 44 xor %g1,%lox(foo),%g1 47 xor %g1,%lox(foo+0xffffffff76543210),%g1
|
/external/swiftshader/third_party/LLVM/test/CodeGen/Thumb/ |
2009-08-12-ConstIslandAssert.ll | 14 %4 = xor i32 %3, %1 ; <i32> [#uses=4] 27 %17 = xor i32 %14, %16 ; <i32> [#uses=1] 33 %23 = xor i32 %5, %2 ; <i32> [#uses=1] 34 %24 = xor i32 %23, %22 ; <i32> [#uses=5] 51 %41 = xor i32 %35, %40 ; <i32> [#uses=1] 57 %47 = xor i32 %26, %4 ; <i32> [#uses=1] 58 %48 = xor i32 %47, %46 ; <i32> [#uses=5] 75 %65 = xor i32 %59, %64 ; <i32> [#uses=1] 81 %71 = xor i32 %50, %24 ; <i32> [#uses=1] 82 %72 = xor i32 %71, %70 ; <i32> [#uses=5 [all...] |
/device/linaro/bootloader/edk2/EdkCompatibilityPkg/Foundation/Library/EdkIIGlueLib/Library/BaseLib/Ia32/ |
ReadCs.c | 24 xor eax, eax
|
ReadDs.c | 24 xor eax, eax
|
ReadEs.c | 24 xor eax, eax
|
ReadFs.c | 24 xor eax, eax
|
ReadGs.c | 24 xor eax, eax
|