/external/vixl/test/aarch32/traces/ |
assembler-cond-rd-operand-const-a32-cannot-use-pc-mov.h | 197 0xff, 0x5d, 0xa0, 0xb3 // mov lt r5 0x00003fc0 356 0xab, 0x5d, 0xa0, 0xb3 // mov lt r5 0x00002ac0 371 0xff, 0x5d, 0xa0, 0x83 // mov hi r5 0x00003fc0 467 0xff, 0x5d, 0xa0, 0x73 // mov vc r5 0x00003fc0 851 0xff, 0x5d, 0xa0, 0xa3 // mov ge r5 0x00003fc0 [all...] |
assembler-cond-rd-operand-const-a32-cannot-use-pc-movs.h | 197 0xff, 0x5d, 0xb0, 0xb3 // movs lt r5 0x00003fc0 356 0xab, 0x5d, 0xb0, 0xb3 // movs lt r5 0x00002ac0 371 0xff, 0x5d, 0xb0, 0x83 // movs hi r5 0x00003fc0 467 0xff, 0x5d, 0xb0, 0x73 // movs vc r5 0x00003fc0 851 0xff, 0x5d, 0xb0, 0xa3 // movs ge r5 0x00003fc0 [all...] |
assembler-cond-rd-operand-const-a32-cannot-use-pc-mvn.h | 197 0xff, 0x5d, 0xe0, 0xb3 // mvn lt r5 0x00003fc0 356 0xab, 0x5d, 0xe0, 0xb3 // mvn lt r5 0x00002ac0 371 0xff, 0x5d, 0xe0, 0x83 // mvn hi r5 0x00003fc0 467 0xff, 0x5d, 0xe0, 0x73 // mvn vc r5 0x00003fc0 851 0xff, 0x5d, 0xe0, 0xa3 // mvn ge r5 0x00003fc0 [all...] |
assembler-cond-rd-operand-const-a32-cannot-use-pc-mvns.h | 197 0xff, 0x5d, 0xf0, 0xb3 // mvns lt r5 0x00003fc0 356 0xab, 0x5d, 0xf0, 0xb3 // mvns lt r5 0x00002ac0 371 0xff, 0x5d, 0xf0, 0x83 // mvns hi r5 0x00003fc0 467 0xff, 0x5d, 0xf0, 0x73 // mvns vc r5 0x00003fc0 851 0xff, 0x5d, 0xf0, 0xa3 // mvns ge r5 0x00003fc0 [all...] |
assembler-cond-rd-operand-rn-shift-amount-1to32-t32-cmn.h | 542 0x1d, 0xeb, 0x5d, 0x5f // cmn al r13 r13 LSR 21 602 0x1e, 0xeb, 0x5d, 0x4f // cmn al r14 r13 LSR 17 797 0x1c, 0xeb, 0x5d, 0x6f // cmn al r12 r13 LSR 25 [all...] |
assembler-cond-rd-operand-rn-shift-amount-1to32-t32-cmp.h | 542 0xbd, 0xeb, 0x5d, 0x5f // cmp al r13 r13 LSR 21 602 0xbe, 0xeb, 0x5d, 0x4f // cmp al r14 r13 LSR 17 797 0xbc, 0xeb, 0x5d, 0x6f // cmp al r12 r13 LSR 25 [all...] |
assembler-cond-rd-operand-rn-shift-amount-1to32-t32-teq.h | 542 0x9d, 0xea, 0x5d, 0x5f // teq al r13 r13 LSR 21 602 0x9e, 0xea, 0x5d, 0x4f // teq al r14 r13 LSR 17 797 0x9c, 0xea, 0x5d, 0x6f // teq al r12 r13 LSR 25 [all...] |
assembler-cond-rd-operand-rn-shift-amount-1to32-t32-tst.h | 542 0x1d, 0xea, 0x5d, 0x5f // tst al r13 r13 LSR 21 602 0x1e, 0xea, 0x5d, 0x4f // tst al r14 r13 LSR 17 797 0x1c, 0xea, 0x5d, 0x6f // tst al r12 r13 LSR 25 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-adc.h | 338 0x4b, 0xeb, 0x1d, 0x5d // adc al r13 r11 r13 LSR 20 635 0x4b, 0xeb, 0x9c, 0x5d // adc al r13 r11 r12 LSR 22 644 0x49, 0xeb, 0x2c, 0x5d // adc al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-add.h | 338 0x0b, 0xeb, 0x1d, 0x5d // add al r13 r11 r13 LSR 20 635 0x0b, 0xeb, 0x9c, 0x5d // add al r13 r11 r12 LSR 22 644 0x09, 0xeb, 0x2c, 0x5d // add al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-adds.h | 338 0x1b, 0xeb, 0x1d, 0x5d // adds al r13 r11 r13 LSR 20 635 0x1b, 0xeb, 0x9c, 0x5d // adds al r13 r11 r12 LSR 22 644 0x19, 0xeb, 0x2c, 0x5d // adds al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-and.h | 338 0x0b, 0xea, 0x1d, 0x5d // and_ al r13 r11 r13 LSR 20 635 0x0b, 0xea, 0x9c, 0x5d // and_ al r13 r11 r12 LSR 22 644 0x09, 0xea, 0x2c, 0x5d // and_ al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-ands.h | 338 0x1b, 0xea, 0x1d, 0x5d // ands al r13 r11 r13 LSR 20 635 0x1b, 0xea, 0x9c, 0x5d // ands al r13 r11 r12 LSR 22 644 0x19, 0xea, 0x2c, 0x5d // ands al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-bic.h | 338 0x2b, 0xea, 0x1d, 0x5d // bic al r13 r11 r13 LSR 20 635 0x2b, 0xea, 0x9c, 0x5d // bic al r13 r11 r12 LSR 22 644 0x29, 0xea, 0x2c, 0x5d // bic al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-bics.h | 338 0x3b, 0xea, 0x1d, 0x5d // bics al r13 r11 r13 LSR 20 635 0x3b, 0xea, 0x9c, 0x5d // bics al r13 r11 r12 LSR 22 644 0x39, 0xea, 0x2c, 0x5d // bics al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-eor.h | 338 0x8b, 0xea, 0x1d, 0x5d // eor al r13 r11 r13 LSR 20 635 0x8b, 0xea, 0x9c, 0x5d // eor al r13 r11 r12 LSR 22 644 0x89, 0xea, 0x2c, 0x5d // eor al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-eors.h | 338 0x9b, 0xea, 0x1d, 0x5d // eors al r13 r11 r13 LSR 20 635 0x9b, 0xea, 0x9c, 0x5d // eors al r13 r11 r12 LSR 22 644 0x99, 0xea, 0x2c, 0x5d // eors al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-orn.h | 338 0x6b, 0xea, 0x1d, 0x5d // orn al r13 r11 r13 LSR 20 635 0x6b, 0xea, 0x9c, 0x5d // orn al r13 r11 r12 LSR 22 644 0x69, 0xea, 0x2c, 0x5d // orn al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-orns.h | 338 0x7b, 0xea, 0x1d, 0x5d // orns al r13 r11 r13 LSR 20 635 0x7b, 0xea, 0x9c, 0x5d // orns al r13 r11 r12 LSR 22 644 0x79, 0xea, 0x2c, 0x5d // orns al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-orr.h | 338 0x4b, 0xea, 0x1d, 0x5d // orr al r13 r11 r13 LSR 20 635 0x4b, 0xea, 0x9c, 0x5d // orr al r13 r11 r12 LSR 22 644 0x49, 0xea, 0x2c, 0x5d // orr al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-rsb.h | 338 0xcb, 0xeb, 0x1d, 0x5d // rsb al r13 r11 r13 LSR 20 635 0xcb, 0xeb, 0x9c, 0x5d // rsb al r13 r11 r12 LSR 22 644 0xc9, 0xeb, 0x2c, 0x5d // rsb al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-rsbs.h | 338 0xdb, 0xeb, 0x1d, 0x5d // rsbs al r13 r11 r13 LSR 20 635 0xdb, 0xeb, 0x9c, 0x5d // rsbs al r13 r11 r12 LSR 22 644 0xd9, 0xeb, 0x2c, 0x5d // rsbs al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-sbc.h | 338 0x6b, 0xeb, 0x1d, 0x5d // sbc al r13 r11 r13 LSR 20 635 0x6b, 0xeb, 0x9c, 0x5d // sbc al r13 r11 r12 LSR 22 644 0x69, 0xeb, 0x2c, 0x5d // sbc al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-sbcs.h | 338 0x7b, 0xeb, 0x1d, 0x5d // sbcs al r13 r11 r13 LSR 20 635 0x7b, 0xeb, 0x9c, 0x5d // sbcs al r13 r11 r12 LSR 22 644 0x79, 0xeb, 0x2c, 0x5d // sbcs al r13 r9 r12 ASR 20 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-t32-sub.h | 338 0xab, 0xeb, 0x1d, 0x5d // sub al r13 r11 r13 LSR 20 635 0xab, 0xeb, 0x9c, 0x5d // sub al r13 r11 r12 LSR 22 644 0xa9, 0xeb, 0x2c, 0x5d // sub al r13 r9 r12 ASR 20 [all...] |