Lines Matching refs:d6
70 vld1.8 {d6-d7},[r1]
72 vst1.8 {d6-d7},[r6,: 128]
186 vtrn.32 d4,d6
193 vtrn.32 d6,d0
198 vst1.8 d6,[r2,: 64]
265 vld1.8 {d6},[r7,: 64]
316 vld1.8 {d6-d7},[r4,: 128]!
338 vmlal.s32 q10,d6,d23
348 vmlal.s32 q1,d6,d1
351 vmull.s32 q14,d10,d6
358 vmlal.s32 q11,d11,d6
364 vmlal.s32 q15,d12,d6
371 vmlal.s32 q2,d13,d6
378 vmlal.s32 q0,d6,d6
461 vtrn.32 d0,d6
474 vtrn.32 d6,d12
480 vst1.8 d6,[r2,: 64]
488 vld1.8 {d6-d7},[r4,: 128]!
544 vmlal.s32 q8,d24,d6
563 vmlal.s32 q7,d23,d6
578 vmlal.s32 q4,d22,d6
582 vmlal.s32 q8,d19,d6
595 vmull.s32 q7,d18,d6
628 vmlal.s32 q1,d13,d6
642 vmlal.s32 q2,d19,d6
643 vmlal.s32 q5,d18,d6
658 vmlal.s32 q6,d18,d6
660 vld1.8 {d6-d7},[r2,: 128]
737 vtrn.32 d2,d6
754 vtrn.32 d10,d6
776 vld1.8 {d6},[r4,: 64]
790 vld1.8 {d6-d7},[r4,: 128]!
793 vld1.8 {d6},[r2,: 64]
802 vst1.8 d6,[r6,: 64]
809 vld1.8 {d6-d7},[r4,: 128]!
865 vmlal.s32 q8,d24,d6
884 vmlal.s32 q7,d23,d6
899 vmlal.s32 q4,d22,d6
903 vmlal.s32 q8,d19,d6
916 vmull.s32 q7,d18,d6
949 vmlal.s32 q1,d13,d6
963 vmlal.s32 q2,d19,d6
964 vmlal.s32 q5,d18,d6
979 vmlal.s32 q6,d18,d6
981 vld1.8 {d6-d7},[r2,: 128]
1058 vtrn.32 d2,d6
1075 vtrn.32 d10,d6
1094 vld1.8 {d6-d7},[r4,: 128]!
1116 vmlal.s32 q10,d6,d23
1126 vmlal.s32 q1,d6,d1
1129 vmull.s32 q14,d10,d6
1136 vmlal.s32 q11,d11,d6
1142 vmlal.s32 q15,d12,d6
1149 vmlal.s32 q2,d13,d6
1156 vmlal.s32 q0,d6,d6
1239 vtrn.32 d0,d6
1252 vtrn.32 d6,d12
1258 vst1.8 d6,[r2,: 64]
1270 vld1.8 {d6},[r4,: 64]
1281 vld1.8 {d6-d7},[r4,: 128]!
1337 vmlal.s32 q8,d24,d6
1356 vmlal.s32 q7,d23,d6
1371 vmlal.s32 q4,d22,d6
1375 vmlal.s32 q8,d19,d6
1388 vmull.s32 q7,d18,d6
1421 vmlal.s32 q1,d13,d6
1435 vmlal.s32 q2,d19,d6
1436 vmlal.s32 q5,d18,d6
1451 vmlal.s32 q6,d18,d6
1453 vld1.8 {d6-d7},[r2,: 128]
1530 vtrn.32 d2,d6
1547 vtrn.32 d10,d6
1626 vld1.8 {d6-d7},[r7,: 128]!
1638 vext.32 d24,d18,d6,#1
1686 vmlal.s32 q5,d20,d6
1695 vmlal.s32 q6,d17,d6
1703 vmlal.s32 q4,d21,d6
1712 vmlal.s32 q5,d14,d6
1718 vext.32 d0,d6,d18,#1
1726 vld1.8 {d6},[r6,: 64]
1741 vext.32 d10,d6,d6,#0
1800 vst1.8 d6,[r6,: 64]
1817 vld1.8 {d6-d7},[r5,: 128]!
1829 vext.32 d24,d18,d6,#1
1877 vmlal.s32 q5,d20,d6
1886 vmlal.s32 q6,d17,d6
1894 vmlal.s32 q4,d21,d6
1903 vmlal.s32 q5,d14,d6
1909 vext.32 d0,d6,d18,#1
1917 vld1.8 {d6},[r2,: 64]
1932 vext.32 d10,d6,d6,#0
1991 vst1.8 d6,[r2,: 64]