Lines Matching full:ldrb
1808 // LDRB{<c>}{<q>} <Rt>, <label> ; T1
1880 // LDRB{<c>}{<q>} <Rt>, <label> ; A1
5296 void Assembler::ldrb(Condition cond,
5306 // LDRB{<c>}{<q>} <Rt>, [<Rn>{, #{+}<imm>}] ; T1
5314 // LDRB{<c>}{<q>} <Rt>, [<Rn>{, #{+}<imm_1>}] ; T2
5322 // LDRB{<c>}{<q>} <Rt>, [<Rn>{, #-<imm_2>}] ; T3
5330 // LDRB{<c>}{<q>} <Rt>, [<Rn>], #{+/-}<imm_2> ; T3
5340 // LDRB{<c>}{<q>} <Rt>, [<Rn>{, #{+/-}<imm_2>}]! ; T3
5350 // LDRB{<c>}{<q>} <Rt>, [PC, #<_plusminus_><imm>] ; T1
5360 // LDRB{<c>}{<q>} <Rt>, [<Rn>{, #{+/-}<imm_3>}] ; A1
5371 // LDRB{<c>}{<q>} <Rt>, [<Rn>], #{+/-}<imm_3> ; A1
5382 // LDRB{<c>}{<q>} <Rt>, [<Rn>{, #{+/-}<imm_3>}]! ; A1
5393 // LDRB{<c>}{<q>} <Rt>, [PC, #<_plusminus_><imm_1>] ; A1
5410 // LDRB{<c>}{<q>} <Rt>, [<Rn>, #{+}<Rm>] ; T1
5427 // LDRB{<c>}{<q>} <Rt>, [<Rn>, {+}<Rm>{, LSL #<imm>}] ; T2
5437 // LDRB{<c>}{<q>} <Rt>, [<Rn>, {+/-}<Rm>{, <shift>}] ; A1
5448 // LDRB{<c>}{<q>} <Rt>, [<Rn>], {+/-}<Rm>{, <shift>} ; A1
5460 // LDRB{<c>}{<q>} <Rt>, [<Rn>, {+/-}<Rm>{, <shift>}]! ; A1
5473 Delegate(kLdrb, &Assembler::ldrb, cond, size, rt, operand);
5476 void Assembler::ldrb(Condition cond, Register rt, Location* location) {
5485 // LDRB{<c>}{<q>} <Rt>, <label> ; T1
5511 // LDRB{<c>}{<q>} <Rt>, <label> ; A1
5537 Delegate(kLdrb, &Assembler::ldrb, cond, rt, location);
5547 // LDRB{<c>}{<q>} <Rt>, <label> ; T1
5553 // LDRB{<c>}{<q>} <Rt>, <label> ; A1