Home | History | Annotate | Download | only in include

Lines Matching defs:__v16si

35 typedef int __v16si __attribute__((__vector_size__(64)));
224 (__v16si) _mm512_broadcastd_epi32(__A),
225 (__v16si) __O);
232 (__v16si) _mm512_broadcastd_epi32(__A),
233 (__v16si) _mm512_setzero_si512());
315 return (__m512i)(__v16si){ __s, __s, __s, __s, __s, __s, __s, __s,
323 (__v16si)_mm512_set1_epi32(__A),
324 (__v16si)_mm512_setzero_si512());
354 return (__m512i)(__v16si)
646 (__v16si) _mm512_and_epi32(__a, __b),
647 (__v16si) __src);
694 (__v16si)_mm512_andnot_epi32(__A, __B),
695 (__v16si)__W);
736 (__v16si)_mm512_or_epi32(__a, __b),
737 (__v16si)__src);
776 (__v16si)_mm512_xor_epi32(__a, __b),
777 (__v16si)__src);
916 (__v16si)_mm512_add_epi32(__A, __B),
917 (__v16si)__W);
924 (__v16si)_mm512_add_epi32(__A, __B),
925 __v16si)_mm512_setzero_si512());
938 (__v16si)_mm512_sub_epi32(__A, __B),
939 (__v16si)__W);
946 (__v16si)_mm512_sub_epi32(__A, __B),
947 (__v16si)_mm512_setzero_si512());
1126 return (__m512i) __builtin_ia32_pmaxsd512_mask ((__v16si) __A,
1127 (__v16si) __B,
1128 (__v16si)
1136 return (__m512i) __builtin_ia32_pmaxsd512_mask ((__v16si) __A,
1137 (__v16si) __B,
1138 (__v16si) __W, __M);
1144 return (__m512i) __builtin_ia32_pmaxsd512_mask ((__v16si) __A,
1145 (__v16si) __B,
1146 (__v16si)
1154 return (__m512i) __builtin_ia32_pmaxud512_mask ((__v16si) __A,
1155 (__v16si) __B,
1156 (__v16si)
1164 return (__m512i) __builtin_ia32_pmaxud512_mask ((__v16si) __A,
1165 (__v16si) __B,
1166 (__v16si) __W, __M);
1172 return (__m512i) __builtin_ia32_pmaxud512_mask ((__v16si) __A,
1173 (__v16si) __B,
1174 (__v16si)
1411 return (__m512i) __builtin_ia32_pminsd512_mask ((__v16si) __A,
1412 (__v16si) __B,
1413 (__v16si)
1421 return (__m512i) __builtin_ia32_pminsd512_mask ((__v16si) __A,
1422 (__v16si) __B,
1423 (__v16si) __W, __M);
1429 return (__m512i) __builtin_ia32_pminsd512_mask ((__v16si) __A,
1430 (__v16si) __B,
1431 (__v16si)
1439 return (__m512i) __builtin_ia32_pminud512_mask ((__v16si) __A,
1440 (__v16si) __B,
1441 (__v16si)
1449 return (__m512i) __builtin_ia32_pminud512_mask ((__v16si) __A,
1450 (__v16si) __B,
1451 (__v16si) __W, __M);
1457 return (__m512i) __builtin_ia32_pminud512_mask ((__v16si) __A,
1458 (__v16si) __B,
1459 (__v16si)
1523 return (__m512i)__builtin_ia32_pmuldq512((__v16si)__X, (__v16si) __Y);
1545 return (__m512i)__builtin_ia32_pmuludq512((__v16si)__X, (__v16si)__Y);
1574 (__v16si)_mm512_mullo_epi32(__A, __B),
1575 (__v16si)_mm512_setzero_si512());
1582 (__v16si)_mm512_mullo_epi32(__A, __B),
1583 (__v16si)__W);
1987 return (__m512i) __builtin_ia32_pabsd512_mask ((__v16si) __A,
1988 (__v16si)
1996 return (__m512i) __builtin_ia32_pabsd512_mask ((__v16si) __A,
1997 (__v16si) __W,
2004 return (__m512i) __builtin_ia32_pabsd512_mask ((__v16si) __A,
2005 (__v16si)
3448 return (__m512i) __builtin_ia32_vpermt2vard512_mask ((__v16si) __I
3450 (__v16si) __A,
3451 (__v16si) __B,
3459 return (__m512i) __builtin_ia32_vpermt2vard512_mask ((__v16si) __I
3461 (__v16si) __A,
3462 (__v16si) __B,
3470 return (__m512i) __builtin_ia32_vpermt2vard512_maskz ((__v16si) __I
3472 (__v16si) __A,
3473 (__v16si) __B,
3533 (__m512i)__builtin_shufflevector((__v16si)(__m512i)(B), \
3534 (__v16si)(__m512i)(A), \
3554 (__v16si)_mm512_alignr_epi32((A), (B), (imm)), \
3555 (__v16si)(__m512i)(W)); })
3559 (__v16si)_mm512_alignr_epi32((A), (B), (imm)), \
3560 (__v16si)_mm512_setzero_si512()); })
3629 (__v16si) __W,
3630 (__v16si) __A);
3749 (__v16si)_mm512_undefined_epi32(), \
3754 (__v16si)(__m512i)(W), \
3759 (__v16si)_mm512_setzero_si512(), \
3767 (__v16si)
3777 (__v16si) __W,
3786 (__v16si) _mm512_setzero_si512 (),
3792 (__m512)__builtin_ia32_cvtdq2ps512_mask((__v16si)(__m512i)(A), \
3797 (__m512)__builtin_ia32_cvtdq2ps512_mask((__v16si)(__m512i)(A), \
3802 (__m512)__builtin_ia32_cvtdq2ps512_mask((__v16si)(__m512i)(A), \
3807 (__m512)__builtin_ia32_cvtudq2ps512_mask((__v16si)(__m512i)(A), \
3812 (__m512)__builtin_ia32_cvtudq2ps512_mask((__v16si)(__m512i)(A), \
3817 (__m512)__builtin_ia32_cvtudq2ps512_mask((__v16si)(__m512i)(A), \
3824 return (__m512) __builtin_ia32_cvtudq2ps512_mask ((__v16si) __A,
3833 return (__m512) __builtin_ia32_cvtudq2ps512_mask ((__v16si) __A,
3842 return (__m512) __builtin_ia32_cvtudq2ps512_mask ((__v16si) __A,
3885 return (__m512) __builtin_ia32_cvtdq2ps512_mask ((__v16si) __A,
3894 return (__m512) __builtin_ia32_cvtdq2ps512_mask ((__v16si) __A,
3903 return (__m512) __builtin_ia32_cvtdq2ps512_mask ((__v16si) __A,
4121 (__v16si)_mm512_setzero_si512(), \
4126 (__v16si)(__m512i)(W), \
4131 (__v16si)_mm512_setzero_si512(), \
4139 (__v16si) _mm512_setzero_si512 (),
4147 (__v16si) __W,
4156 (__v16si) _mm512_setzero_si512 (),
4163 (__v16si)_mm512_setzero_si512(), \
4168 (__v16si)(__m512i)(W), \
4173 (__v16si)_mm512_setzero_si512(), \
4180 (__v16si) _mm512_undefined_epi32 (),
4189 (__v16si) __W,
4198 (__v16si)
4250 (__v16si)_mm512_setzero_si512(), \
4255 (__v16si)(__m512i)(W), \
4260 (__v16si)_mm512_setzero_si512(), \
4267 (__v16si)\
4277 (__v16si) __W,
4286 (__v16si)
4451 return (__m512i)__builtin_shufflevector((__v16si)__A, (__v16si)__B,
4462 (__v16si)_mm512_unpackhi_epi32(__A, __B),
4463 (__v16si)__W);
4470 (__v16si)_mm512_unpackhi_epi32(__A, __B),
4471 (__v16si)_mm512_setzero_si512());
4477 return (__m512i)__builtin_shufflevector((__v16si)__A, (__v16si)__B,
4488 (__v16si)_mm512_unpacklo_epi32(__A, __B),
4489 (__v16si)__W);
4496 (__v16si)_mm512_unpacklo_epi32(__A, __B),
4497 (__v16si)_mm512_setzero_si512());
4551 return (__mmask16) __builtin_ia32_ptestmd512 ((__v16si) __A,
4552 (__v16si) __B,
4559 return (__mmask16) __builtin_ia32_ptestmd512 ((__v16si) __A,
4560 (__v16si) __B, __U);
4584 (__v16si)
4593 (__v16si) __W,
4602 (__v16si)
4758 __builtin_ia32_storedqusi512_mask ((int *) __P, (__v16si) __A,
4765 __builtin_ia32_storedqusi512_mask ((int *)__P, (__v16si) __A,
4849 return (__mmask16)__builtin_ia32_pcmpeqd512_mask((__v16si)__a, (__v16si)__b,
4855 return (__mmask16)__builtin_ia32_pcmpeqd512_mask((__v16si)__a, (__v16si)__b,
4861 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 0,
4867 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 0,
4897 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 5,
4903 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 5,
4909 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 5,
4915 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 5,
4945 return (__mmask16)__builtin_ia32_pcmpgtd512_mask((__v16si)__a, (__v16si)__b,
4951 return (__mmask16)__builtin_ia32_pcmpgtd512_mask((__v16si)__a, (__v16si)__b,
4957 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 6,
4963 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 6,
4993 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 2,
4999 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 2,
5005 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 2,
5011 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 2,
5041 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 1,
5047 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 1,
5053 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 1,
5059 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 1,
5089 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 4,
5095 return (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)__a, (__v16si)__b, 4,
5101 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 4,
5107 return (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)__a, (__v16si)__b, 4,
5140 return (__m512i)__builtin_convertvector((__v16qs)__A, __v16si);
5147 (__v16si)_mm512_cvtepi8_epi32(__A),
5148 (__v16si)__W);
5155 (__v16si)_mm512_cvtepi8_epi32(__A),
5156 (__v16si)_mm512_setzero_si512());
5208 return (__m512i)__builtin_convertvector((__v16hi)__A, __v16si);
5215 (__v16si)_mm512_cvtepi16_epi32(__A),
5216 (__v16si)__W);
5223 (__v16si)_mm512_cvtepi16_epi32(__A),
5224 (__v16si)_mm512_setzero_si512 ());
5252 return (__m512i)__builtin_convertvector((__v16qu)__A, __v16si);
5259 (__v16si)_mm512_cvtepu8_epi32(__A),
5260 (__v16si)__W);
5267 (__v16si)_mm512_cvtepu8_epi32(__A),
5268 (__v16si)_mm512_setzero_si512());
5318 return (__m512i)__builtin_convertvector((__v16hu)__A, __v16si);
5325 (__v16si)_mm512_cvtepu16_epi32(__A),
5326 (__v16si)__W);
5333 (__v16si)_mm512_cvtepu16_epi32(__A),
5334 (__v16si)_mm512_setzero_si512());
5362 return (__m512i) __builtin_ia32_prorvd512_mask ((__v16si) __A,
5363 (__v16si) __B,
5364 (__v16si)
5372 return (__m512i) __builtin_ia32_prorvd512_mask ((__v16si) __A,
5373 (__v16si) __B,
5374 (__v16si) __W,
5381 return (__m512i) __builtin_ia32_prorvd512_mask ((__v16si) __A,
5382 (__v16si) __B,
5383 (__v16si)
5420 (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)(__m512i)(a), \
5421 (__v16si)(__m512i)(b), (int)(p), \
5425 (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)(__m512i)(a), \
5426 (__v16si)(__m512i)(b), (int)(p), \
5440 (__mmask16)__builtin_ia32_cmpd512_mask((__v16si)(__m512i)(a), \
5441 (__v16si)(__m512i)(b), (int)(p), \
5445 (__mmask16)__builtin_ia32_ucmpd512_mask((__v16si)(__m512i)(a), \
5446 (__v16si)(__m512i)(b), (int)(p), \
5460 (__m512i)__builtin_ia32_prold512_mask((__v16si)(__m512i)(a), (int)(b), \
5461 (__v16si)_mm512_setzero_si512(), \
5465 (__m512i)__builtin_ia32_prold512_mask((__v16si)(__m512i)(a), (int)(b), \
5466 (__v16si)(__m512i)(W), \
5470 (__m512i)__builtin_ia32_prold512_mask((__v16si)(__m512i)(a), (int)(b), \
5471 (__v16si)_mm512_setzero_si512(), \
5490 return (__m512i) __builtin_ia32_prolvd512_mask ((__v16si) __A,
5491 (__v16si) __B,
5492 (__v16si)
5500 return (__m512i) __builtin_ia32_prolvd512_mask ((__v16si) __A,
5501 (__v16si) __B,
5502 (__v16si) __W,
5509 return (__m512i) __builtin_ia32_prolvd512_mask ((__v16si) __A,
5510 (__v16si) __B,
5511 (__v16si)
5546 (__m512i)__builtin_ia32_prord512_mask((__v16si)(__m512i)(A), (int)(B), \
5547 (__v16si)_mm512_setzero_si512(), \
5551 (__m512i)__builtin_ia32_prord512_mask((__v16si)(__m512i)(A), (int)(B), \
5552 (__v16si)(__m512i)(W), \
5556 (__m512i)__builtin_ia32_prord512_mask((__v16si)(__m512i)(A), (int)(B), \
5557 (__v16si)_mm512_setzero_si512(), \
5577 return (__m512i)__builtin_ia32_pslldi512((__v16si)__A, __B);
5584 (__v16si)_mm512_slli_epi32(__A, __B),
5585 (__v16si)__W);
5591 (__v16si)_mm512_slli_epi32(__A, __B),
5592 (__v16si)_mm512_setzero_si512());
5620 return (__m512i)__builtin_ia32_psrldi512((__v16si)__A, __B);
5627 (__v16si)_mm512_srli_epi32(__A, __B),
5628 (__v16si)__W);
5634 (__v16si)_mm512_srli_epi32(__A, __B),
5635 (__v16si)_mm512_setzero_si512());
5663 return (__m512i) __builtin_ia32_movdqa32load512_mask ((const __v16si *) __P,
5664 (__v16si) __W,
5671 return (__m512i) __builtin_ia32_movdqa32load512_mask ((const __v16si *) __P,
5672 (__v16si)
5680 __builtin_ia32_movdqa32store512_mask ((__v16si *) __P, (__v16si) __A,
5688 (__v16si) __A,
5689 (__v16si) __W);
5696 (__v16si) __A,
5697 (__v16si) _mm512_setzero_si512 ());
5806 (__v16si)(__m512i)(C), (int)(imm), \
5812 (__v16si)(__m512i)(C), (int)(imm), \
5818 (__v16si)(__m512i)(C), (int)(imm), \
5825 (__v16si)(__m512i)(C), (int)(imm), \
5832 (__v16si)(__m512i)(C), \
5839 (__v16si)(__m512i)(C), \
6125 return (__m512i) __builtin_ia32_vpermi2vard512_mask ((__v16si) __A,
6126 (__v16si) __I
6128 (__v16si) __B,
6135 return (__m512i)__builtin_ia32_pslld512((__v16si) __A, (__v4si)__B);
6142 (__v16si)_mm512_sll_epi32(__A, __B),
6143 (__v16si)__W);
6150 (__v16si)_mm512_sll_epi32(__A, __B),
6151 (__v16si)_mm512_setzero_si512());
6179 return (__m512i)__builtin_ia32_psllv16si((__v16si)__X, (__v16si)__Y);
6186 (__v16si)_mm512_sllv_epi32(__X, __Y),
6187 (__v16si)__W);
6194 (__v16si)_mm512_sllv_epi32(__X, __Y),
6195 (__v16si)_mm512_setzero_si512());
6223 return (__m512i)__builtin_ia32_psrad512((__v16si) __A, (__v4si)__B);
6230 (__v16si)_mm512_sra_epi32(__A, __B),
6231 (__v16si)__W);
6238 (__v16si)_mm512_sra_epi32(__A, __B),
6239 (__v16si)_mm512_setzero_si512());
6267 return (__m512i)__builtin_ia32_psrav16si((__v16si)__X, (__v16si)__Y);
6274 (__v16si)_mm512_srav_epi32(__X, __Y),
6275 (__v16si)__W);
6282 (__v16si)_mm512_srav_epi32(__X, __Y),
6283 (__v16si)_mm512_setzero_si512());
6311 return (__m512i)__builtin_ia32_psrld512((__v16si) __A, (__v4si)__B);
6318 (__v16si)_mm512_srl_epi32(__A, __B),
6319 (__v16si)__W);
6326 (__v16si)_mm512_srl_epi32(__A, __B),
6327 (__v16si)_mm512_setzero_si512());
6355 return (__m512i)__builtin_ia32_psrlv16si((__v16si)__X, (__v16si)__Y);
6362 (__v16si)_mm512_srlv_epi32(__X, __Y),
6363 (__v16si)__W);
6370 (__v16si)_mm512_srlv_epi32(__X, __Y),
6371 (__v16si)_mm512_setzero_si512());
6397 (__m512i)__builtin_ia32_pternlogd512_mask((__v16si)(__m512i)(A), \
6398 (__v16si)(__m512i)(B), \
6399 (__v16si)(__m512i)(C), (int)(imm), \
6403 (__m512i)__builtin_ia32_pternlogd512_mask((__v16si)(__m512i)(A), \
6404 (__v16si)(__m512i)(B), \
6405 (__v16si)(__m512i)(C), (int)(imm), \
6409 (__m512i)__builtin_ia32_pternlogd512_maskz((__v16si)(__m512i)(A), \
6410 (__v16si)(__m512i)(B), \
6411 (__v16si)(__m512i)(C), \
6625 (__v16si) __I
6719 return (__m512)__builtin_ia32_vpermilvarps512((__v16sf)__A, (__v16si)__C);
6772 return (__m512) __builtin_ia32_vpermt2varps512_mask ((__v16si) __I
6782 return (__m512) __builtin_ia32_vpermt2varps512_mask ((__v16si) __I
6793 return (__m512) __builtin_ia32_vpermt2varps512_maskz ((__v16si) __I
6803 return (__mmask16) __builtin_ia32_ptestnmd512 ((__v16si) __A,
6804 (__v16si) __B,
6811 return (__mmask16) __builtin_ia32_ptestnmd512 ((__v16si) __A,
6812 (__v16si) __B, __U);
7156 return (__m512i)__builtin_ia32_psradi512((__v16si)__A, __B);
7163 (__v16si)_mm512_srai_epi32(__A, __B), \
7164 (__v16si)__W);
7170 (__v16si)_mm512_srai_epi32(__A, __B), \
7171 (__v16si)_mm512_setzero_si512());
7233 (__m512i)__builtin_ia32_shuf_i32x4_mask((__v16si)(__m512i)(A), \
7234 (__v16si)(__m512i)(B), (int)(imm), \
7235 (__v16si)_mm512_setzero_si512(), \
7239 (__m512i)__builtin_ia32_shuf_i32x4_mask((__v16si)(__m512i)(A), \
7240 (__v16si)(__m512i)(B), (int)(imm), \
7241 (__v16si)(__m512i)(W), \
7245 (__m512i)__builtin_ia32_shuf_i32x4_mask((__v16si)(__m512i)(A), \
7246 (__v16si)(__m512i)(B), (int)(imm), \
7247 (__v16si)_mm512_setzero_si512(), \
7455 (__v16si)_mm512_broadcast_i32x4(__A),
7456 (__v16si)__O);
7463 (__v16si)_mm512_broadcast_i32x4(__A),
7464 (__v16si)_mm512_setzero_si512());
7525 return (__m128i) __builtin_ia32_pmovsdb512_mask ((__v16si) __A,
7533 return (__m128i) __builtin_ia32_pmovsdb512_mask ((__v16si) __A,
7540 return (__m128i) __builtin_ia32_pmovsdb512_mask ((__v16si) __A,
7548 __builtin_ia32_pmovsdb512mem_mask ((__v16qi *) __P, (__v16si) __A, __M);
7554 return (__m256i) __builtin_ia32_pmovsdw512_mask ((__v16si) __A,
7562 return (__m256i) __builtin_ia32_pmovsdw512_mask ((__v16si) __A,
7569 return (__m256i) __builtin_ia32_pmovsdw512_mask ((__v16si) __A,
7577 __builtin_ia32_pmovsdw512mem_mask ((__v16hi*) __P, (__v16si) __A, __M);
7670 return (__m128i) __builtin_ia32_pmovusdb512_mask ((__v16si) __A,
7678 return (__m128i) __builtin_ia32_pmovusdb512_mask ((__v16si) __A,
7686 return (__m128i) __builtin_ia32_pmovusdb512_mask ((__v16si) __A,
7694 __builtin_ia32_pmovusdb512mem_mask ((__v16qi *) __P, (__v16si) __A, __M);
7700 return (__m256i) __builtin_ia32_pmovusdw512_mask ((__v16si) __A,
7708 return (__m256i) __builtin_ia32_pmovusdw512_mask ((__v16si) __A,
7716 return (__m256i) __builtin_ia32_pmovusdw512_mask ((__v16si) __A,
7724 __builtin_ia32_pmovusdw512mem_mask ((__v16hi*) __P, (__v16si) __A, __M);
7818 return (__m128i) __builtin_ia32_pmovdb512_mask ((__v16si) __A,
7826 return (__m128i) __builtin_ia32_pmovdb512_mask ((__v16si) __A,
7833 return (__m128i) __builtin_ia32_pmovdb512_mask ((__v16si) __A,
7841 __builtin_ia32_pmovdb512mem_mask ((__v16qi *) __P, (__v16si) __A, __M);
7847 return (__m256i) __builtin_ia32_pmovdw512_mask ((__v16si) __A,
7855 return (__m256i) __builtin_ia32_pmovdw512_mask ((__v16si) __A,
7862 return (__m256i) __builtin_ia32_pmovdw512_mask ((__v16si) __A,
7870 __builtin_ia32_pmovdw512mem_mask ((__v16hi *) __P, (__v16si) __A, __M);
7961 (__m128i)__builtin_shufflevector((__v16si)(__m512i)(A), \
7962 (__v16si)_mm512_undefined_epi32(), \
8071 (__m512i)__builtin_shufflevector((__v16si)(__m512i)(A), \
8072 (__v16si)_mm512_castsi128_si512((__m128i)(B)),\
8092 (__v16si)_mm512_inserti32x4((A), (B), (imm)), \
8093 (__v16si)(W)); })
8097 (__v16si)_mm512_inserti32x4((A), (B), (imm)), \
8098 (__v16si)_mm512_setzero_si512()); })
8323 (__m512i)__builtin_ia32_gathersiv16si((__v16si)_mm512_undefined_epi32(), \
8325 (__v16si)(__m512i)(index), \
8329 (__m512i)__builtin_ia32_gathersiv16si((__v16si)(__m512i)(v1_old), \
8331 (__v16si)(__m512i)(index), \
8400 (__v16si)(__m512i)(index), \
8405 (__v16si)(__m512i)(index), \
8410 (__v16si)(__m512i)(index), \
8411 (__v16si)(__m512i)(v1), (int)(scale)); })
8415 (__v16si)(__m512i)(index), \
8416 (__v16si)(__m512i)(v1), (int)(scale)); })
8926 (__v16si) __X,
8935 (__v16si) __X,
8944 (__v16si) __X,
8952 return (__m512i) __builtin_ia32_permvarsi512_mask ((__v16si) __Y,
8953 (__v16si) __X,
8954 (__v16si) _mm512_setzero_si512 (),
8961 return (__m512i) __builtin_ia32_permvarsi512_mask ((__v16si) __Y,
8962 (__v16si) __X,
8963 (__v16si) _mm512_undefined_epi32 (),
8973 return (__m512i) __builtin_ia32_permvarsi512_mask ((__v16si) __Y,
8974 (__v16si) __X,
8975 (__v16si) __W,
9111 return (__m512i) __builtin_ia32_compresssi512_mask ((__v16si) __A,
9112 (__v16si) __W,
9119 return (__m512i) __builtin_ia32_compresssi512_mask ((__v16si) __A,
9120 (__v16si)
9311 (__m512i)__builtin_shufflevector((__v16si)(__m512i)(A), \
9312 (__v16si)_mm512_undefined_epi32(), \
9332 (__v16si)_mm512_shuffle_epi32((A), (I)), \
9333 (__v16si)(__m512i)(W)); })
9337 (__v16si)_mm512_shuffle_epi32((A), (I)), \
9338 (__v16si)_mm512_setzero_si512()); })
9423 return (__m512i) __builtin_ia32_expandloadsi512_mask ((const __v16si *)__P,
9424 (__v16si) __W,
9431 return (__m512i) __builtin_ia32_expandloadsi512_mask ((const __v16si *)__P,
9432 (__v16si) _mm512_setzero_ps(),
9455 return (__m512i) __builtin_ia32_expandsi512_mask ((__v16si) __A,
9456 (__v16si) __W,
9463 return (__m512i) __builtin_ia32_expandsi512_mask ((__v16si) __A,
9464 (__v16si) _mm512_setzero_ps(),
9580 __builtin_ia32_compressstoresi512_mask ((__v16si *) __P, (__v16si) __A,
9740 (__v16si) _mm512_set1_epi32(__A),
9741 (__v16si) __O);
9799 return __extension__ (__m512i)(__v16si)