HomeSort by relevance Sort by last modified time
    Searched refs:d15 (Results 1 - 25 of 282) sorted by null

1 2 3 4 5 6 7 8 91011>>

  /toolchain/binutils/binutils-2.27/gas/testsuite/gas/aarch64/
floatdp2.d 17 24: 1e6f08e0 fmul d0, d7, d15
18 28: 1e6f18e0 fdiv d0, d7, d15
19 2c: 1e6f28e0 fadd d0, d7, d15
20 30: 1e6f38e0 fsub d0, d7, d15
21 34: 1e6f48e0 fmax d0, d7, d15
22 38: 1e6f58e0 fmin d0, d7, d15
23 3c: 1e6f68e0 fmaxnm d0, d7, d15
24 40: 1e6f78e0 fminnm d0, d7, d15
25 44: 1e6f88e0 fnmul d0, d7, d15
ldst-reg-pair.d 50 a8: 6d203fe7 stp d7, d15, \[sp,#-512\]
51 ac: 6d30bfe7 stp d7, d15, \[sp,#-248\]
52 b0: 6d3fbfe7 stp d7, d15, \[sp,#-8\]
53 b4: 6d003fe7 stp d7, d15, \[sp\]
54 b8: 6d07bfe7 stp d7, d15, \[sp,#120\]
55 bc: 6d1fbfe7 stp d7, d15, \[sp,#504\]
56 c0: 6d603fe7 ldp d7, d15, \[sp,#-512\]
57 c4: 6d70bfe7 ldp d7, d15, \[sp,#-248\]
58 c8: 6d7fbfe7 ldp d7, d15, \[sp,#-8\]
59 cc: 6d403fe7 ldp d7, d15, \[sp\
    [all...]
  /external/compiler-rt/lib/builtins/arm/
restore_vfp_d8_d15_regs.S 26 // Restore registers d8-d15 from stack
30 vldmia sp!, {d8-d15} // pop registers d8-d15 off stack
save_vfp_d8_d15_regs.S 26 // Save registers d8-d15 onto stack
30 vstmdb sp!, {d8-d15} // push registers d8-d15 onto stack
  /external/libhevc/common/arm64/
ihevc_neon_macros.s 42 stp d14,d15,[sp,#-16]!
45 ldp d14,d15,[sp],#16
  /toolchain/binutils/binutils-2.27/gas/testsuite/gas/arm/
armv8-a+simd.s 8 vmaxnm.f32 d15, d15, d15
16 vminnm.f32 d15, d15, d15
24 vcvtp.u32.f32 d15, d15
32 vrintm.f32 d15, d15
    [all...]
armv8-a+fp.s 13 vselge.f64 d15, d15, d15
21 vmaxnm.f64 d15, d15, d15
29 vminnm.f64 d15, d15, d15
37 vcvtp.u32.f64 s30, d15
    [all...]
vfp2.s 6 @ Use a combination of r5, r10, s15, s17, d0 and d15 to exercise
14 fmdrr d15, r10, r5
15 fmrrd r10, r5, d15
vfp2_t2.s 9 @ Use a combination of r5, r10, s15, s17, d0 and d15 to exercise
17 fmdrr d15, r10, r5
18 fmrrd r10, r5, d15
armv7e-m+fpv5-d16.s 13 vselge.f64 d15, d15, d15
21 vmaxnm.f64 d15, d15, d15
29 vminnm.f64 d15, d15, d15
37 vcvtp.u32.f64 s30, d15
    [all...]
armv8-a+simd.d 10 0[0-9a-f]+ <[^>]+> f30fff1f vmaxnm.f32 d15, d15, d15
18 0[0-9a-f]+ <[^>]+> f32fff1f vminnm.f32 d15, d15, d15
26 0[0-9a-f]+ <[^>]+> f3bbf28f vcvtp.u32.f32 d15, d15
34 0[0-9a-f]+ <[^>]+> f3baf68f vrintm.f32 d15, d15
    [all...]
vfp1.s 86 fcmpzd d15
92 fcmpd d0, d15
95 fcmpd d15, d0
102 fnegd d0, d15
105 fnegd d15, d0
112 faddd d0, d0, d15
115 faddd d0, d15, d0
118 faddd d15, d0, d0
128 fcvtds d15, s0
134 fcvtsd s0, d15
    [all...]
vfp1_t2.s 89 fcmpzd d15
95 fcmpd d0, d15
98 fcmpd d15, d0
105 fnegd d0, d15
108 fnegd d15, d0
115 faddd d0, d0, d15
118 faddd d0, d15, d0
121 faddd d15, d0, d0
131 fcvtds d15, s0
137 fcvtsd s0, d15
    [all...]
armv8-a+fp.d 14 0[0-9a-f]+ <[^>]+> fe2ffb0f vselge.f64 d15, d15, d15
22 0[0-9a-f]+ <[^>]+> fe8ffb0f vmaxnm.f64 d15, d15, d15
30 0[0-9a-f]+ <[^>]+> fe8ffb4f vminnm.f64 d15, d15, d15
38 0[0-9a-f]+ <[^>]+> febefb4f vcvtp.u32.f64 s30, d15
    [all...]
vfp1.d 55 0+0b4 <[^>]*> eeb5fb40 (vcmp\.f64 d15, #0.0|fcmpzd d15)
58 0+0c0 <[^>]*> eeb40b4f (vcmp\.f64|fcmpd) d0, d15
61 0+0cc <[^>]*> eeb4fb40 (vcmp\.f64|fcmpd) d15, d0
65 0+0dc <[^>]*> eeb10b4f (vneg\.f64|fnegd) d0, d15
68 0+0e8 <[^>]*> eeb1fb40 (vneg\.f64|fnegd) d15, d0
72 0+0f8 <[^>]*> ee300b0f (vadd\.f64|faddd) d0, d0, d15
75 0+104 <[^>]*> ee3f0b00 (vadd\.f64|faddd) d0, d15, d0
78 0+110 <[^>]*> ee30fb00 (vadd\.f64|faddd) d15, d0, d0
85 0+12c <[^>]*> eeb7fac0 (vcvt\.f64\.f32|fcvtds) d15, s
    [all...]
armv7e-m+fpv5-d16.d 14 0[0-9a-f]+ <[^>]+> fe2f fb0f vselge.f64 d15, d15, d15
22 0[0-9a-f]+ <[^>]+> fe8f fb0f vmaxnm.f64 d15, d15, d15
30 0[0-9a-f]+ <[^>]+> fe8f fb4f vminnm.f64 d15, d15, d15
38 0[0-9a-f]+ <[^>]+> febe fb4f vcvtp.u32.f64 s30, d15
    [all...]
  /toolchain/binutils/binutils-2.27/ld/testsuite/ld-arm/
stm32l4xx-fix-vldm-dp.s 14 vldm r10, {d1-d15}
20 vldm r7!, {d5-d15}
27 vldmdb r12!, {d1-d15}
  /external/libavc/common/armv8/
ih264_neon_macros.s 27 stp d14, d15, [sp, #-16]!
30 ldp d14, d15, [sp], #16
  /external/libmpeg2/common/armv8/
impeg2_neon_macros.s 44 stp d14, d15, [sp, #-16]!
47 ldp d14, d15, [sp], #16
  /external/llvm/test/MC/AArch64/
neon-scalar-shift-imm.s 8 sshr d15, d16, #12
10 // CHECK: sshr d15, d16, #12 // encoding: [0x0f,0x06,0x74,0x5f]
50 srsra d15, d11, #19
52 // CHECK: srsra d15, d11, #19 // encoding: [0x6f,0x35,0x6d,0x5f]
74 sqshl d15, d16, #51
79 // CHECK: sqshl d15, d16, #51 // encoding: [0x0f,0x76,0x73,0x5f]
87 uqshl d15, d12, #19
92 // CHECK: uqshl d15, d12, #19 // encoding: [0x8f,0x75,0x53,0x7f]
170 sqshrun s10, d15, #15
174 // CHECK: sqshrun s10, d15, #15 // encoding: [0xea,0x85,0x31,0x7f
    [all...]
  /external/libxaac/decoder/armv7/
ia_xheaacd_mps_mulshift.s 29 VPUSH {d8 - d15}
43 VPOP {d8 - d15}
  /art/test/705-register-conflict/src/
Main.java 29 double d8 = 0, d9 = 0, d10 = 0, d11 = 0, d12 = 0, d13 = 0, d14 = 0, d15 = 0; local
48 d15 = d14 + 1;
49 d16 = d15 + 1;
69 + d8 + d9 + d10 + d11 + d12 + d13 + d14 + d15
  /external/libhevc/common/arm/
ihevc_itrans_recon_32x32.s 163 vpush {d8 - d15}
249 vld1.16 d15,[r0],r6
263 vmlal.s16 q12,d15,d1[3]
264 vmlal.s16 q13,d15,d5[1]
265 vmlsl.s16 q14,d15,d7[1]
266 vmlsl.s16 q15,d15,d3[3]
321 vld1.16 d15,[r0],r6
337 vmlal.s16 q12,d15,d3[3]
338 vmlsl.s16 q13,d15,d4[3]
339 vmlsl.s16 q14,d15,d2[3
    [all...]
  /external/libvpx/libvpx/vp8/common/arm/neon/
dequant_idct_neon.c 25 int32x2_t d14, d15; local
32 d14 = d15 = vdup_n_s32(0);
52 d15 = vld1_lane_s32((const int32_t *)dst0, d15, 0);
54 d15 = vld1_lane_s32((const int32_t *)dst0, d15, 1);
127 vaddw_u8(vreinterpretq_u16_s16(q2), vreinterpret_u8_s32(d15)));
130 d15 = vreinterpret_s32_u8(vqmovun_s16(q2));
137 vst1_lane_s32((int32_t *)dst0, d15, 0);
139 vst1_lane_s32((int32_t *)dst0, d15, 1)
    [all...]
  /frameworks/rs/cpu_ref/
rsCpuIntrinsics_neon_YuvToRGB.S 34 vmov.i8 d15, #149
36 vmull.u8 q1, d16, d15 // g0 = y0 * 149
37 vmull.u8 q5, d17, d15 // g1 = y1 * 149
40 vmov.i8 d15, #104
42 vmlal.u8 q8, d21, d15
53 vmov.i8 d15, #254
55 vmull.u8 q12, d20, d15 // b2 = u * 254
239 vpush {d8-d15}
243 vpop {d8-d15}
265 vpush {d8-d15}
    [all...]

Completed in 302 milliseconds

1 2 3 4 5 6 7 8 91011>>