HomeSort by relevance Sort by last modified time
    Searched full:add2 (Results 201 - 225 of 329) sorted by null

1 2 3 4 5 6 7 891011>>

  /external/llvm/test/CodeGen/X86/
atomic_add.ll 86 define void @add2(i16* nocapture %p, i32 %v) nounwind ssp {
88 ; CHECK-LABEL: add2:
  /external/llvm/test/DebugInfo/COFF/
parameter-order.ll 75 %add2 = add nsw i32 %add1, %3, !dbg !28
77 %add3 = add nsw i32 %add2, %4, !dbg !30
  /external/llvm/test/Transforms/LoopIdiom/AMDGPU/
popcnt.ll 125 %add2 = add i32 %add, %c.0.lcssa
126 ret i32 %add2
  /external/llvm/test/Transforms/LoopIdiom/X86/
popcnt.ll 73 %add2 = add i32 %add, %c.0.lcssa
74 ret i32 %add2
  /external/llvm/test/Transforms/SLPVectorizer/X86/
addsub.ll 30 %add2 = add nsw i32 %add, %add1
31 store i32 %add2, i32* getelementptr inbounds ([4 x i32], [4 x i32]* @a, i32 0, i64 0), align 4
78 %add2 = add nsw i32 %4, %5
82 %add4 = add nsw i32 %add2, %add3
150 %add2 = fadd float %6, %7
151 store float %add2, float* getelementptr inbounds ([4 x float], [4 x float]* @fa, i32 0, i64 3), align 4
172 %add2 = fadd float %4, %5
173 store float %add2, float* getelementptr inbounds ([4 x float], [4 x float]* @fa, i32 0, i64 2), align 4
  /art/test/646-checker-hadd-alt-byte/src/
Main.java 95 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
96 /// CHECK-DAG: <<UShr:i\d+>> UShr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
121 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
122 /// CHECK-DAG: <<UShr:i\d+>> UShr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
132 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
133 /// CHECK-DAG: <<UShr:i\d+>> UShr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
  /art/test/646-checker-hadd-alt-char/src/
Main.java 99 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
100 /// CHECK-DAG: <<UShr:i\d+>> UShr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
125 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
126 /// CHECK-DAG: <<UShr:i\d+>> UShr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
136 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
137 /// CHECK-DAG: <<UShr:i\d+>> UShr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
  /art/test/646-checker-hadd-alt-short/src/
Main.java 95 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
96 /// CHECK-DAG: <<UShr:i\d+>> UShr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
121 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
122 /// CHECK-DAG: <<UShr:i\d+>> UShr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
132 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
133 /// CHECK-DAG: <<UShr:i\d+>> UShr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
  /art/test/646-checker-hadd-byte/src/
Main.java 92 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
93 /// CHECK-DAG: <<Shr:i\d+>> Shr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
118 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
119 /// CHECK-DAG: <<Shr:i\d+>> Shr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
129 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
130 /// CHECK-DAG: <<Shr:i\d+>> Shr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
  /art/test/646-checker-hadd-char/src/
Main.java 119 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
120 /// CHECK-DAG: <<Shr:i\d+>> Shr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
157 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
158 /// CHECK-DAG: <<Shr:i\d+>> Shr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
168 /// CHECK-DAG: <<Add2:i\d+>> Add [<<Add1>>,<<I1>>] loop:<<Loop>> outer_loop:none
169 /// CHECK-DAG: <<Shr:i\d+>> Shr [<<Add2>>,<<I1>>] loop:<<Loop>> outer_loop:none
  /external/libpng/mips/
filter_msa_intrinsics.c 280 #define ADD2(in0, in1, in2, in3, out0, out1) \
288 ADD2(in0, in1, in2, in3, out0, out1); \
294 ADD2(in0, in1, in2, in3, out0, out1); \
295 ADD2(in4, in5, in6, in7, out2, out3); \
427 ADD2(src0, src4, src1, src5, src0, src1);
438 ADD2(src0, src4, src1, src5, src0, src1);
  /external/llvm/test/CodeGen/SystemZ/
asm-18.ll 573 %add2 = add i32 %res2, 1
574 %res3 = call i32 asm "stepc $0, $1", "=h,h"(i32 %add2)
594 %add2 = add i32 %res2, 1
595 %res3 = call i32 asm "stepc $0, $1", "=r,r"(i32 %add2)
620 %add2 = add i32 %res1, 254
622 "=h,r,0"(i32 %res1, i32 %add2)
646 %add2 = add i32 %res2, 32768
647 %res3 = call i32 asm "stepc $0, $1", "=h,h"(i32 %add2)
667 %add2 = add i32 %res2, 32768
668 %res3 = call i32 asm "stepc $0, $1", "=r,r"(i32 %add2)
    [all...]
bswap-02.ll 82 %add2 = add i64 %add1, 524287
83 %ptr = inttoptr i64 %add2 to i32 *
bswap-03.ll 82 %add2 = add i64 %add1, 524287
83 %ptr = inttoptr i64 %add2 to i64 *
cond-store-04.ll 114 %add2 = add i64 %add1, 524287
115 %ptr = inttoptr i64 %add2 to i64 *
cond-store-05.ll 146 %add2 = add i64 %add1, 4096
147 %ptr = inttoptr i64 %add2 to float *
cond-store-06.ll 146 %add2 = add i64 %add1, 524287
147 %ptr = inttoptr i64 %add2 to double *
int-conv-01.ll 100 %add2 = add i64 %add1, 524287
101 %ptr = inttoptr i64 %add2 to i8 *
int-conv-02.ll 110 %add2 = add i64 %add1, 524287
111 %ptr = inttoptr i64 %add2 to i8 *
int-conv-03.ll 100 %add2 = add i64 %add1, 524287
101 %ptr = inttoptr i64 %add2 to i8 *
int-conv-04.ll 109 %add2 = add i64 %add1, 524287
110 %ptr = inttoptr i64 %add2 to i8 *
  /external/llvm/test/CodeGen/AArch64/
arm64-misched-basic-A53.ll 53 %add2 = add nsw i32 %6, 23
54 store i32 %add2, i32* %xx, align 4
  /external/llvm/test/CodeGen/ARM/
special-reg-v8m-main.ll 40 %add2 = add i32 %add1, %2
42 %add3 = add i32 %add2, %3
thumb1_return_sequence.ll 100 %add2 = add nsw i32 %add1, %3
101 %add3 = add nsw i32 %add2, %4
  /external/llvm/test/CodeGen/Mips/
tailcall.ll 107 %add2 = add nsw i32 %add1, %a3
108 %add3 = add nsw i32 %add2, %a4

Completed in 357 milliseconds

1 2 3 4 5 6 7 891011>>