HomeSort by relevance Sort by last modified time
    Searched refs:d17 (Results 126 - 150 of 311) sorted by null

1 2 3 4 56 7 8 91011>>

  /external/capstone/suite/MC/AArch64/
neon-scalar-saturating-add-sub.s.cs 5 0xf1,0x0f,0xe8,0x5e = sqadd d17, d31, d8
9 0xf1,0x0f,0xe8,0x7e = uqadd d17, d31, d8
13 0xf1,0x2f,0xe8,0x5e = sqsub d17, d31, d8
17 0xf1,0x2f,0xe8,0x7e = uqsub d17, d31, d8
  /external/llvm/test/MC/ARM/
neon-mov-vfp.s 10 @ CHECK-DAG: vmov.32 d17[1], r9 @ encoding:
12 vmov.32 d17[1], r9
22 @ CHECK-DAG: vmov.32 r9, d17[1] @ encoding:
24 vmov.32 r9, d17[1]
neon-reciprocal-encoding.s 11 @ CHECK: vrecps.f32 d16, d16, d17 @ encoding: [0xb1,0x0f,0x40,0xf2]
12 vrecps.f32 d16, d16, d17
23 @ CHECK: vrsqrts.f32 d16, d16, d17 @ encoding: [0xb1,0x0f,0x60,0xf2]
24 vrsqrts.f32 d16, d16, d17
neont2-dup-encoding.s 20 vdup.16 d17, d12[0]
26 vdup.16 d17, d12[1]
33 @ CHECK: vdup.16 d17, d12[0] @ encoding: [0xf2,0xff,0x0c,0x1c]
39 @ CHECK: vdup.16 d17, d12[1] @ encoding: [0xf6,0xff,0x0c,0x1c]
neont2-mul-accum-encoding.s 5 vmla.i8 d16, d18, d17
6 vmla.i16 d16, d18, d17
7 vmla.i32 d16, d18, d17
8 vmla.f32 d16, d18, d17
15 @ CHECK: vmla.i8 d16, d18, d17 @ encoding: [0x42,0xef,0xa1,0x09]
16 @ CHECK: vmla.i16 d16, d18, d17 @ encoding: [0x52,0xef,0xa1,0x09]
17 @ CHECK: vmla.i32 d16, d18, d17 @ encoding: [0x62,0xef,0xa1,0x09]
18 @ CHECK: vmla.f32 d16, d18, d17 @ encoding: [0x42,0xef,0xb1,0x0d]
58 vmls.i8 d16, d18, d17
59 vmls.i16 d16, d18, d17
    [all...]
neont2-reciprocal-encoding.s 13 @ CHECK: vrecps.f32 d16, d16, d17 @ encoding: [0x40,0xef,0xb1,0x0f]
14 vrecps.f32 d16, d16, d17
25 @ CHECK: vrsqrts.f32 d16, d16, d17 @ encoding: [0x60,0xef,0xb1,0x0f]
26 vrsqrts.f32 d16, d16, d17
d16.s 11 @ D16-NEXT: vadd.f64 d1, d17, d6
12 vadd.f64 d1, d17, d6
eh-directive-vsave.s 103 .vsave {d16, d17, d18, d19}
104 vpush {d16, d17, d18, d19}
105 vpop {d16, d17, d18, d19}
116 .vsave {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
117 vpush {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
118 vpop {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
  /external/swiftshader/third_party/LLVM/test/MC/ARM/
neon-reciprocal-encoding.s 11 @ CHECK: vrecps.f32 d16, d16, d17 @ encoding: [0xb1,0x0f,0x40,0xf2]
12 vrecps.f32 d16, d16, d17
23 @ CHECK: vrsqrts.f32 d16, d16, d17 @ encoding: [0xb1,0x0f,0x60,0xf2]
24 vrsqrts.f32 d16, d16, d17
neont2-dup-encoding.s 20 vdup.16 d17, d12[0]
26 vdup.16 d17, d12[1]
33 @ CHECK: vdup.16 d17, d12[0] @ encoding: [0xf2,0xff,0x0c,0x1c]
39 @ CHECK: vdup.16 d17, d12[1] @ encoding: [0xf6,0xff,0x0c,0x1c]
neont2-reciprocal-encoding.s 13 @ CHECK: vrecps.f32 d16, d16, d17 @ encoding: [0x40,0xef,0xb1,0x0f]
14 vrecps.f32 d16, d16, d17
25 @ CHECK: vrsqrts.f32 d16, d16, d17 @ encoding: [0x60,0xef,0xb1,0x0f]
26 vrsqrts.f32 d16, d16, d17
neon-shift-encoding.s 4 @ CHECK: vshl.u8 d16, d17, d16 @ encoding: [0xa1,0x04,0x40,0xf3]
5 vshl.u8 d16, d17, d16
6 @ CHECK: vshl.u16 d16, d17, d16 @ encoding: [0xa1,0x04,0x50,0xf3]
7 vshl.u16 d16, d17, d16
8 @ CHECK: vshl.u32 d16, d17, d16 @ encoding: [0xa1,0x04,0x60,0xf3]
9 vshl.u32 d16, d17, d16
10 @ CHECK: vshl.u64 d16, d17, d16 @ encoding: [0xa1,0x04,0x70,0xf3]
11 vshl.u64 d16, d17, d16
156 @ CHECK: vrshl.s8 d16, d17, d16 @ encoding: [0xa1,0x05,0x40,0xf2]
157 vrshl.s8 d16, d17, d1
    [all...]
  /external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/
neon-mov-vfp.s 10 @ CHECK-DAG: vmov.32 d17[1], r9 @ encoding:
12 vmov.32 d17[1], r9
22 @ CHECK-DAG: vmov.32 r9, d17[1] @ encoding:
24 vmov.32 r9, d17[1]
neon-reciprocal-encoding.s 11 @ CHECK: vrecps.f32 d16, d16, d17 @ encoding: [0xb1,0x0f,0x40,0xf2]
12 vrecps.f32 d16, d16, d17
23 @ CHECK: vrsqrts.f32 d16, d16, d17 @ encoding: [0xb1,0x0f,0x60,0xf2]
24 vrsqrts.f32 d16, d16, d17
neont2-dup-encoding.s 20 vdup.16 d17, d12[0]
26 vdup.16 d17, d12[1]
33 @ CHECK: vdup.16 d17, d12[0] @ encoding: [0xf2,0xff,0x0c,0x1c]
39 @ CHECK: vdup.16 d17, d12[1] @ encoding: [0xf6,0xff,0x0c,0x1c]
neont2-mul-accum-encoding.s 5 vmla.i8 d16, d18, d17
6 vmla.i16 d16, d18, d17
7 vmla.i32 d16, d18, d17
8 vmla.f32 d16, d18, d17
15 @ CHECK: vmla.i8 d16, d18, d17 @ encoding: [0x42,0xef,0xa1,0x09]
16 @ CHECK: vmla.i16 d16, d18, d17 @ encoding: [0x52,0xef,0xa1,0x09]
17 @ CHECK: vmla.i32 d16, d18, d17 @ encoding: [0x62,0xef,0xa1,0x09]
18 @ CHECK: vmla.f32 d16, d18, d17 @ encoding: [0x42,0xef,0xb1,0x0d]
58 vmls.i8 d16, d18, d17
59 vmls.i16 d16, d18, d17
    [all...]
neont2-reciprocal-encoding.s 13 @ CHECK: vrecps.f32 d16, d16, d17 @ encoding: [0x40,0xef,0xb1,0x0f]
14 vrecps.f32 d16, d16, d17
25 @ CHECK: vrsqrts.f32 d16, d16, d17 @ encoding: [0x60,0xef,0xb1,0x0f]
26 vrsqrts.f32 d16, d16, d17
eh-directive-vsave.s 103 .vsave {d16, d17, d18, d19}
104 vpush {d16, d17, d18, d19}
105 vpop {d16, d17, d18, d19}
116 .vsave {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
117 vpush {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
118 vpop {d16, d17, d18, d19, d20, d21, d22, d23, d24, d25, d26, d27, d28, d29, d30, d31}
  /external/libhevc/common/arm/
ihevc_itrans_recon_4x4_ttype1.s 172 vqrshrn.s32 d17,q6,#shift_stage1_idct @ (pi2_out[3] + rounding ) >> shift_stage1_idct
176 vtrn.16 d16,d17
178 vtrn.32 d15,d17
179 @ output in d14,d15,d16,d17
187 @ d17 - d3
191 vmlal.s16 q3,d17,d4[1] @74 * pi2_src[1] + 29 * pi2_src[0] + 55 * pi2_src[3]
197 vmlsl.s16 q4,d17,d4[3] @pi2_out[1] = 74 * pi2_src[1] + 55 * pi2_src[0] - 29 * pi2_src[2] - 84 * pi2_src[3])
201 vmlal.s16 q5,d17,d4[2] @pi2_out[2] = 74 * pi2_src[0] - 74 * pi2_src[2] + 74 * pi2_src[3]
206 vmlsl.s16 q6,d17,d4[0] @ - 74 * pi2_src[1] + 55 * pi2_src[2] - 29 * pi2_src[3]
ihevc_deblk_chroma_vert.s 71 vld1.8 {d17},[r8],r1
77 vtrn.8 d5,d17
92 vtrn.16 d17,d4
98 vtrn.32 d5,d17
102 vmovl.u8 q9,d17
110 vsubl.u8 q0,d17,d16
  /external/vixl/test/aarch32/
test-assembler-cond-dt-drt-drd-drn-drm-float-not-f16-a32.cc 97 {{{F64, d16, d17, d14}, false, al, "F64 d16 d17 d14", "F64_d16_d17_d14"},
105 {{F32, d18, d17, d23}, false, al, "F32 d18 d17 d23", "F32_d18_d17_d23"},
121 {{F64, d9, d17, d17}, false, al, "F64 d9 d17 d17", "F64_d9_d17_d17"},
137 {{F64, d1, d22, d17}, false, al, "F64 d1 d22 d17", "F64_d1_d22_d17"}
    [all...]
test-assembler-cond-dt-drt-drd-drn-drm-float-not-f16-t32.cc 97 {{{F64, d16, d17, d14}, false, al, "F64 d16 d17 d14", "F64_d16_d17_d14"},
105 {{F32, d18, d17, d23}, false, al, "F32 d18 d17 d23", "F32_d18_d17_d23"},
121 {{F64, d9, d17, d17}, false, al, "F64 d9 d17 d17", "F64_d9_d17_d17"},
137 {{F64, d1, d22, d17}, false, al, "F64 d1 d22 d17", "F64_d1_d22_d17"}
    [all...]
  /external/capstone/suite/MC/ARM/
neont2-dup-encoding.s.cs 9 0xf2,0xff,0x0c,0x1c = vdup.16 d17, d12[0]
15 0xf6,0xff,0x0c,0x1c = vdup.16 d17, d12[1]
neont2-shift-encoding.s.cs 2 0x40,0xff,0xa1,0x04 = vshl.u8 d16, d17, d16
3 0x50,0xff,0xa1,0x04 = vshl.u16 d16, d17, d16 package
4 0x60,0xff,0xa1,0x04 = vshl.u32 d16, d17, d16 package
5 0x70,0xff,0xa1,0x04 = vshl.u64 d16, d17, d16 package
46 0x40,0xef,0xa1,0x05 = vrshl.s8 d16, d17, d16 package
47 0x50,0xef,0xa1,0x05 = vrshl.s16 d16, d17, d16 package
48 0x60,0xef,0xa1,0x05 = vrshl.s32 d16, d17, d16 package
49 0x70,0xef,0xa1,0x05 = vrshl.s64 d16, d17, d16 package
50 0x40,0xff,0xa1,0x05 = vrshl.u8 d16, d17, d16 package
51 0x50,0xff,0xa1,0x05 = vrshl.u16 d16, d17, d1 package
52 0x60,0xff,0xa1,0x05 = vrshl.u32 d16, d17, d16 package
53 0x70,0xff,0xa1,0x05 = vrshl.u64 d16, d17, d16 package
    [all...]
  /external/libpng/arm/
filter_neon.S 125 vld4.32 {d16[],d17[],d18[],d19[]},[r2,:128]!
128 vhadd.u8 d1, d0, d17
153 vext.8 d17, d20, d21, #3
156 vhadd.u8 d1, d0, d17
198 vld4.32 {d16[],d17[],d18[],d19[]},[r2,:128]!
201 paeth d1, d0, d17, d16
203 paeth d2, d1, d18, d17
229 vext.8 d17, d20, d21, #3
230 paeth d1, d0, d17, d20
235 paeth d2, d1, d18, d17
    [all...]

Completed in 188 milliseconds

1 2 3 4 56 7 8 91011>>