HomeSort by relevance Sort by last modified time
    Searched refs:d27 (Results 76 - 100 of 123) sorted by null

1 2 34 5

  /external/libhevc/common/arm/
ihevc_intra_pred_filters_luma_mode_11_to_17.s 310 vdup.8 d27, r0 @row value inc or reset accordingly
312 vadd.s8 d8, d8, d27 @ref_main_idx (add row)
425 vdup.8 d27, r0 @row value inc or reset accordingly
430 vadd.s8 d8, d27, d11 @ref_main_idx (add row)
459 vdup.8 d27, r0 @row value inc or reset accordingly
554 vadd.s8 d8, d27, d11 @ref_main_idx (add row)
ihevc_intra_pred_luma_mode_3_to_9.s 199 vmov.i8 d27, #7 @row 0 to 7
203 vadd.s8 d8, d8, d27 @t0 compensate the pu1_src idx incremented by 8
350 vdup.8 d27, r0 @row value inc or reset accordingly
444 vadd.s8 d11, d27, d11 @ref_main_idx (add row)
519 vmov.i8 d27, #7 @row 0 to 7(row-1)
522 vadd.s8 d8, d8, d27 @t0 compensate the pu1_src idx incremented by 8
ihevc_intra_pred_chroma_planar.s 253 vmovn.i16 d27,q12
262 vst1.s32 {d26,d27}, [r2], r3
ihevc_weighted_pred_bi_default.s 431 vqshrun.s16 d27,q15,#7
468 vqshrun.s16 d27,q15,#7
484 vqshrun.s16 d27,q15,#7
ihevc_itrans_recon_16x16.s 1092 vld1.8 {d26,d27},[r4],r5
1104 vaddw.u8 q4,q4,d27
1114 vqmovun.s16 d27,q4
1121 vst1.8 {d26,d27},[r3],r7
ihevc_deblk_luma_vert.s 287 vqadd.u8 d27,d3,d19
409 vmin.u8 d16,d2,d27
  /external/capstone/suite/MC/ARM/
neont2-pairwise-encoding.s.cs 32 0x6b,0xef,0x9c,0x2a = vpmin.s32 d18, d27, d12 package
  /external/libavc/common/arm/
ih264_ihadamard_scaling_a9.s 212 vld1.u16 d27[0], [r3]
213 vmull.u16 q15, d26, d27 @pu2_iscal_mat[0] * pu2_weigh_mat[0]
ih264_inter_pred_luma_vert_qpel_a9q.s 246 vqrshrun.s16 d27, q8, #5
253 vst1.u32 d27, [r1], r3 @ Vector store to dst[1_0]
301 vqrshrun.s16 d27, q8, #5
308 vst1.u32 d27[0], [r1], r3 @ store row 1
ih264_resi_trans_quant_a9.s 127 vld1.u8 d27, [r1], r4 @load first 8 pix pred row 3
135 vsubl.u8 q2, d26, d27 @find residue row 3
177 vsub.s16 d27, d21, d22 @x8 = x3 - U_SHIFT(x2,1,shft);
322 vld2.u8 {d26, d27}, [r1], r4 @load first 8 pix pred row 3
372 vsub.s16 d27, d21, d22 @x8 = x3 - U_SHIFT(x2,1,shft);
ih264_inter_pred_luma_horz_hpel_vert_qpel_a9q.s 331 vmlsl.s16 q3, d27, d24
342 vqmovn.u16 d27, q9
347 vrhadd.u8 d26, d26, d27
560 vmlsl.s16 q3, d27, d24
571 vqmovn.u16 d27, q9
577 vrhadd.u8 d26, d26, d27
793 vmlsl.s16 q3, d27, d24
804 vqmovn.u16 d27, q9
809 vrhadd.u8 d26, d26, d27
ih264_iquant_itrans_recon_dc_a9.s 267 vld1.32 d27, [r1], r3 @ Q12 = 0x070605....0x070605....
272 vaddw.u8 q3, q8, d27
ih264_inter_pred_luma_horz_hpel_vert_hpel_a9q.s 184 vaddl.s16 q15, d21, d27 @// a0 + a5 (column2)
243 vaddl.s16 q15, d21, d27 @// a0 + a5 (column2)
  /external/v8/src/wasm/baseline/
liftoff-assembler-defs.h 70 d25, d26, d27, d28, d29>();
  /external/libhevc/common/arm64/
ihevc_intra_pred_luma_dc.s 208 add d27, d25 , d28 //src[2nt+1]+2+src[2nt-1]+2dc_val
455 add d27, d25 , d28 //src[2nt+1]+2+src[2nt-1]+2dc_val
ihevc_intra_pred_chroma_dc.s 269 shl d2, d27,#32
  /external/v8/src/compiler/
c-linkage.cc 114 d26.bit() | d27.bit() | d28.bit() | d29.bit() | d30.bit() | d31.bit()
  /external/libxaac/decoder/armv7/
ixheaacd_fft32x32_ld.s 210 VLD2.32 {d25[0], d27[0]}, [r7] , r1
219 VLD2.32 {d25[1], d27[1]}, [r11] , r1
280 VUZP.16 d26, d27
331 VQDMLAL.S16 q4, d27, d20
441 VSWP d20, d27
  /art/runtime/arch/arm64/
quick_entrypoints_arm64.S 305 stp d26, d27, [sp, #224]
364 ldp d26, d27, [sp, #224]
    [all...]
  /external/libavc/encoder/arm/
ih264e_evaluate_intra16x16_modes_a9q.s 265 vst1.32 {d26, d27} , [r2], r4 @8
ih264e_evaluate_intra_chroma_modes_a9q.s 312 vst1.32 {d26, d27} , [r2], r4 @3
  /external/v8/src/arm/
simulator-arm.h 80 d24, d25, d26, d27, d28, d29, d30, d31, enumerator in enum:v8::internal::Simulator::Register
  /external/v8/src/ppc/
simulator-ppc.h 119 d27, enumerator in enum:v8::internal::Simulator::Register
  /external/llvm/test/MC/ARM/
neon-vld-encoding.s 161 vld3.u16 {d27, d29, d31}, [r4]
183 @ CHECK: vld3.16 {d27, d29, d31}, [r4] @ encoding: [0x4f,0xb5,0x64,0xf4]
307 vld3.u16 {d27[2], d29[2], d31[2]}, [r4]
325 @ CHECK: vld3.16 {d27[2], d29[2], d31[2]}, [r4] @ encoding: [0xaf,0xb6,0xe4,0xf4]
  /external/swiftshader/third_party/llvm-7.0/llvm/test/MC/ARM/
neon-vld-encoding.s 161 vld3.u16 {d27, d29, d31}, [r4]
183 @ CHECK: vld3.16 {d27, d29, d31}, [r4] @ encoding: [0x4f,0xb5,0x64,0xf4]
307 vld3.u16 {d27[2], d29[2], d31[2]}, [r4]
325 @ CHECK: vld3.16 {d27[2], d29[2], d31[2]}, [r4] @ encoding: [0xaf,0xb6,0xe4,0xf4]

Completed in 588 milliseconds

1 2 34 5