/external/llvm/lib/Target/Blackfin/ |
BlackfinISelLowering.cpp | 185 EVT RegVT = VA.getLocVT(); 211 unsigned ObjSize = VA.getLocVT().getStoreSize(); 260 Opi = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Opi); 263 Opi = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Opi); 266 Opi = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Opi); 317 Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg); 320 Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg); 323 Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg); 335 assert(VA.getLocVT()==MVT::i32 && "Illegal CCValAssign type"); 394 RVLocs[i].getLocVT(), InFlag) [all...] |
/external/llvm/lib/Target/SystemZ/ |
SystemZISelLowering.cpp | 307 EVT LocVT = VA.getLocVT(); 416 Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg); 419 Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg); 422 Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg); 529 VA.getLocVT(), InFlag).getValue(1); 537 RetValue = DAG.getNode(ISD::AssertSext, dl, VA.getLocVT(), RetValue, 540 RetValue = DAG.getNode(ISD::AssertZext, dl, VA.getLocVT(), RetValue, 589 ResValue = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), ResValue); 591 ResValue = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), ResValue); 593 ResValue = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), ResValue) [all...] |
/external/llvm/lib/Target/X86/ |
X86FastISel.cpp | [all...] |
X86ISelLowering.cpp | [all...] |
/external/llvm/lib/Target/Sparc/ |
SparcISelLowering.cpp | 185 assert(VA.getLocVT() == MVT::f64); 215 if (VA.getLocVT() == MVT::f32) 217 else if (VA.getLocVT() != MVT::i32) { 219 DAG.getValueType(VA.getLocVT())); 220 Arg = DAG.getNode(ISD::TRUNCATE, dl, VA.getLocVT(), Arg); 421 Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg); 424 Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg); 427 Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg); 430 Arg = DAG.getNode(ISD::BITCAST, dl, VA.getLocVT(), Arg); 448 assert(VA.getLocVT() == MVT::f64) [all...] |
/external/llvm/lib/Target/ARM/ |
ARMFastISel.cpp | [all...] |
ARMISelLowering.cpp | [all...] |
/external/llvm/include/llvm/CodeGen/ |
CallingConvLower.h | 123 MVT getLocVT() const { return LocVT; }
|
/external/llvm/lib/Target/MSP430/ |
MSP430ISelLowering.cpp | 326 EVT RegVT = VA.getLocVT(); 361 unsigned ObjSize = VA.getLocVT().getSizeInBits()/8; 364 << EVT(VA.getLocVT()).getEVTString() 373 InVals.push_back(DAG.getLoad(VA.getLocVT(), dl, Chain, FIN, 479 Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg); 482 Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg); 485 Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg); [all...] |
/external/llvm/lib/Target/Alpha/ |
AlphaISelLowering.cpp | 268 Arg = DAG.getNode(ISD::SIGN_EXTEND, dl, VA.getLocVT(), Arg); 271 Arg = DAG.getNode(ISD::ZERO_EXTEND, dl, VA.getLocVT(), Arg); 274 Arg = DAG.getNode(ISD::ANY_EXTEND, dl, VA.getLocVT(), Arg); 366 VA.getLocVT(), InFlag).getValue(1); 374 RetValue = DAG.getNode(ISD::AssertSext, dl, VA.getLocVT(), RetValue, 377 RetValue = DAG.getNode(ISD::AssertZext, dl, VA.getLocVT(), RetValue, [all...] |
/external/llvm/lib/Target/XCore/ |
XCoreISelLowering.cpp | [all...] |
/external/llvm/lib/Target/MBlaze/ |
MBlazeISelLowering.cpp | 721 MVT RegVT = VA.getLocVT(); [all...] |
/external/llvm/lib/Target/Mips/ |
MipsISelLowering.cpp | [all...] |
/external/llvm/lib/Target/PowerPC/ |
PPCISelLowering.cpp | [all...] |
/external/llvm/lib/Target/CellSPU/ |
SPUISelLowering.cpp | [all...] |