HomeSort by relevance Sort by last modified time
    Searched refs:d4 (Results 1 - 25 of 123) sorted by null

1 2 3 4 5

  /external/llvm/test/MC/ARM/
neon-bitwise-encoding.s 123 vand d4, d7, d3
124 vand.8 d4, d7, d3
125 vand.16 d4, d7, d3
126 vand.32 d4, d7, d3
127 vand.64 d4, d7, d3
129 vand.i8 d4, d7, d3
130 vand.i16 d4, d7, d3
131 vand.i32 d4, d7, d3
132 vand.i64 d4, d7, d3
134 vand.s8 d4, d7, d
    [all...]
neon-mul-encoding.s 106 vmul.i16 d0, d4[2]
110 vmul.s32 d4, d3[1]
111 vmul.u32 d5, d4[0]
114 vmul.i16 q0, d4[2]
119 vmul.u32 q5, d4[0]
122 vmul.i16 d9, d0, d4[2]
126 vmul.s32 d5, d4, d3[1]
127 vmul.u32 d4, d5, d4[0]
130 vmul.i16 q9, q0, d4[2
    [all...]
neon-vld-encoding.s 12 vld1.16 {d4, d5, d6}, [r3, :64]
15 vld1.8 {d1, d2, d3, d4}, [r3]
16 vld1.16 {d4, d5, d6, d7}, [r3, :64]
39 vld1.16 {d4, d5, d6}, [r3, :64]!
44 vld1.16 {d4, d5, d6}, [r3, :64], r6
48 vld1.8 {d1, d2, d3, d4}, [r3]!
49 vld1.16 {d4, d5, d6, d7}, [r3, :64]!
53 vld1.8 {d1, d2, d3, d4}, [r3], r8
54 vld1.16 {d4, d5, d6, d7}, [r3, :64], r8
67 @ CHECK: vld1.16 {d4, d5, d6}, [r3, :64] @ encoding: [0x5f,0x46,0x23,0xf4
    [all...]
  /external/valgrind/main/massif/tests/
alloc-fns.c 18 void d4(int n) { malloc(n); } function
19 void d3(int n) { d4(n); }
33 d4(400);
  /external/kernel-headers/original/asm-generic/
xor.h 109 register long d0, d1, d2, d3, d4, d5, d6, d7; local
114 d4 = p1[4];
122 d4 ^= p2[4];
130 p1[4] = d4;
146 register long d0, d1, d2, d3, d4, d5, d6, d7; local
151 d4 = p1[4];
159 d4 ^= p2[4];
167 d4 ^= p3[4];
175 p1[4] = d4;
192 register long d0, d1, d2, d3, d4, d5, d6, d7 local
247 register long d0, d1, d2, d3, d4, d5, d6, d7; local
440 register long d0, d1, d2, d3, d4, d5, d6, d7; local
487 register long d0, d1, d2, d3, d4, d5, d6, d7; local
545 register long d0, d1, d2, d3, d4, d5, d6, d7; local
614 register long d0, d1, d2, d3, d4, d5, d6, d7; local
    [all...]
  /frameworks/av/media/libstagefright/codecs/on2/h264dec/omxdl/arm_neon/vc/m4p10/src_gcc/
armVCM4P10_InterpolateLuma_HalfDiagHorVer4x4_unsafe_s.S 20 VEXT.8 d4,d0,d1,#1
26 VADDL.U8 q2,d4,d5
30 VMUL.I16 d8,d4,d30
31 VEXT.8 d4,d0,d1,#1
37 VADDL.U8 q2,d4,d5
42 VMUL.I16 d8,d4,d30
43 VEXT.8 d4,d0,d1,#1
49 VADDL.U8 q2,d4,d5
54 VMUL.I16 d8,d4,d30
55 VEXT.8 d4,d0,d1,#
    [all...]
armVCM4P10_TransformResidual4x4_s.S 18 VMOV.I16 d4,#0
21 VHADD.S16 d7,d1,d4
22 VHADD.S16 d8,d3,d4
34 VHADD.S16 d7,d1,d4
35 VHADD.S16 d8,d3,d4
omxVCM4P10_DequantTransformResidualFromPairAndAdd_s.S 45 VTBL.8 d4,{d6},d9
49 VSHL.U16 d4,d4,d5
54 VMUL.I16 d1,d1,d4
56 VMUL.I16 d3,d3,d4
61 VMOV.I16 d4,#0
64 VHADD.S16 d7,d1,d4
65 VHADD.S16 d8,d3,d4
77 VHADD.S16 d7,d1,d4
78 VHADD.S16 d8,d3,d4
    [all...]
omxVCM4P10_PredictIntra_4x4_s.S 110 VEXT.8 d4,d3,d2,#1
117 VEXT.8 d4,d0,d2,#5
121 VRHADD.U8 d6,d6,d4
142 VEXT.8 d4,d1,d0,#4
146 VRHADD.U8 d6,d6,d4
163 VEXT.8 d4,d2,d12,#7
170 VRHADD.U8 d7,d7,d4
190 VEXT.8 d4,d1,d0,#2
193 VRHADD.U8 d7,d7,d4
194 VRHADD.U8 d8,d4,d
    [all...]
omxVCM4P10_InterpolateLuma_s.S 102 VRHADD.U8 d4,d4,d11
107 VST1.32 {d4[0]},[r12],r3
119 VRHADD.U8 d26,d26,d4
138 VRHADD.U8 d4,d4,d18
143 VST1.32 {d4[0]},[r12],r3
156 VRHADD.U8 d26,d26,d4
171 VST1.32 {d4[0]},[r12],r3
189 VRHADD.U8 d4,d4,d1
    [all...]
omxVCM4P10_TransformDequantLumaDCFromPair_s.S 23 VADD.I16 d4,d0,d1
29 VADD.I16 d0,d4,d5
30 VSUB.I16 d1,d4,d5
37 VADD.I16 d4,d0,d1
41 VADD.I16 d0,d4,d5
42 VSUB.I16 d1,d4,d5
armVCM4P10_DeblockingChroma_unsafe_s.S 19 VSUBL.U8 q10,d8,d4
31 VMOVL.U8 q14,d4
43 VHADD.U8 d13,d4,d9
armVCM4P10_InterpolateLuma_HalfVer4x4_unsafe_s.S 40 VMLS.I16 d4,d16,d30
48 VADD.I16 d4,d4,d22
52 VQRSHRUN.S16 d4,q2,#5
omxVCM4P10_FilterDeblockingChroma_VerEdge_I_s.S 39 VLD1.8 {d4},[r0],lr
44 VZIP.8 d4,d11
47 VZIP.16 d6,d4
50 VTRN.32 d5,d4
54 VABD.U8 d19,d6,d4
55 VABD.U8 d13,d4,d8
57 VABD.U8 d12,d5,d4
81 VBIF d29,d4,d16
omxVCM4P10_FilterDeblockingChroma_HorEdge_I_s.S 35 VLD1.8 {d4},[r0],r1
37 VABD.U8 d19,d6,d4
39 VABD.U8 d13,d4,d8
42 VABD.U8 d12,d5,d4
65 VBIF d29,d4,d16
armVCM4P10_DeblockingLuma_unsafe_s.S 18 VSUBL.U8 q10,d8,d4
25 VRHADD.U8 d24,d4,d8
40 VMOVL.U8 q14,d4
49 VBIF d29,d4,d16
61 VADDL.U8 q10,d8,d4
71 VHADD.U8 d28,d4,d9
86 VBIF d29,d4,d16
armVCM4P10_InterpolateLuma_HalfDiagVerHor4x4_unsafe_s.S 25 VLD1.8 {d4,d5},[r0],r1
30 VMLAL.U8 q9,d4,d31
37 VADDL.U8 q11,d4,d14
46 VMLSL.U8 q10,d4,d30
89 VEXT.8 d29,d23,d4,#2
109 VQRSHRUN.S32 d4,q2,#10
113 VQMOVN.U16 d4,q2
omxVCM4P10_FilterDeblockingLuma_VerEdge_I_s.S 43 VLD1.8 {d4},[r0],r11
47 VZIP.8 d4,d11
51 VZIP.16 d6,d4
53 VTRN.32 d5,d4
56 VABD.U8 d13,d4,d8
57 VABD.U8 d12,d5,d4
59 VABD.U8 d19,d6,d4
omxVCM4P10_PredictIntraChroma_8x8_s.S 67 VTBL.8 d4,{d1-d2},d6
75 VST1.8 {d4},[r3],r10
76 VST1.8 {d4},[r9],r10
77 VST1.8 {d4},[r3],r10
78 VST1.8 {d4},[r9]
87 VDUP.8 d4,d1[4]
128 VLD1.8 {d4[]},[r0],r10
155 VSHL.I64 d4,d4,#16
156 VEXT.8 d9,d4,d6,#
    [all...]
  /external/libvpx/vp8/common/arm/neon/
shortidct4x4llm_neon.asm 38 vswp d3, d4 ;q2(vp[4] vp[12])
62 vqsub.s16 d4, d13, d10
65 vtrn.32 d2, d4
68 vtrn.16 d4, d5
70 vswp d3, d4
89 vqsub.s16 d4, d13, d10
94 vrshr.s16 d4, d4, #3
101 vtrn.32 d2, d4
104 vtrn.16 d4, d
    [all...]
  /external/libvpx/vp8/encoder/arm/neon/
fastfdct4x4_neon.asm 34 vld1.16 {d4}, [r0], r2
39 ;transpose d2, d3, d4, d5. Then, d2=ip[0], d3=ip[1], d4=ip[2], d5=ip[3]
40 vtrn.32 d2, d4
43 vtrn.16 d4, d5
46 vadd.s16 d7, d3, d4 ;ip[1]+ip[2]
47 vsub.s16 d8, d3, d4 ;ip[1]-ip[2]
65 vadd.s16 d4, d11, d13 ;op[2] = ((temp2 * x_c2 )>>16) + temp2
70 ;transpose d2, d3, d4, d5. Then, d2=ip[0], d3=ip[4], d4=ip[8], d5=ip[12
    [all...]
fastfdct8x4_neon.asm 39 ;transpose d2, d4, d6, d8. Then, d2=ip[0], d4=ip[1], d6=ip[2], d8=ip[3]
43 vtrn.32 d4, d8
45 vtrn.16 d2, d4
51 vadd.s16 d11, d4, d6 ;ip[1]+ip[2]
52 vsub.s16 d12, d4, d6 ;ip[1]-ip[2]
89 vadd.s16 d4, d18, d21 ;op[1] = temp1 + temp2 -- q is not necessary, just for protection
95 ;transpose d2, d4, d6, d8. Then, d2=ip[0], d4=ip[4], d6=ip[8], d8=ip[12]
99 vtrn.32 d4, d
    [all...]
shortfdct_neon.asm 34 vmull.s16 q11, d4, d0[0] ;i=0
35 vmull.s16 q12, d4, d1[0] ;i=1
36 vmull.s16 q13, d4, d2[0] ;i=2
37 vmull.s16 q14, d4, d3[0] ;i=3
61 vmull.s16 q4, d22, d4[0] ;i=0
62 vmull.s16 q5, d22, d4[1] ;i=1
63 vmull.s16 q6, d22, d4[2] ;i=2
64 vmull.s16 q7, d22, d4[3] ;i=3
  /external/libvpx/vp8/decoder/arm/neon/
dequant_idct_neon.asm 45 vswp d3, d4 ;q2(vp[4] vp[12])
64 vqsub.s16 d4, d13, d10
67 vtrn.32 d2, d4
70 vtrn.16 d4, d5
75 vswp d3, d4
95 vqsub.s16 d4, d13, d10
102 vrshr.s16 d4, d4, #3
105 vtrn.32 d2, d4
108 vtrn.16 d4, d
    [all...]
  /external/valgrind/main/none/tests/arm/
neon64.c 700 TESTINSN_bin("vand d4, d6, d5", d4, d6, i8, 0xff, d5, i16, 0x57);
706 TESTINSN_bin("vbic d4, d6, d5", d4, d6, i8, 0xff, d5, i16, 0x57);
713 TESTINSN_bin("vorr d4, d4, d4", d4, d4, i16, 0xff, d4, i16, 0xff)
    [all...]

Completed in 241 milliseconds

1 2 3 4 5