/external/libvpx/libvpx/vpx_dsp/arm/ |
loopfilter_8_neon.asm | 313 veor d21, d7, d22 ; qs0 314 veor d24, d6, d22 ; ps0 315 veor d25, d5, d22 ; ps1 316 veor d26, d16, d22 ; qs1 358 veor d24, d24, d22 ; *f_op0 = u^0x80 359 veor d21, d21, d22 ; *f_oq0 = u^0x80 360 veor d25, d25, d22 ; *f_op1 = u^0x80 361 veor d26, d26, d22 ; *f_oq1 = u^0x80 482 veor d2, d24, d22 ; *op0 = u^0x80 483 veor d3, d21, d22 ; *oq0 = u^0x8 [all...] |
loopfilter_16_neon.asm | 459 veor d23, d8, d22 ; qs0 460 veor d24, d7, d22 ; ps0 461 veor d25, d6, d22 ; ps1 462 veor d26, d9, d22 ; qs1 494 veor d24, d24, d22 ; *f_op0 = u^0x80 495 veor d23, d23, d22 ; *f_oq0 = u^0x80 496 veor d25, d25, d22 ; *f_op1 = u^0x80 497 veor d26, d26, d22 ; *f_oq1 = u^0x80
|
loopfilter_neon.c | 156 return vreinterpret##r##s8_u8(veor##r##u8(v, sign_bit)); \ 166 return vreinterpret##r##u8_s8(veor##r##s8(v, sign_bit)); \ [all...] |
/external/boringssl/src/crypto/fipsmodule/sha/asm/ |
sha512-armv4.pl | 545 veor $t1,$t0 548 veor $t2,$t1 @ Sigma1(e) 556 veor $Maj,$a,$b 558 veor $h,$t0,$t1 561 veor $h,$t2 @ Sigma0(a) 587 veor $s1,$t0 589 veor $s1,$t1 @ sigma1(X[i+14]) 596 veor $s1,$t0 600 veor $s1,$t1 @ sigma0(X[i+1])
|
sha256-armv4.pl | 351 &veor ($T1,$T1,$T2); 360 &veor ($T1,$T1,$T3); # sigma0(X[1..4]) 372 &veor ($T5,$T5,$T4); 381 &veor ($T5,$T5,$T4); # sigma1(X[14..15]) 396 &veor ($T5,$T5,$T4); 408 &veor ($T5,$T5,$T4); # sigma1(X[16..17])
|
/toolchain/binutils/binutils-2.27/gas/testsuite/gas/arm/ |
neon-omit.s | 14 veor.64 q7,q8 63 veor.64 q7,q8,q6
|
neon-omit.d | 15 0[0-9a-f]+ <[^>]+> f30ee170 veor q7, q7, q8 61 0[0-9a-f]+ <[^>]+> f300e1dc veor q7, q8, q6
|
neon-cov.s | 106 regs3_ntyp veor veorq
|
neon-cov.d | 278 0[0-9a-f]+ <[^>]+> f3000150 veor q0, q0, q0 279 0[0-9a-f]+ <[^>]+> f3000150 veor q0, q0, q0 280 0[0-9a-f]+ <[^>]+> f3000110 veor d0, d0, d0 [all...] |
/external/boringssl/src/crypto/fipsmodule/bn/asm/ |
armv4-mont.pl | 328 veor $zero,$zero,$zero 343 veor $zero,$zero,$zero 373 veor @ACC[7],@ACC[7] 381 veor $zero,$zero,$zero 392 veor $zero,$zero,$zero 421 veor @ACC[7],@ACC[7] 439 veor @ACC[0],@ACC[0],@ACC[0] 441 veor @ACC[1],@ACC[1],@ACC[1] 443 veor @ACC[2],@ACC[2],@ACC[2] 445 veor @ACC[3],@ACC[3],@ACC[3 [all...] |
/external/libjpeg-turbo/simd/ |
jsimd_arm_neon.S | [all...] |
/external/arm-neon-tests/ |
Makefile | 47 veor vbic vcreate vldX_lane vldX_dup vmla vmls vmul \
|
/frameworks/rs/cpu_ref/ |
rsCpuIntrinsics_neon_Blend.S | 424 veor q0, q0, q8 425 veor q1, q1, q9 426 veor q2, q2, q10 427 veor q3, q3, q11
|
/external/boringssl/src/crypto/curve25519/asm/ |
x25519-asm-arm.S | 246 veor q6,q4,q5 label 250 veor q10,q7,q9 label 256 veor q4,q4,q6 label 258 veor q5,q5,q6 label 260 veor q6,q7,q10 label 262 veor q7,q9,q10 label 264 veor q9,q11,q12 label 266 veor q10,q0,q1 label 272 veor q11,q11,q9 label 274 veor q0,q0,q1 label 275 veor q9,q12,q9 label 276 veor q1,q1,q10 label 277 veor q10,q13,q14 label 278 veor q12,q2,q3 label 281 veor q12,q13,q10 label 282 veor q2,q2,q8 label 283 veor q10,q14,q10 label 284 veor q3,q3,q8 label [all...] |
/prebuilts/go/darwin-x86/src/runtime/ |
softfloat_arm.go | 280 case 0xf3000110: // veor 285 print("*** veor D[", regd, "] = ", hex(m.freghi[regd]), "-", hex(m.freglo[regd]), "\n")
|
/prebuilts/go/linux-x86/src/runtime/ |
softfloat_arm.go | 280 case 0xf3000110: // veor 285 print("*** veor D[", regd, "] = ", hex(m.freghi[regd]), "-", hex(m.freglo[regd]), "\n")
|
/external/boringssl/ios-arm/crypto/fipsmodule/ |
armv4-mont.S | 220 veor d8,d8,d8 235 veor d8,d8,d8 265 veor q13,q13 273 veor d8,d8,d8 284 veor d8,d8,d8 313 veor q13,q13 331 veor q6,q6,q6 333 veor q7,q7,q7 335 veor q8,q8,q8 337 veor q9,q9,q [all...] |
/external/boringssl/linux-arm/crypto/fipsmodule/ |
armv4-mont.S | 217 veor d8,d8,d8 232 veor d8,d8,d8 262 veor q13,q13 270 veor d8,d8,d8 281 veor d8,d8,d8 310 veor q13,q13 328 veor q6,q6,q6 330 veor q7,q7,q7 332 veor q8,q8,q8 334 veor q9,q9,q [all...] |
/external/vixl/src/aarch32/ |
assembler-aarch32.h | 4370 void veor(DataType dt, DRegister rd, DRegister rn, DRegister rm) { function in class:vixl::aarch32::Assembler 4373 void veor(DRegister rd, DRegister rn, DRegister rm) { function in class:vixl::aarch32::Assembler 4376 void veor(Condition cond, DRegister rd, DRegister rn, DRegister rm) { function in class:vixl::aarch32::Assembler 4382 void veor(DataType dt, QRegister rd, QRegister rn, QRegister rm) { function in class:vixl::aarch32::Assembler 4385 void veor(QRegister rd, QRegister rn, QRegister rm) { function in class:vixl::aarch32::Assembler 4388 void veor(Condition cond, QRegister rd, QRegister rn, QRegister rm) { function in class:vixl::aarch32::Assembler [all...] |
disasm-aarch32.h | [all...] |
/external/v8/src/compiler/arm/ |
code-generator-arm.cc | [all...] |
/external/v8/src/arm/ |
assembler-arm.h | [all...] |
assembler-arm.cc | 4121 void Assembler::veor(DwVfpRegister dst, DwVfpRegister src1, function in class:v8::internal::Assembler 4198 void Assembler::veor(QwNeonRegister dst, QwNeonRegister src1, function in class:v8::internal::Assembler [all...] |
macro-assembler-arm.cc | [all...] |
/external/valgrind/none/tests/arm/ |
neon64.stdout.exp | 176 ---- VEOR ---- 177 veor d0, d1, d2 :: Qd 0x24532453 0x24532453 Qm (i8)0x00000024 Qn (i16)0x00000077 178 veor d0, d1, d2 :: Qd 0x07710573 0x03750177 Qm (i8)0x00000024 Qn (i16)0x00000077 179 veor d4, d6, d5 :: Qd 0xffa8ffa8 0xffa8ffa8 Qm (i8)0x000000ff Qn (i16)0x00000057 180 veor d4, d6, d5 :: Qd 0x07510553 0x03550157 Qm (i8)0x000000ff Qn (i16)0x00000057 181 veor d10, d11, d12 :: Qd 0x13131313 0x13131313 Qm (i8)0x000000fe Qn (i8)0x000000ed 182 veor d10, d11, d12 :: Qd 0xeaebe8e9 0xeeefeced Qm (i8)0x000000fe Qn (i8)0x000000ed 183 veor d15, d15, d15 :: Qd 0x00000000 0x00000000 Qm (i8)0x000000ff Qn (i8)0x000000ff 184 veor d15, d15, d15 :: Qd 0x00000000 0x00000000 Qm (i8)0x000000ff Qn (i8)0x000000ff 185 veor d0, d1, d2 :: Qd 0x24572457 0x24572457 Qm (i8)0x00000024 Qn (i16)0x0000007 [all...] |