/external/vixl/test/aarch32/traces/ |
assembler-cond-rd-rn-operand-rm-sbcs-a32.h | 38 0x0e, 0x40, 0xd5, 0xd0 // sbcs le r4 r5 r14 41 0x0a, 0x50, 0xdb, 0xa0 // sbcs ge r5 r11 r10 44 0x09, 0x00, 0xd9, 0x90 // sbcs ls r0 r9 r9 47 0x02, 0x80, 0xd7, 0xd0 // sbcs le r8 r7 r2 50 0x0d, 0x10, 0xda, 0x00 // sbcs eq r1 r10 r13 53 0x02, 0x90, 0xdc, 0xd0 // sbcs le r9 r12 r2 56 0x05, 0x60, 0xd1, 0x50 // sbcs pl r6 r1 r5 59 0x06, 0x10, 0xdc, 0xa0 // sbcs ge r1 r12 r6 62 0x03, 0xd0, 0xdc, 0x30 // sbcs cc r13 r12 r3 65 0x09, 0x20, 0xd4, 0xc0 // sbcs gt r2 r4 r [all...] |
assembler-cond-rd-rn-operand-rm-sbcs-t32.h | 38 0x79, 0xeb, 0x0b, 0x0c // sbcs al r12 r9 r11 41 0x74, 0xeb, 0x0a, 0x03 // sbcs al r3 r4 r10 44 0x70, 0xeb, 0x0c, 0x02 // sbcs al r2 r0 r12 47 0x79, 0xeb, 0x0d, 0x09 // sbcs al r9 r9 r13 50 0x72, 0xeb, 0x04, 0x0b // sbcs al r11 r2 r4 53 0x73, 0xeb, 0x07, 0x07 // sbcs al r7 r3 r7 56 0x76, 0xeb, 0x09, 0x0b // sbcs al r11 r6 r9 59 0x77, 0xeb, 0x0b, 0x08 // sbcs al r8 r7 r11 62 0x7c, 0xeb, 0x0e, 0x0e // sbcs al r14 r12 r14 65 0x75, 0xeb, 0x08, 0x08 // sbcs al r8 r5 r [all...] |
assembler-cond-rd-rn-operand-rm-shift-rs-sbcs-a32.h | 38 0x18, 0x80, 0xda, 0x40 // sbcs mi r8 r10 r8 LSL r0 41 0x7d, 0xb8, 0xd4, 0x30 // sbcs cc r11 r4 r13 ROR r8 44 0x73, 0xd4, 0xdb, 0xe0 // sbcs al r13 r11 r3 ROR r4 47 0x34, 0xbb, 0xd5, 0xc0 // sbcs gt r11 r5 r4 LSR r11 50 0x78, 0xcd, 0xd0, 0x60 // sbcs vs r12 r0 r8 ROR r13 53 0x15, 0xa5, 0xdc, 0x50 // sbcs pl r10 r12 r5 LSL r5 56 0x12, 0xa9, 0xd2, 0x90 // sbcs ls r10 r2 r2 LSL r9 59 0x39, 0xc7, 0xd7, 0x00 // sbcs eq r12 r7 r9 LSR r7 62 0x70, 0x3b, 0xdd, 0x40 // sbcs mi r3 r13 r0 ROR r11 65 0x59, 0x9c, 0xd0, 0xb0 // sbcs lt r9 r0 r9 ASR r1 [all...] |
assembler-cond-rd-rn-operand-const-sbcs-a32.h | 38 0xff, 0x97, 0xd4, 0xd2 // sbcs le r9 r4 0x03fc0000 41 0xff, 0xeb, 0xd3, 0x52 // sbcs pl r14 r3 0x0003fc00 44 0xff, 0x15, 0xd6, 0x32 // sbcs cc r1 r6 0x3fc00000 47 0xab, 0x57, 0xd1, 0x32 // sbcs cc r5 r1 0x02ac0000 50 0xab, 0xe2, 0xd4, 0x52 // sbcs pl r14 r4 0xb000000a 53 0xff, 0x2b, 0xdd, 0x22 // sbcs cs r2 r13 0x0003fc00 56 0xab, 0xd5, 0xd0, 0x42 // sbcs mi r13 r0 0x2ac00000 59 0xff, 0x0a, 0xd0, 0x72 // sbcs vc r0 r0 0x000ff000 62 0xff, 0x2e, 0xd9, 0x62 // sbcs vs r2 r9 0x00000ff0 65 0xff, 0xf0, 0xd7, 0x32 // sbcs cc r15 r7 0x000000f [all...] |
assembler-cond-rd-rn-operand-const-sbcs-t32.h | 38 0x7e, 0xf1, 0x2b, 0x7d // sbcs al r13 r14 0x02ac0000 41 0x71, 0xf5, 0xab, 0x1a // sbcs al r10 r1 0x00156000 44 0x70, 0xf5, 0x7f, 0x7a // sbcs al r10 r0 0x000003fc 47 0x7b, 0xf1, 0x2b, 0x51 // sbcs al r1 r11 0x2ac00000 50 0x76, 0xf5, 0xab, 0x18 // sbcs al r8 r6 0x00156000 53 0x7c, 0xf5, 0x7f, 0x07 // sbcs al r7 r12 0x00ff0000 56 0x73, 0xf5, 0x7f, 0x0c // sbcs al r12 r3 0x00ff0000 59 0x77, 0xf5, 0x7f, 0x44 // sbcs al r4 r7 0x0000ff00 62 0x7d, 0xf1, 0x2b, 0x6b // sbcs al r11 r13 0x0ab00000 65 0x7c, 0xf1, 0xff, 0x26 // sbcs al r6 r12 0xff00ff0 [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to31-sbcs-a32.h | 38 0x80, 0xd2, 0xdd, 0x00 // sbcs eq r13 r13 r0 LSL 5 41 0x0d, 0xa5, 0xde, 0x40 // sbcs mi r10 r14 r13 LSL 10 44 0x0d, 0x62, 0xd2, 0x80 // sbcs hi r6 r2 r13 LSL 4 47 0x0d, 0x31, 0xd5, 0xa0 // sbcs ge r3 r5 r13 LSL 2 50 0x61, 0xa5, 0xd5, 0x30 // sbcs cc r10 r5 r1 ROR 10 53 0xe7, 0x33, 0xde, 0xa0 // sbcs ge r3 r14 r7 ROR 7 56 0x87, 0xbb, 0xd1, 0x50 // sbcs pl r11 r1 r7 LSL 23 59 0x84, 0x8a, 0xd6, 0xd0 // sbcs le r8 r6 r4 LSL 21 62 0x82, 0x21, 0xd9, 0x10 // sbcs ne r2 r9 r2 LSL 3 65 0x08, 0xe2, 0xde, 0xa0 // sbcs ge r14 r14 r8 LSL [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to31-sbcs-t32.h | 38 0x74, 0xeb, 0xc7, 0x1c // sbcs al r12 r4 r7 LSL 7 41 0x78, 0xeb, 0x7a, 0x57 // sbcs al r7 r8 r10 ROR 21 44 0x75, 0xeb, 0x33, 0x35 // sbcs al r5 r5 r3 ROR 12 47 0x7d, 0xeb, 0x8a, 0x5e // sbcs al r14 r13 r10 LSL 22 50 0x7a, 0xeb, 0xbb, 0x09 // sbcs al r9 r10 r11 ROR 2 53 0x7b, 0xeb, 0xc5, 0x3e // sbcs al r14 r11 r5 LSL 15 56 0x72, 0xeb, 0x07, 0x72 // sbcs al r2 r2 r7 LSL 28 59 0x7b, 0xeb, 0x71, 0x22 // sbcs al r2 r11 r1 ROR 9 62 0x72, 0xeb, 0x08, 0x1b // sbcs al r11 r2 r8 LSL 4 65 0x7d, 0xeb, 0x73, 0x06 // sbcs al r6 r13 r3 ROR [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-sbcs-a32.h | 38 0xc7, 0xd2, 0xd6, 0x00 // sbcs eq r13 r6 r7 ASR 5 41 0x48, 0x80, 0xdb, 0x40 // sbcs mi r8 r11 r8 ASR 32 44 0x4a, 0x29, 0xd3, 0x80 // sbcs hi r2 r3 r10 ASR 18 47 0x2e, 0xd0, 0xd8, 0x90 // sbcs ls r13 r8 r14 LSR 32 50 0xc2, 0x81, 0xd9, 0x30 // sbcs cc r8 r9 r2 ASR 3 53 0x25, 0xe1, 0xd2, 0x90 // sbcs ls r14 r2 r5 LSR 2 56 0xc1, 0x8f, 0xd6, 0x50 // sbcs pl r8 r6 r1 ASR 31 59 0xae, 0x21, 0xd0, 0xd0 // sbcs le r2 r0 r14 LSR 3 62 0xad, 0x27, 0xd0, 0x10 // sbcs ne r2 r0 r13 LSR 15 65 0x23, 0x94, 0xdc, 0xa0 // sbcs ge r9 r12 r3 LSR [all...] |
assembler-cond-rd-rn-operand-rm-shift-amount-1to32-sbcs-t32.h | 38 0x7d, 0xeb, 0x6a, 0x2b // sbcs al r11 r13 r10 ASR 9 41 0x75, 0xeb, 0xa2, 0x07 // sbcs al r7 r5 r2 ASR 2 44 0x72, 0xeb, 0x5b, 0x15 // sbcs al r5 r2 r11 LSR 5 47 0x76, 0xeb, 0x1a, 0x0e // sbcs al r14 r6 r10 LSR 32 50 0x76, 0xeb, 0x53, 0x39 // sbcs al r9 r6 r3 LSR 13 53 0x74, 0xeb, 0xd6, 0x7e // sbcs al r14 r4 r6 LSR 31 56 0x71, 0xeb, 0x97, 0x32 // sbcs al r2 r1 r7 LSR 14 59 0x79, 0xeb, 0x1c, 0x62 // sbcs al r2 r9 r12 LSR 24 62 0x7c, 0xeb, 0xa4, 0x0a // sbcs al r10 r12 r4 ASR 2 65 0x7a, 0xeb, 0x10, 0x26 // sbcs al r6 r10 r0 LSR [all...] |
/external/swiftshader/third_party/LLVM/test/CodeGen/Thumb2/ |
carry.ll | 7 ; CHECK: sbcs r1, r3 18 ; CHECK: sbcs r1, r3
|
thumb2-sub5.ll | 6 ; To test dead_carry, +32bit prevents sbc conveting to 16-bit sbcs
|
/external/llvm/test/CodeGen/Thumb2/ |
carry.ll | 7 ; CHECK: sbcs r1, r3 18 ; CHECK: sbcs r1, r3 29 ; CHECK: sbcs r{{[0-9]+}}, [[REG]]
|
thumb2-sub5.ll | 7 ; To test dead_carry, +32bit prevents sbc conveting to 16-bit sbcs
|
/external/icu/icu4c/source/data/mappings/ |
icu-internal-compound-s1.ucm | 15 <uconv_class> "SBCS"
|
/external/llvm/test/CodeGen/ARM/ |
wide-compares.ll | 12 ; CHECK-ARM: sbcs {{[^,]+}}, r1, r3 18 ; CHECK-THUMB2: sbcs.w {{[^,]+}}, r1, r3 36 ; CHECK-ARM: sbcs {{[^,]+}}, r1, r3 38 ; CHECK-THUMB2: sbcs.w {{[^,]+}}, r1, r3
|
atomic-64bit.ll | 257 ; CHECK-LE: sbcs {{[^,]+}}, r2, [[REG2]] 258 ; CHECK-BE: sbcs {{[^,]+}}, r1, [[REG1]] 276 ; CHECK-THUMB-LE: sbcs.w {{[^,]+}}, r3, [[REG2]] 277 ; CHECK-THUMB-BE: sbcs.w {{[^,]+}}, r2, [[REG1]] 300 ; CHECK-LE: sbcs {{[^,]+}}, r2, [[REG2]] 301 ; CHECK-BE: sbcs {{[^,]+}}, r1, [[REG1]] 319 ; CHECK-THUMB-LE: sbcs.w {{[^,]+}}, r3, [[REG2]] 320 ; CHECK-THUMB-BE: sbcs.w {{[^,]+}}, r2, [[REG1]] 343 ; CHECK-LE: sbcs {{[^,]+}}, r2, [[REG2]] 344 ; CHECK-BE: sbcs {{[^,]+}}, r1, [[REG1] [all...] |
/prebuilts/gcc/linux-x86/host/x86_64-w64-mingw32-4.8/x86_64-w64-mingw32/include/ddk/ |
ntnls.h | 15 USHORT MaximumCharacterSize; /* 1 = SBCS, 2 = DBCS */
|
/external/boringssl/ios-aarch64/crypto/fipsmodule/ |
armv8-mont.S | 170 sbcs x8,x23,x14 // tp[j]-np[j] 177 sbcs x8,x23,x14 178 sbcs x19,x19,xzr // did it borrow? 833 sbcs x15,x20,x7 838 sbcs x16,x21,x8 840 sbcs x17,x22,x9 842 sbcs x14,x23,x10 844 sbcs x15,x24,x11 846 sbcs x16,x25,x12 848 sbcs x17,x26,x1 [all...] |
/external/boringssl/linux-aarch64/crypto/fipsmodule/ |
armv8-mont.S | 171 sbcs x8,x23,x14 // tp[j]-np[j] 178 sbcs x8,x23,x14 179 sbcs x19,x19,xzr // did it borrow? 834 sbcs x15,x20,x7 839 sbcs x16,x21,x8 841 sbcs x17,x22,x9 843 sbcs x14,x23,x10 845 sbcs x15,x24,x11 847 sbcs x16,x25,x12 849 sbcs x17,x26,x1 [all...] |
/external/llvm/test/CodeGen/AArch64/ |
adc.ll | 15 ; CHECK-LE: sbcs x1, [[ADDHI]], x5 17 ; CHECK-BE: sbcs x0, [[ADDHI]], x4
|
/art/runtime/interpreter/mterp/arm/ |
op_cmp_long.S | 15 sbcs ip, r1, r3 @ Sets correct CCs for checking LT (but not EQ/NE)
|
/toolchain/binutils/binutils-2.27/gas/testsuite/gas/arm/ |
armv1.s | 17 sbcs r0, r0, r0
|
tcompat2.d | 22 0+16 <[^>]*> 4188 * sbcs r0, r1
|
/external/llvm/test/MC/ARM/ |
thumb_rewrites.s | 86 sbcs r0, r0, r1 87 @ CHECK: sbcs r0, r1 @ encoding: [0x88,0x41]
|
/external/vixl/test/aarch32/config/ |
cond-rd-rn-operand-const-a32.json | 49 "Sbcs", // SBCS{<c>}{<q>} {<Rd>}, <Rn>, #<const> ; A1
|